亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

飛行參數(shù)(shù)

  • C語言實現(xiàn)RS232上、下位機串行通信

    C語言實現(xiàn)RS232上、下位機串行通信 C語言實現(xiàn)RS232上、下位機串行通信

    標(biāo)簽: 232 RS C語言 下位機

    上傳時間: 2013-06-03

    上傳用戶:haobin315

  • 隨機讀寫I2C串行總線接口電路設(shè)計

    I2C(Inter Integrated Circuits)是Philips公司開發(fā)的用于芯片之間連接的串行總線,以其嚴(yán)格的規(guī)范、卓越的性能、簡便的操作和眾多帶I2C接口的外圍器件而得到廣泛的應(yīng)用并受到普遍的歡迎。 現(xiàn)場可編程門陣列(FPGA)設(shè)計靈活、速度快,在數(shù)字專用集成電路的設(shè)計中得到了廣泛的應(yīng)用。本論文主要討論了如何利用Verilog/FPGA來實現(xiàn)一個隨機讀/寫的I2C接口電路,實現(xiàn)與外圍I2C接口器件E2PROM進(jìn)行數(shù)據(jù)通信,實現(xiàn)讀、寫等功能,傳輸速率實現(xiàn)為100KBps。在Modelsim6.0仿真軟件環(huán)境中進(jìn)行仿真,在Xilinx公司的ISE9.li開發(fā)平臺上進(jìn)行了下載,搭建外圍電路,用Agilem邏輯分析儀進(jìn)行數(shù)據(jù)采集,分析測試結(jié)果。 首先,介紹了微電子設(shè)計的發(fā)展概況以及設(shè)計流程,重點介紹了HDL/FPGA的設(shè)計流程。其次,對I2C串行總線進(jìn)行了介紹,重點說明了總線上的數(shù)據(jù)傳輸格式并對所使用的AT24C02 E2PROM存儲器的讀/寫時序作了介紹。第三,基于Verilog _HDL設(shè)計了隨機讀/寫的I2C接口電路、測試模塊和顯示電路;接口電路由同步有限狀態(tài)機(FSM)來實現(xiàn);測試模塊首先將數(shù)據(jù)寫入到AT24C02的指定地址,接著將寫入的數(shù)據(jù)讀出,并將兩個數(shù)據(jù)顯示在外圍LED數(shù)碼管和發(fā)光二極管上,從而直觀地比較寫入和輸出的數(shù)據(jù)的正確性。FPGA下載芯片為Xilinx SPARTAN Ⅲ XC3S200。第四,用Agilent邏輯分析儀進(jìn)行傳輸數(shù)據(jù)的采集,分析數(shù)據(jù)傳輸?shù)臅r序,從而驗證電路設(shè)計的正確性。最后,論文對所取得的研究成果進(jìn)行了總結(jié),并展望了下一步的工作。

    標(biāo)簽: I2C 隨機 讀寫 串行總線接口

    上傳時間: 2013-06-08

    上傳用戶:再見大盤雞

  • 利用VC++6.0實現(xiàn)上位機與PLC的串行通信

    介紹了西門子S7–200 系列 PLC 的自由口通信模式及在Windows 環(huán)境下應(yīng)用VC++6.0 實現(xiàn)PC 機與PLC串行通信的編程方法,開發(fā)了玻璃器皿沖壓機上位機監(jiān)控系統(tǒng)。實際運行證明,該監(jiān)控系

    標(biāo)簽: 6.0 PLC VC 上位機

    上傳時間: 2013-06-28

    上傳用戶:branblackson

  • 基于FPGA的串行通信實現(xiàn)與CRC校驗

    本文應(yīng)用EDA技術(shù),基于FPGA器件設(shè)計與實現(xiàn)UART,并采用CRC校驗。主要工作如下: 1、在異步串行通信電路部分完全用FPGA來實現(xiàn)。選用Xilinx公司的SpartanⅢ系列的XC3S1000來實現(xiàn)異步串行通信的接收、發(fā)送和接口控制功能,利用FPGA集成度比較高,具有在線可編程能力,在其完成各種功能的同時,完全可以將串行通信接口構(gòu)建其中,可根據(jù)實際需求分配資源。 2、利用VerilogHDL語言非常容易掌握,功能比VHDL更強大的特點,可以在設(shè)計時不斷修改程序,來適用不同規(guī)模的應(yīng)用,而且采用Verilog輸入法與工藝性無關(guān),利用系統(tǒng)設(shè)計時對芯片的要求,施加不同的約束條件,即可設(shè)計出實際電路。 3、利用ModelSim仿真工具對程序進(jìn)行功能仿真和時序仿真,以驗證設(shè)計是否能獲得所期望的功能,確定設(shè)計程序配置到邏輯芯片之后是否可以運行,以及程序在目標(biāo)器件中的時序關(guān)系。 4、為保證數(shù)據(jù)傳輸?shù)恼_性,采用循環(huán)冗余校驗CRC(CyclicRedundancyCheck),該編碼簡單,誤判概率低,為了減少硬件成本,降低硬件設(shè)計的復(fù)雜度,本設(shè)計通過CRC算法軟件實現(xiàn)。 實驗結(jié)果表明,基于EDA技術(shù)的現(xiàn)場可編程門陣列FPGA集成度高,結(jié)構(gòu)靈活,設(shè)計方法多樣,開發(fā)周期短,調(diào)試方便,修改容易,采用FPGA較好地實現(xiàn)了串行數(shù)據(jù)的通信功能,并對數(shù)據(jù)作了一定的處理,本設(shè)計中為CRC校驗。另外,可以利用FPGA的在線可編程特性,對本設(shè)計電路進(jìn)行功能擴展,以滿足更高的要求。

    標(biāo)簽: FPGA CRC 串行 通信實現(xiàn)

    上傳時間: 2013-04-24

    上傳用戶:Altman

  • 串行10位數(shù)模轉(zhuǎn)換器TLC5615及其在單片機中的應(yīng)用

    本文分析了 T EXAS 儀器公司新推出的串行10 位數(shù)/ 模轉(zhuǎn)換器(DAC) TL C5615 的功能、特點、工作原理及其與A T89C52 單片機的硬件接口和軟件編程, 提供了一個新穎實用的數(shù)/

    標(biāo)簽: 5615 TLC 串行 中的應(yīng)用

    上傳時間: 2013-05-20

    上傳用戶:redmoons

  • FPGA和單片機串行通信接口的實現(xiàn)

    本文針對由FPGA構(gòu)成的高速數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力弱的問題,提出FPGA與單片機實現(xiàn)數(shù)據(jù)串行通信的解決方

    標(biāo)簽: FPGA 單片機串行 通信接口

    上傳時間: 2013-04-24

    上傳用戶:cuicuicui

  • Visual Basic與RS232串行通訊控制

    ·Visual Basic與RS232串行通訊控制

    標(biāo)簽: Visual Basic nbsp 232

    上傳時間: 2013-07-18

    上傳用戶:ynsnjs

  • LM3S系列單片機串行UART升級應(yīng)用筆記

    LM3S系列單片機串行(UART)升級應(yīng)用筆記

    標(biāo)簽: LM3S UART 單片機串行 應(yīng)用筆記

    上傳時間: 2013-04-24

    上傳用戶:111111112

  • 基于VB的DSP與上位機串行通信設(shè)計

    · 摘要:  以實例介紹了利用MZX3232芯片實現(xiàn)TMS320F2812與上位機的串行通信,給出了硬件電路,設(shè)計了串行通信程序.詳細(xì)說明了利用Visual Basic6.0通信控件進(jìn)行通信的方法,并給出了程序流程圖和部分源程序.實驗表明,該串行通信方法傳輸數(shù)據(jù)準(zhǔn)確可靠,具有實用價值.  

    標(biāo)簽: DSP 上位機 串行 通信設(shè)計

    上傳時間: 2013-04-24

    上傳用戶:cmc_68289287

  • 單片機與三菱PLC串行通訊的實現(xiàn)

    單片機與三菱PLC 無協(xié)議串行通訊的實現(xiàn)

    標(biāo)簽: PLC 單片機 三菱 串行通訊

    上傳時間: 2013-05-26

    上傳用戶:juyuantwo

主站蜘蛛池模板: 隆昌县| 和静县| 临夏县| 东台市| 晋州市| 新安县| 商洛市| 河源市| 兴山县| 九龙坡区| 辛集市| 柞水县| 酒泉市| 阳曲县| 汉川市| 塔城市| 南京市| 太原市| 临武县| 大同市| 大余县| 健康| 繁峙县| 灵武市| 池州市| 安徽省| 林甸县| 元朗区| 延长县| 略阳县| 垦利县| 嘉善县| 偏关县| 惠东县| 台中县| 阜城县| 宜阳县| 沂水县| 新营市| 塔城市| 印江|