亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

馬克思主義原理

  • 開關穩壓電源原理設計與實用電路.rar

    開關穩壓電源原理設計與實用電路 王水平 開關穩壓電源原理設計與實用電路 王水平 開關穩壓電源原理設計與實用電路 王水平 開關穩壓電源原理設計與實用電路 王水平

    標簽: 開關穩壓 實用電路 電源原理

    上傳時間: 2013-07-18

    上傳用戶:ezgame

  • AVR-51多功能實驗開發板電原理圖.rar

    AVR-51多功能實驗開發板電原理圖。詳細圖解,作板子更簡單

    標簽: AVR 51 多功能

    上傳時間: 2013-04-24

    上傳用戶:dylutao

  • 清華大學計算機課程之《計算機原理》.rar

    計算機原理課程 網頁的形式 比較詳細 適合大學課程學習

    標簽: 清華大學 計算機 計算機原理

    上傳時間: 2013-04-24

    上傳用戶:mhp0114

  • USB2.0原理與工程開發(上).rar

    USB2.0原理與工程開發(上).pdf,9.91M,220頁.

    標簽: USB 2.0 工程

    上傳時間: 2013-07-07

    上傳用戶:jeffery

  • USB2.0原理與工程開發(下).rar

    USB2.0原理與工程開發(下).pdf,8.06M,255頁.

    標簽: USB 2.0 工程

    上傳時間: 2013-04-24

    上傳用戶:lanjisu111

  • 基于CAN總線的嵌入式測控系統的研究.rar

    本文在分析了嵌入式技術及控制系統的發展概況后,首先對現場總線,主要是CAN總線的技術特點進行了全面的介紹,并重點對CAN總線網絡中數據傳輸的實時性問題及改善的方案進行了分析和研究。之后利用嵌入式技術實現了基于CAN總線的網絡測控系統。該系統的主控節點,即ARM平臺采用32位的嵌入式處理器AR2M和嵌入式實時操作系統μC/OS-Ⅱ來實現,并在該平臺上完成了系統多任務的建立,包括與底層CAN網絡的通信、液晶顯示輸出和嵌入式Web服務器等。 論文共分六章。第一章介紹了控制系統的發展過程、嵌入式技術及其發展現狀,并引出了課題的背景和研究意義,給出了主要研究內容。第二章著重介紹了CAN現場總線技術,并對其工作原理和CAN總線系統的實時性進行了分析。第三章論述了CAN總線測控網絡的實現以及CAN測控網絡與Internet集成的必要性,并給出了本文的系統設計方案、工作原理和組成。第四章論述了基于CAN總線的嵌入式測控系統的設計與實現,詳細闡述了系統的硬件、軟件設計思路和實現方法。硬件方面,介紹了硬件平臺中的主處理器LPC2292和整個硬件邏輯模塊。軟件設計上實現了μC/OS-Ⅱ實時操作系統在ARM7上的移植,并完成了嵌入式系統下多任務的建立。第五章介紹了以QXLPC-Ⅲ過程控制系統為應用對象,進行的實際應用實驗,該實驗對被控過程的部分物理量進行了檢測,驗證了本方案的可行性。第六章對全文進行了總結,給出了有待進一步研究的問題,并對后續工作進行了展望。

    標簽: CAN 總線 嵌入式

    上傳時間: 2013-06-03

    上傳用戶:zttztt2005

  • 機頂盒PCB電路圖與SCH原理圖.rar

    機頂盒PCB電路圖與SCH原理圖,包括兩個PCB和一個原理圖。

    標簽: PCB SCH 機頂盒

    上傳時間: 2013-04-24

    上傳用戶:小小小熊

  • 西電《微型計算機原理》教學PPT.rar

    西安電子科技大學《微型計算機原理(第五版)》教學PPT,內容豐富準確。

    標簽: 微型計算機

    上傳時間: 2013-06-02

    上傳用戶:萌萌噠小森森

  • 基于FPGA函數信號發生器的設計與實現.rar

    任意波形發生器已成為現代測試領域應用最為廣泛的通用儀器之一,代表了信號源的發展方向。直接數字頻率合成(DDS)是二十世紀七十年代初提出的一種全數字的頻率合成技術,其查表合成波形的方法可以滿足產生任意波形的要求。由于現場可編程門陣列(FPGA)具有高集成度、高速度、可實現大容量存儲器功能的特性,能有效地實現DDS技術,極大的提高函數發生器的性能,降低生產成本。 本文首先介紹了函數波形發生器的研究背景和DDS的理論。然后詳盡地敘述了用FPGA完成DDS模塊的設計過程,接著分析了整個設計中應處理的問題,根據設計原理就功能上進行了劃分,將整個儀器功能劃分為控制模塊、外圍硬件、FPGA器件三個部分來實現。最后就這三個部分分別詳細地進行了闡述。 在實現過程中,本設計選用了Altera公司的EP2C35F672C6芯片作為產生波形數據的主芯片,充分利用了該芯片的超大集成性和快速性。在控制芯片上選用了三星公司的上S3C2440作為控制芯片。本設計中,FPGA芯片的設計和與控制芯片的接口設計是一個難點,本文利用Altera的設計工具QuartusⅡ并結合Verilog—HDL語言,采用硬件編程的方法很好地解決了這一問題。論文最后給出了系統的測量結果,并對誤差進行了一定分析,結果表明,可輸出步進為0.01Hz,頻率范圍0.01Hz~20MHz的正弦波、三角波、鋸齒波、方波,或0.01Hz~20KHz的任意波。通過實驗結果表明,本設計達到了預定的要求,并證明了采用軟硬件結合,利用FPGA技術實現任意波形發生器的方法是可行的。

    標簽: FPGA 函數信號發生器

    上傳時間: 2013-08-03

    上傳用戶:1079836864

  • 基于FPGA的IDE固態硬盤控制器的設計與實現.rar

    固態硬盤是一種以FLASH為存儲介質的新型硬盤。由于它不像傳統硬盤一樣以高速旋轉的磁盤為存儲介質,不需要浪費大量的尋道時間,因此它有著傳統硬盤不可比擬的順序和隨機存儲速度。同時由于固態硬盤不存在機械存儲結構,因此還具有高抗震性、無工作噪音、可適應惡劣工作環境等優點。隨著計算機技術的高速發展,固態硬盤技術已經成為未來存儲介質技術發展的必然趨勢。 本文以設計固態硬盤控制芯片IDE接口部分為項目背景,通過可編程邏輯器件FPGA,基于ATA協議并使用硬件編程語言verilog,設計了一個位于設備端的IDE控制器。該IDE控制器的主要作用在于解析主機所發送的IDE指令并控制硬盤設備進行相應的狀態遷移和指令操作,從而完成硬盤設備端與主機端之間基本的狀態通信以及數據通信。論文主要完成了幾個方面的內容。第一:論文從固態硬盤的基本結構出發,分析了固態硬盤IDE控制器的功能性需求以及寄存器傳輸、PIO傳輸和UDMA傳輸三種ATA協議主要傳輸模式所必須遵循的時序要求,并概括了IDE控制器設計的要點和難點;第二:論文設計了IDE控制器的總體功能框架,將IDE控制器從功能上分為寄存器部分、頂層控制模塊、異步FIFO模塊、PIO控制模塊、UDMA控制模塊以及CRC校驗模塊六大子功能模塊,并分析了各個子功能模塊的基本工作原理和具體功能設計;第三:論文以設計狀態機流程和主要控制信號的方式實現了各個具體子功能模塊并列舉了部分關鍵代碼,同時給出了主要子功能模塊的時序仿真圖;最后,論文給出了基于PIO傳輸模式和基于UDMA傳輸模式的具體指令操作流程實現,并通過SAS邏輯分析儀和QuartusⅡ對IDE控制器進行了功能測試和分析,驗證了本論文設計的正確性。

    標簽: FPGA IDE 固態硬盤

    上傳時間: 2013-07-31

    上傳用戶:liangrb

主站蜘蛛池模板: 石楼县| 如皋市| 贺兰县| 彰武县| 石棉县| 通城县| 贵州省| 敦化市| 徐汇区| 扎囊县| 镇江市| 裕民县| 思茅市| 永康市| 松原市| 海阳市| 隆回县| 忻城县| 霞浦县| 阜宁县| 辽宁省| 宿松县| 镇康县| 新安县| 三都| 万州区| 沙坪坝区| 礼泉县| 密山市| 新郑市| 龙陵县| 临江市| 安阳市| 渭源县| 滦南县| 清徐县| 铜川市| 顺义区| 湖南省| 江华| 嘉禾县|