亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

高分辨雷達

  • 高增益跨導(dǎo)型運算放大器設(shè)計

    運算放大器作為模擬集成電路設(shè)計的基礎(chǔ),同時作為DAC校準電路的一部分,本次設(shè)計一個高增益全差分跨導(dǎo)型運算放大器。

    標簽: 增益 運算 放大器設(shè)計

    上傳時間: 2013-10-31

    上傳用戶:dvfeng

  • 高增益K波段MMIC低噪聲放大器

      基于0.25gm PHEMT工藝,給出了兩個高增益K 波段低噪聲放大器.放大器設(shè)計中采用了三級級聯(lián)增加?xùn)艑挼碾娐方Y(jié)構(gòu),通過前級源極反饋電感的恰當選取獲得較高的增益和較低的噪聲;采用直流偏置上加阻容網(wǎng)絡(luò),用來消除低頻增益和振蕩;三級電路通過電阻共用一組正負電源,使用方便,且電路性能較好,輸入輸出駐波比小于2.0;功率增益達24dB;噪聲系數(shù)小于3.5dB.兩個放大器都有較高的動態(tài)范圍和較小的面積,放大器ldB壓縮點輸出功率大于15dBm;芯片尺寸為1mm×2mm×0.1mm.該放大器可以應(yīng)用在24GHz汽車雷達前端和26.5GHz本地多點通信系統(tǒng)中.

    標簽: MMIC 增益 低噪聲放大器 波段

    上傳時間: 2014-12-23

    上傳用戶:masochism

  • 高共模抑制比儀用放大電路方案

    本文針對傳統(tǒng)儀用放大電路的特點,介紹了一種高共模抑制比儀用放大電路,引入共模負反饋,大大提高了通用儀表放大器的共模抑制能力。

    標簽: 共模抑制比 儀用放大 電路 方案

    上傳時間: 2013-11-10

    上傳用戶:lingfei

  • 高精度Delta-Sigma A/D轉(zhuǎn)換器原理及其應(yīng)用

    本次在線座談主要介紹TI的高精度Delta-Sigma A/D轉(zhuǎn)換器的原理及其應(yīng)用,Delta-Sigma A/D轉(zhuǎn)換器在稱重儀器中,大量采用比例測量方法。

    標簽: Delta-Sigma 高精度 轉(zhuǎn)換器

    上傳時間: 2013-10-17

    上傳用戶:zhqzal1014

  • 寬頻帶高功率射頻脈沖功率放大器

    利用MOS場效應(yīng)管(MOSFET),采取AB類推挽式功率放大方式,采用傳輸線變壓器寬帶匹配技術(shù),設(shè)計出一種寬頻帶高功率射頻脈沖功率放大器模塊,其輸出脈沖功率達1200W,工作頻段0.6M~10MHz。調(diào)試及實用結(jié)果表明,該放大器工作穩(wěn)定,性能可靠

    標簽: 寬頻帶 高功率 射頻 脈沖功率放大器

    上傳時間: 2013-11-17

    上傳用戶:waitingfy

  • 高精度程控電壓放大器

    摘要本設(shè)計以VCA822、MSP430F2012、DAC7611芯片為核心,加以其它輔助電路實現(xiàn)對寬帶電壓放大器的電壓放大倍數(shù)、輸出電壓進行精確控制。放大器的電壓放大倍數(shù)從0.2倍到20倍以0.1倍為步進設(shè)定,輸出電壓從6mv到600mv以1mv為步進設(shè)定,控制誤差不大于5%,放大器的帶寬大于15MHz。鍵盤和顯示電路實現(xiàn)人機交互,完成對電壓放大倍數(shù)和輸出電壓的設(shè)定和顯示。關(guān)鍵詞:程控放大器;高精度;控制電壓;電壓變換;D/A;A/D。

    標簽: 高精度 程控 電壓放大器

    上傳時間: 2013-11-16

    上傳用戶:iswlkje

  • 時鐘分相技術(shù)應(yīng)用

    摘要: 介紹了時鐘分相技術(shù)并討論了時鐘分相技術(shù)在高速數(shù)字電路設(shè)計中的作用。 關(guān)鍵詞: 時鐘分相技術(shù); 應(yīng)用 中圖分類號: TN 79  文獻標識碼:A   文章編號: 025820934 (2000) 0620437203 時鐘是高速數(shù)字電路設(shè)計的關(guān)鍵技術(shù)之一, 系統(tǒng)時鐘的性能好壞, 直接影響了整個電路的 性能。尤其現(xiàn)代電子系統(tǒng)對性能的越來越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時鐘設(shè)計上面。但隨著系統(tǒng)時鐘頻率的升高。我們的系統(tǒng)設(shè)計將面臨一系列的問 題。 1) 時鐘的快速電平切換將給電路帶來的串擾(Crosstalk) 和其他的噪聲。 2) 高速的時鐘對電路板的設(shè)計提出了更高的要求: 我們應(yīng)引入傳輸線(T ransm ission L ine) 模型, 并在信號的匹配上有更多的考慮。 3) 在系統(tǒng)時鐘高于100MHz 的情況下, 應(yīng)使用高速芯片來達到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個系統(tǒng)所需要的電流增大, 發(fā) 熱量增多, 對系統(tǒng)的穩(wěn)定性和集成度有不利的影響。 4) 高頻時鐘相應(yīng)的電磁輻射(EM I) 比較嚴重。 所以在高速數(shù)字系統(tǒng)設(shè)計中對高頻時鐘信號的處理應(yīng)格外慎重, 盡量減少電路中高頻信 號的成分, 這里介紹一種很好的解決方法, 即利用時鐘分相技術(shù), 以低頻的時鐘實現(xiàn)高頻的處 理。 1 時鐘分相技術(shù) 我們知道, 時鐘信號的一個周期按相位來分, 可以分為360°。所謂時鐘分相技術(shù), 就是把 時鐘周期的多個相位都加以利用, 以達到更高的時間分辨。在通常的設(shè)計中, 我們只用到時鐘 的上升沿(0 相位) , 如果把時鐘的下降沿(180°相位) 也加以利用, 系統(tǒng)的時間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時鐘分為4 個相位(0°、90°、180°和270°) , 系統(tǒng)的時間分辨就 可以提高為原來的4 倍(如圖1b 所示)。 以前也有人嘗試過用專門的延遲線或邏輯門延時來達到時鐘分相的目的。用這種方法產(chǎn)生的相位差不夠準確, 而且引起的時間偏移(Skew ) 和抖動 (J itters) 比較大, 無法實現(xiàn)高精度的時間分辨。 近年來半導(dǎo)體技術(shù)的發(fā)展, 使高質(zhì)量的分相功能在一 片芯片內(nèi)實現(xiàn)成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優(yōu)異的時鐘 芯片。這些芯片的出現(xiàn), 大大促進了時鐘分相技術(shù)在實際電 路中的應(yīng)用。我們在這方面作了一些嘗試性的工作: 要獲得 良好的時間性能, 必須確保分相時鐘的Skew 和J itters 都 比較小。因此在我們的設(shè)計中, 通常用一個低頻、高精度的 晶體作為時鐘源, 將這個低頻時鐘通過一個鎖相環(huán)(PLL ) , 獲得一個較高頻率的、比較純凈的時鐘, 對這個時鐘進行分相, 就可獲得高穩(wěn)定、低抖動的分 相時鐘。 這部分電路在實際運用中獲得了很好的效果。下面以應(yīng)用的實例加以說明。2 應(yīng)用實例 2. 1 應(yīng)用在接入網(wǎng)中 在通訊系統(tǒng)中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時鐘分為4 個相位 數(shù)據(jù), 與其同步的時鐘信號并不傳輸。 但本地接收到數(shù)據(jù)時, 為了準確地獲取 數(shù)據(jù), 必須得到數(shù)據(jù)時鐘, 即要獲取與數(shù) 據(jù)同步的時鐘信號。在接入網(wǎng)中, 數(shù)據(jù)傳 輸?shù)慕Y(jié)構(gòu)如圖2 所示。 數(shù)據(jù)以68MBös 的速率傳輸, 即每 個bit 占有14. 7ns 的寬度, 在每個數(shù)據(jù) 幀的開頭有一個用于同步檢測的頭部信息。我們要找到與它同步性好的時鐘信號, 一般時間 分辨應(yīng)該達到1ö4 的時鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說, 系統(tǒng)時鐘頻率應(yīng)在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對整個系統(tǒng)設(shè)計帶來很多的困擾。 我們在這里使用鎖相環(huán)和時鐘分相技術(shù), 將一個16MHz 晶振作為時鐘源, 經(jīng)過鎖相環(huán) 89429 升頻得到68MHz 的時鐘, 再經(jīng)過分相芯片AMCCS4405 分成4 個相位, 如圖3 所示。 我們只要從4 個相位的68MHz 時鐘中選擇出與數(shù)據(jù)同步性最好的一個。選擇的依據(jù)是: 在每個數(shù)據(jù)幀的頭部(HEAD) 都有一個8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個相位的時鐘去鎖存數(shù)據(jù), 如果經(jīng)某個時鐘鎖存后的數(shù)據(jù)在這個指定位置最先檢測出這 個KWD, 就認為下一相位的時鐘與數(shù)據(jù)的同步性最好(相關(guān))。 根據(jù)這個判別原理, 我們設(shè)計了圖4 所示的時鐘分相選擇電路。 在板上通過鎖相環(huán)89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時鐘: 用這4 個 時鐘分別將輸入數(shù)據(jù)進行移位, 將移位的數(shù)據(jù)與KWD 作比較, 若至少有7bit 符合, 則認為檢 出了KWD。將4 路相關(guān)器的結(jié)果經(jīng)過優(yōu)先判選控制邏輯, 即可輸出同步性最好的時鐘。這里, 我們運用AMCC 公司生產(chǎn)的 S4405 芯片, 對68MHz 的時鐘進行了4 分 相, 成功地實現(xiàn)了同步時鐘的獲取, 這部分 電路目前已實際地應(yīng)用在某通訊系統(tǒng)的接 入網(wǎng)中。 2. 2 高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用 高速、高精度的模擬- 數(shù)字變換 (ADC) 一直是高速數(shù)據(jù)采集系統(tǒng)的關(guān)鍵部 分。高速的ADC 價格昂貴, 而且系統(tǒng)設(shè)計 難度很高。以前就有人考慮使用多個低速 圖5 分相技術(shù)應(yīng)用于采集系統(tǒng) ADC 和時鐘分相, 用以替代高速的ADC, 但由 于時鐘分相電路產(chǎn)生的相位不準確, 時鐘的 J itters 和Skew 比較大(如前述) , 容易產(chǎn)生較 大的孔徑晃動(Aperture J itters) , 無法達到很 好的時間分辨。 現(xiàn)在使用時鐘分相芯片, 我們可以把分相 技術(shù)應(yīng)用在高速數(shù)據(jù)采集系統(tǒng)中: 以4 分相后 圖6 分相技術(shù)提高系統(tǒng)的數(shù)據(jù)采集率 的80MHz 采樣時鐘分別作為ADC 的 轉(zhuǎn)換時鐘, 對模擬信號進行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號經(jīng)過 緩沖、調(diào)理, 送入ADC 進行模數(shù)轉(zhuǎn)換, 采集到的數(shù)據(jù)寫入存儲器(M EM )。各個 采集通道采集的是同一信號, 不過采樣 點依次相差90°相位。通過存儲器中的數(shù) 據(jù)重組, 可以使系統(tǒng)時鐘為80MHz 的采 集系統(tǒng)達到320MHz 數(shù)據(jù)采集率(如圖6 所示)。 3 總結(jié) 靈活地運用時鐘分相技術(shù), 可以有效地用低頻時鐘實現(xiàn)相當于高頻時鐘的時間性能, 并 避免了高速數(shù)字電路設(shè)計中一些問題, 降低了系統(tǒng)設(shè)計的難度。

    標簽: 時鐘 分相 技術(shù)應(yīng)用

    上傳時間: 2013-12-17

    上傳用戶:xg262122

  • 如何分辨主板pcb板層數(shù)

    如何分辨主板pcb板層數(shù).doc

    標簽: pcb 分辨 主板

    上傳時間: 2013-10-16

    上傳用戶:頂?shù)弥?/p>

  • 電源完整性分析應(yīng)對高端PCB系統(tǒng)設(shè)計挑戰(zhàn)

    印刷電路板(PCB)設(shè)計解決方案市場和技術(shù)領(lǐng)軍企業(yè)Mentor Graphics(Mentor Graphics)宣布推出HyperLynx® PI(電源完整性)產(chǎn)品,滿足業(yè)內(nèi)高端設(shè)計者對于高性能電子產(chǎn)品的需求。HyperLynx PI產(chǎn)品不僅提供簡單易學(xué)、操作便捷,又精確的分析,讓團隊成員能夠設(shè)計可行的電源供應(yīng)系統(tǒng);同時縮短設(shè)計周期,減少原型生成、重復(fù)制造,也相應(yīng)降低產(chǎn)品成本。隨著當今各種高性能/高密度/高腳數(shù)集成電路的出現(xiàn),傳輸系統(tǒng)的設(shè)計越來越需要工程師與布局設(shè)計人員的緊密合作,以確保能夠透過眾多PCB電源與接地結(jié)構(gòu),為IC提供純凈、充足的電力。配合先前推出的HyperLynx信號完整性(SI)分析和確認產(chǎn)品組件,Mentor Graphics目前為用戶提供的高性能電子產(chǎn)品設(shè)計堪稱業(yè)內(nèi)最全面最具實用性的解決方案。“我們擁有非常高端的用戶,受到高性能集成電路多重電壓等級和電源要求的驅(qū)使,需要在一個單一的PCB中設(shè)計30余套電力供應(yīng)結(jié)構(gòu)。”Mentor Graphics副總裁兼系統(tǒng)設(shè)計事業(yè)部總經(jīng)理Henry Potts表示。“上述結(jié)構(gòu)的設(shè)計需要快速而準 確的直流壓降(DC Power Drop)和電源雜訊(Power Noise)分析。擁有了精確的分析信息,電源與接地層結(jié)構(gòu)和解藕電容數(shù)(de-coupling capacitor number)以及位置都可以決定,得以避免過于保守的設(shè)計和高昂的產(chǎn)品成本。”

    標簽: PCB 電源完整性 高端

    上傳時間: 2013-11-18

    上傳用戶:362279997

  • 一種發(fā)動機高溫差環(huán)境下的基準電壓源電路

    根據(jù)汽車發(fā)動機控制芯片的工作環(huán)境,針對常見的溫度失效問題,提出了一種應(yīng)用在發(fā)動機控制芯片中的帶隙基準電壓源電路。該電路采用0.18 μm CMOS工藝,采用電流型帶隙基準電壓源結(jié)構(gòu),具有適應(yīng)低電源電壓、電源抑制比高的特點。同時還提出一種使用不同溫度系數(shù)的電阻進行高階補償?shù)姆椒ǎ瑢崿F(xiàn)了較寬溫度范圍內(nèi)的低溫度系數(shù)。仿真結(jié)果表明,該帶隙基準電路在-50℃~+125℃的溫度范圍內(nèi),實現(xiàn)平均輸出電壓誤差僅5.2 ppm/℃,可用于要求極端嚴格的發(fā)動機溫度環(huán)境。該電路電源共模抑制比最大為99 dB,可以有效緩解由發(fā)動機在不同工況下產(chǎn)生的電源紋波對輸出參考電壓的影響。

    標簽: 發(fā)動機 溫差 基準電壓源 環(huán)境

    上傳時間: 2014-01-09

    上傳用戶:ecooo

主站蜘蛛池模板: 桐城市| 和平县| 黄浦区| 开鲁县| 凌源市| 福清市| 黎平县| 永福县| 子长县| 静乐县| 阿鲁科尔沁旗| 宁陕县| 东海县| 华蓥市| 河津市| 新竹县| 内乡县| 集安市| 晴隆县| 淅川县| 定安县| 宁蒗| 邵武市| 汉沽区| 长海县| 永吉县| 台湾省| 凤台县| 昌图县| 武定县| 天水市| 白银市| 留坝县| 通山县| 阳城县| 临邑县| 高唐县| 阿克苏市| 定南县| 城固县| 板桥市|