[VHDL經典設計26例]--在xilinx芯片上調試通過--[01--1位全加器][02--2選1多路選擇器][03--8位硬件加法器][04--7段數碼顯示譯碼器][05--8位串入并出寄存器][6--8位并入串出寄存器][7--內部三態總線][8--含清零和同步時鐘使能的4位加法計數器][9--數控分頻器][10--4位十進制頻率計][11--譯碼掃描顯示電路][12--用狀態機實現序列檢測器的設計][13--用狀態機對ADC0832電路控制實現SIN函數發生器][14--用狀態機實現ADC0809的采樣電路設計][15--DMA方式A/D采樣控制電路設計][16--硬件電子琴][17--樂曲自動演奏][18--秒表][19--移位相加8位硬件乘法器][20--VGA圖像顯示控制器(彩條)][21--VGA圖像顯示控制器][22--等精度頻率計][23--模擬波形發生器][24--模擬示波器][25--通用異步收發器(UART)][26--8位CPU設計(COP2000)]
標簽: xilinx VHDL 01 02
上傳時間: 2014-09-06
上傳用戶:han_zh
51編程器的全部制做資料和漢化的軟件 一臺商品化的編程器至少要幾百元,仿真機價格更高,往往讓初學者難以選擇。這里介紹的一款國外電子網站推出的廉價51編程器,能夠讀寫最常用的12種51單片機,自己動手裝配一臺,既能鍛煉自己的動手能力,又能廉價地裝備一臺多用編程器,無論是學習單片機或業余時間搞開發,都是一個非常好的選擇
標簽: 51編程器 漢化 商 仿真機
上傳時間: 2016-05-20
上傳用戶:ippler8
摘要:分析了影響同步電動機矢m:控制電流控制環動態特性的主要因索.指出同步電動機反電動勢是 其中最重要的{一擾因索針對通常采用的F I(比例一積分)電流調 y器因下作頻帶的限制無法在較高轉速時 抑制反電動勢的影響.提出了前饋補償和變電流環增益的設計方法.少}應用于基于數-f_信寫處理器的矢m:控 制系統給出了系統結構及軟硬件設計方案實驗結果表明.該系統硬件簡的一控制精l夏高.動態}h I能良好(.caj)
標簽: 同步電動機 電流 分 動態特性
上傳時間: 2016-05-22
上傳用戶:奇奇奔奔
BCH編碼器并行8路實現,速率達到300M以上
標簽: BCH 8路 編碼器 并行
上傳時間: 2014-01-26
上傳用戶:蟲蟲蟲蟲蟲蟲
一個基于單片機的六路搶答器實驗供大家參考
標簽: 單片機 搶答器 實驗 家
上傳時間: 2016-05-29
上傳用戶:xiaohuanhuan
紅外遙控多路搶答器的設計,方案簡便,實用,易于制作
標簽: 紅外遙控 多路搶答器
上傳時間: 2016-06-03
上傳用戶:極客
基于VHDL8路搶答器系統設計報告,7128S芯片的,有需要的朋友可以
標簽: VHDL8 搶答器 系統設計 報告
上傳時間: 2014-01-01
上傳用戶:zwei41
四路搶答器 單片機開發 可以四人一起搶答 功能強大
標簽: 四路搶答器 單片機開發 搶答
上傳時間: 2016-06-12
上傳用戶:熊少鋒
這個源代碼是利用V_F轉換器AD652實現高精度A_D轉換的方法源程序,希望對需要的提供幫助。
標簽: V_F 652 A_D AD
上傳時間: 2013-12-01
上傳用戶:龍飛艇
分頻器是FPGA設計中使用頻率非常高的基本單元之一。盡管目前在大部分設計中還廣泛使用集成鎖相環(如altera的PLL,Xilinx的DLL)來進行時鐘的分頻、倍頻以及相移設計,但是,對于時鐘要求不太嚴格的設計,通過自主設計進行時鐘分頻的實現方法仍然非常流行。首先這種方法可以節省鎖相環資源,再者,這種方式只消耗不多的邏輯單元就可以達到對時鐘操作的目的。 偶數倍分頻:偶數倍分頻應該是大家都比較熟悉的分頻,通過計數器計數是完全可以實現的。如進行N倍偶數分頻,那么可以通過由待分頻的時鐘觸發計數器計數,當計數器從0計數到N/2-1時,輸出時鐘進行翻轉,并給計數器一個復位信號,使得下一個時鐘從零開始計數。以此循環下去。這種方法可以實現任意的偶數分頻。
標簽: altera FPGA PLL 分頻器
上傳時間: 2016-06-14
上傳用戶:wpwpwlxwlx
蟲蟲下載站版權所有 京ICP備2021023401號-1