亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

高壓變頻器

  • LLC諧振DCDC變換器的研究.rar

    隨著信息技術(shù)的發(fā)展,通信和計(jì)算機(jī)等領(lǐng)域的DC/DC電源變換技術(shù)在電源行業(yè)占有很重要的市場(chǎng)。為了能滿足電源系統(tǒng)良好的性能和可靠性,分布電源系統(tǒng)(DPS)被廣泛應(yīng)用于電信、計(jì)算機(jī)等領(lǐng)域。DPS具有模塊化,可靠性和維護(hù)性等優(yōu)點(diǎn)。 本文討論了軟開關(guān)技術(shù)的種類和發(fā)展趨勢(shì),介紹了三種傳統(tǒng)的軟開關(guān)諧振變換器,通過理論分析和仿真,總結(jié)了三種傳統(tǒng)諧振變換器的優(yōu)缺點(diǎn)。在此基礎(chǔ)上,設(shè)計(jì)了一種新型的LLC串聯(lián)諧振變換器。此變換器可實(shí)現(xiàn)原邊開關(guān)管在零電壓條件下開通、輸出端的整流管零電流條件下關(guān)斷,因而可實(shí)現(xiàn)極高的轉(zhuǎn)換效率。由于電路充分地利用了變壓器的勵(lì)磁電感和開關(guān)管的寄生參數(shù),可使變換器在寬輸入電壓范圍和全負(fù)載下實(shí)現(xiàn)軟開關(guān)。此外,利用變壓器漏感和功率MOS管的寄生電容進(jìn)行諧振,可有效地降低輸出整流管的電壓應(yīng)力,提高抗EMI的性能。因此,在相同的設(shè)計(jì)規(guī)格下,LLC諧振變換器可以選取電壓和電流等較低的功率開關(guān)管和整流二極管,進(jìn)而減小開發(fā)成本。 結(jié)合PSPICE仿真和實(shí)驗(yàn)調(diào)試,論文詳細(xì)介紹了LLC串聯(lián)諧振變換器工作原理,詳細(xì)討論了諧振參數(shù)、輸入電壓和負(fù)載對(duì)變換器性能的影響;根據(jù)參數(shù)設(shè)計(jì)步驟和特性分析,設(shè)計(jì)了LLC串聯(lián)諧振變換器各組成電路;最后設(shè)計(jì)了24V/8A-200KHz的DC/DC電源模塊,通過實(shí)驗(yàn),其結(jié)果驗(yàn)證了該拓?fù)湓谌?fù)載下均能實(shí)現(xiàn)軟開關(guān),效率高等良好特性。

    標(biāo)簽: DCDC LLC 諧振

    上傳時(shí)間: 2013-05-20

    上傳用戶:dialouch

  • 輸入并聯(lián)輸出串聯(lián)組合變換器控制策略的研究.rar

    近些年來,隨著電力電子技術(shù)的發(fā)展,電力電子系統(tǒng)集成受到越來越多的關(guān)注,其中標(biāo)準(zhǔn)化模塊的串并聯(lián)技術(shù)成為研究熱點(diǎn)之一。輸入并聯(lián)輸出串聯(lián)型(Input-Parallel and Output-Series,IPOS)組合變換器適用于大功率高輸出電壓的場(chǎng)合。 要保證IPOS組合變換器正常工作,必須保證其各模塊的輸出電壓均衡。本文首先揭示了IPOS組合變換器中每個(gè)模塊輸入電流均分和輸出電壓均分之間的關(guān)系,在此基礎(chǔ)上提出一種輸出均壓控制方案,該方案對(duì)系統(tǒng)輸出電壓調(diào)節(jié)沒有影響。選擇移相控制全橋(Full-Bridge,F(xiàn)B)變換器作為基本模塊,對(duì)n個(gè)全橋模塊組成的IPOS組合變換器建立小信號(hào)數(shù)學(xué)模型,推導(dǎo)出采用輸出均壓控制方案的IPOS-FB系統(tǒng)的數(shù)學(xué)模型,該模型證明各模塊輸出均壓閉環(huán)不影響系統(tǒng)輸出電壓閉環(huán)的調(diào)節(jié),給出了模塊輸出均壓閉環(huán)和系統(tǒng)輸出電壓閉環(huán)的補(bǔ)償網(wǎng)絡(luò)參數(shù)設(shè)計(jì)。對(duì)于IPOS組合變換器,采用交錯(cuò)控制,由于電流紋波抵消效應(yīng),輸入濾波電容容量可大大減小;由于電壓紋波抵消作用,在相同的系統(tǒng)輸出電壓紋波下,各模塊的輸出濾波電容可大大減小,由此可以提高變換器的功率密度。 根據(jù)所提出的輸出均壓控制策略,在實(shí)驗(yàn)室研制了一臺(tái)由兩個(gè)1kW全橋模塊組成的IPOS-FB原理樣機(jī),每個(gè)模塊輸入電壓為270V,輸出電壓為180V。并進(jìn)行了仿真和實(shí)驗(yàn)驗(yàn)證,結(jié)果均表明本控制方案是正確有效的。

    標(biāo)簽: 輸入 并聯(lián) 串聯(lián)

    上傳時(shí)間: 2013-06-17

    上傳用戶:cwyd0822

  • 50V50A移相全橋ZVSDCDC變換器的設(shè)計(jì).rar

    隨著通訊技術(shù)和電力系統(tǒng)的發(fā)展,對(duì)通訊用電源和電力操作電源的性能、重量、體積、效率和可靠性都提出了更高的要求。而應(yīng)用于中大功率場(chǎng)合的全橋變換器與軟開關(guān)的結(jié)合解決了這一問題。因此,對(duì)其進(jìn)行研究設(shè)計(jì)具有十分重要的意義。 首先,論文闡述PWM DC/DC變換器的軟開關(guān)技術(shù),且根據(jù)移相控制PWM全橋變換器的主電路拓?fù)浣Y(jié)構(gòu),選定適合于本論文的零電壓開關(guān)軟開關(guān)技術(shù)的電路拓?fù)洌?duì)其基本工作原理進(jìn)行闡述,同時(shí)給出ZVS軟開關(guān)的實(shí)現(xiàn)策略。 其次,對(duì)選定的主電路拓?fù)浣Y(jié)構(gòu)進(jìn)行電路設(shè)計(jì),給出主電路中各參量的設(shè)計(jì)及參數(shù)的計(jì)算方法,包括輸入、輸出整流橋及逆變橋的器件的選型,輸入整流濾波電路的參數(shù)設(shè)計(jì)、高頻變壓器及諧振電感的參數(shù)設(shè)計(jì)以及輸出整流濾波電路的參數(shù)設(shè)計(jì)。 然后,論述移相控制電路的形成,對(duì)移相控制芯片進(jìn)行選擇,同時(shí)對(duì)移相控制芯片UC3875進(jìn)行詳細(xì)的分析和設(shè)計(jì)。對(duì)主功率管MOSFET的驅(qū)動(dòng)電路進(jìn)行分析和設(shè)計(jì)。 最后,基于理論計(jì)算,對(duì)系統(tǒng)主電路進(jìn)行仿真,研究其各部分設(shè)計(jì)的參數(shù)是否合乎實(shí)際電路。搭建移相控制ZV SDC/DC全橋變換器的實(shí)驗(yàn)平臺(tái),在系統(tǒng)實(shí)驗(yàn)平臺(tái)上做了大量的實(shí)驗(yàn)。 實(shí)驗(yàn)結(jié)果表明,論文所設(shè)計(jì)的DC/DC變換器能很好的實(shí)現(xiàn)軟開關(guān),提高效率,使輸出電壓得到穩(wěn)定控制,最后通過調(diào)整移相控制電路,可實(shí)現(xiàn)直流輸出的寬范圍調(diào)整,具有很好的工程實(shí)用價(jià)值。

    標(biāo)簽: ZVSDCDC 50V50A 移相全橋

    上傳時(shí)間: 2013-08-04

    上傳用戶:zklh8989

  • DSP控制三相逆變器并聯(lián)冗余技術(shù).rar

    近年來隨著用電設(shè)備對(duì)供電電源的性能和可靠性要求越來越高,不間斷供電系統(tǒng)(UPS)得到了廣泛應(yīng)用。UPS模塊化并聯(lián)可實(shí)現(xiàn)大容量供電和冗余供電,是提高UPS容量和可靠性的一條重要途徑,因而被公認(rèn)為當(dāng)今逆變技術(shù)發(fā)展的重要方向之一。 本文主要致力于無輸出隔離變壓器的逆變器并聯(lián)系統(tǒng)環(huán)流特性及其并聯(lián)控制實(shí)現(xiàn)的研究。首先探討了基于電壓電流雙閉環(huán)控制的逆變器控制設(shè)計(jì)方法,在確定雙閉環(huán)控制逆變器閉環(huán)傳遞函數(shù)并了解其等效輸出阻抗特性的基礎(chǔ)上,建立了基于等效輸出阻抗的并聯(lián)系統(tǒng)模型分析其環(huán)流特性,并提出了一種新的基于有功功率和無功功率的逆變器并聯(lián)控制方案,包括:基準(zhǔn)電壓相位和幅值的調(diào)整,PI控制參數(shù)設(shè)計(jì),有功和無功功率計(jì)算,逆變輸出電壓同步鎖相等。此外本文還特別討論了雙閉環(huán)控制逆變器輸出電壓直流分量產(chǎn)生原因,提出了逆變器輸出電壓直流分量檢測(cè)與高精度數(shù)字調(diào)節(jié)方法,研究了雙閉環(huán)控制逆變器并聯(lián)系統(tǒng)直流環(huán)流產(chǎn)生原因及其檢測(cè)與抑制方法。最后通過實(shí)驗(yàn)和實(shí)驗(yàn)波形驗(yàn)證本文所介紹的逆變器并聯(lián)控制方案的可行性。

    標(biāo)簽: DSP 控制 三相逆變器

    上傳時(shí)間: 2013-04-24

    上傳用戶:ljthhhhhh123

  • 基于DSP控制電梯專用變頻器研究.rar

    本文以電機(jī)控制DSPTMS320LF2407為核心,結(jié)合相關(guān)外圍電路,運(yùn)用新型SVPWM控制方法,設(shè)計(jì)電梯專用變頻器。為了達(dá)到電梯專用變頻器大轉(zhuǎn)矩、高性能的要求,在硬件上提高系統(tǒng)的實(shí)時(shí)性、抗干擾性和高精度性;在軟件上采用新型SVPWM控制方法,以消除死區(qū)的負(fù)面影響,另外單神經(jīng)元PID控制器應(yīng)用于速度環(huán),對(duì)速度的調(diào)節(jié)作用有明顯改善。通過軟硬件結(jié)合的方式,改善電機(jī)輸出轉(zhuǎn)矩,使電梯控制系統(tǒng)的性能得到提高。 系統(tǒng)主電路主要由三部分組成:整流部分、中間濾波部分和逆變部分,分別用6RI75G-160整流橋模塊、電解電容電路和7MBP50RA120IPM模塊實(shí)現(xiàn)。并設(shè)計(jì)有起動(dòng)時(shí)防止沖擊電流的保護(hù)電路,以及防止過壓、欠壓的保護(hù)電路。其中,對(duì)逆變模塊IPM的驅(qū)動(dòng)控制是控制電路的核心,也是系統(tǒng)實(shí)現(xiàn)的主要部分。控制電路以DSP為核心,由IPM驅(qū)動(dòng)隔離控制電路、轉(zhuǎn)速位置檢測(cè)電路、電流檢測(cè)電路、電源電路、顯示電路和鍵盤電路組成。對(duì)IPM驅(qū)動(dòng)、隔離、控制的效果,直接影響系統(tǒng)的性能,反映了變頻器的性能,所以這部分是改善變頻器性能的關(guān)鍵部分。另外,本課題擬定的被控對(duì)象是永磁同步電動(dòng)機(jī)(PMSM),要對(duì)系統(tǒng)實(shí)現(xiàn)SVPWM控制,依賴于轉(zhuǎn)子位置的準(zhǔn)確、實(shí)時(shí)檢測(cè),只有這樣,才能實(shí)現(xiàn)正確的矢量變換,準(zhǔn)確的輸出PWM脈沖,使合成矢量的方向與磁場(chǎng)方向保持實(shí)時(shí)的垂直,達(dá)到良好的控制性能,因此,轉(zhuǎn)子位置檢測(cè)是提高變頻器性能的一個(gè)重要環(huán)節(jié)。 系統(tǒng)采用的控制方式是SVPWM控制。本文從SVPWM原理入手,分析了死區(qū)時(shí)間對(duì)SVPWM控制的負(fù)面作用,采用了一種新型SVPWM控制方法,它將SVPWM的180度導(dǎo)通型和120度導(dǎo)通型結(jié)合起來,從而達(dá)到既可以消除死區(qū)影響,又可以提高電源利用率的目的。另外,在速度調(diào)節(jié)環(huán)節(jié),采用單神經(jīng)元PID控制器,通過反復(fù)的仿真證明,在調(diào)速比不是很大的情況下,其對(duì)速度環(huán)的調(diào)節(jié)作用明顯優(yōu)于傳統(tǒng)PID控制器。 通過實(shí)驗(yàn)證明,系統(tǒng)基本上達(dá)到高性能的控制要求,適合于電梯控制系統(tǒng)。

    標(biāo)簽: DSP 控制 變頻器

    上傳時(shí)間: 2013-05-21

    上傳用戶:trepb001

  • 基于ARMDSP架構(gòu)的太陽能光伏智能并網(wǎng)逆變器.rar

    隨著世界能源危機(jī)的到來,太陽能光伏發(fā)電在能源結(jié)構(gòu)中正在發(fā)揮著越來越大的作用。而太陽能光伏發(fā)電系統(tǒng)的核心部件并網(wǎng)逆變器的性能還需要進(jìn)一步提高。為了迎合市場(chǎng)上對(duì)高品質(zhì)、高性能、智能化并網(wǎng)逆變器的需求,我們將ARM+DSP架構(gòu)作為并網(wǎng)逆變器的控制系統(tǒng)。本系統(tǒng)集成了ARM和DSP的各自的強(qiáng)大功能,使并網(wǎng)逆變器的性能和智能化水平得到了顯著提高。本論文是基于山東大學(xué)魯能實(shí)習(xí)基地“光伏并網(wǎng)逆變器項(xiàng)目”,目前已經(jīng)試制出樣機(jī)。本人主要負(fù)責(zé)并網(wǎng)逆變器控制系統(tǒng)的軟硬件設(shè)計(jì)工作。本文主要研究內(nèi)容有: @@ 1.本并網(wǎng)逆變器采用了內(nèi)高頻環(huán)逆變技術(shù)。文中詳細(xì)分析了這種逆變器的優(yōu)缺點(diǎn),進(jìn)行了充分的系統(tǒng)分析和論證。 @@ 2.采用MATLAB/Simulink軟件對(duì)并網(wǎng)逆變器的控制算法進(jìn)行仿真,包括前級(jí)DC-DC變換的控制算法以及后級(jí)DC-AC逆變的控制算法。通過仿真驗(yàn)證了所設(shè)計(jì)算法的可行性,對(duì)DSP程序開發(fā)提供了很好的指導(dǎo)意義。 @@ 3.本文將ARM+DSP架構(gòu)作為逆變器的控制系統(tǒng),并設(shè)計(jì)了相應(yīng)的硬件控制系統(tǒng)。DSP控制板硬件系統(tǒng)包括AD數(shù)據(jù)采集、硬件電流保護(hù)、電源、eCAN總線,SPI總線等硬件電路。ARM板硬件系統(tǒng)包括SPI總線、RS232總線、RS480總線、以太網(wǎng)總線、LCD顯示、實(shí)時(shí)時(shí)鐘、鍵盤等硬件電路。 @@ 4.本文設(shè)計(jì)和實(shí)現(xiàn)了兩種最大功率點(diǎn)跟蹤控制算法:功率擾動(dòng)觀察法或增量電導(dǎo)法;孤島檢測(cè)方法采用被動(dòng)式和主動(dòng)式兩種檢測(cè)方式,被動(dòng)式所采用的方法是將過/欠電壓和電壓相位突變檢測(cè)相結(jié)合的方式,主動(dòng)式采用正反饋頻率偏移法;為了實(shí)現(xiàn)并網(wǎng)逆變器的輸出電流與電網(wǎng)電壓同頻同相,使用了軟件鎖相環(huán)控制技術(shù)。本文分別給出了以上各種算法的控制程序流程圖。 @@ 5.本文也給出了AD數(shù)據(jù)采集、eCAN總線、RS232、RS485、以太網(wǎng)、PWM輸出等程序流程圖,以及DSP和ARM之間的SPI總線通信程序流程圖。并且分別給出了ARM管理機(jī)控制系統(tǒng)主程序流程圖和DSP控制機(jī)控制系統(tǒng)主程序流程圖。 @@ 6.最后對(duì)并網(wǎng)逆變器樣機(jī)進(jìn)行實(shí)驗(yàn)結(jié)果分析。結(jié)果顯示:該樣機(jī)基本上實(shí)現(xiàn)了本文提出的設(shè)計(jì)方案所應(yīng)完成的各項(xiàng)功能,樣機(jī)的性能比較理想。 @@關(guān)鍵詞:太陽能光伏;并網(wǎng)逆變器;SPWM; DSP; ARM

    標(biāo)簽: ARMDSP 架構(gòu) 太陽能光伏

    上傳時(shí)間: 2013-07-09

    上傳用戶:趙安qw

  • 基于嵌入式Linux的多媒體播放器設(shè)計(jì).rar

    隨著二十一世紀(jì)的到來,人類進(jìn)入了后PC時(shí)代。在這一階段,嵌入式技術(shù)得到了飛速發(fā)展和廣泛應(yīng)用。目前,嵌入式技術(shù)及其產(chǎn)品已廣泛應(yīng)用于智能家用電器、智能建筑、儀器儀表、通訊產(chǎn)品、工業(yè)控制、掌上型電腦、各種智能IC卡的應(yīng)用等等。將嵌入式系統(tǒng)應(yīng)用于多媒體移動(dòng)終端,充分發(fā)揮了嵌入式系統(tǒng)的低功耗、集成度高、可擴(kuò)充能力強(qiáng)等特點(diǎn),可以達(dá)到集移動(dòng)、語音、圖像等各種功能于一身的效果。基于以上背景,本文提出了一種基于嵌入式Linux的多媒體播放器設(shè)計(jì)方案。 本文首先詳細(xì)分析了ARM體系結(jié)構(gòu),研究了嵌入式Linux操作系統(tǒng)在ARM9微處理器的移植技術(shù),包括交叉編譯環(huán)境的建立、引導(dǎo)裝載程序應(yīng)用、移植嵌入式Linux內(nèi)核及建立根文件系統(tǒng),并且實(shí)現(xiàn)了嵌入式Linux到EP9315開發(fā)板的移植。 由于嵌入式系統(tǒng)本身硬件條件的限制,常用在PC機(jī)的圖形用戶界面GUI系統(tǒng)不適合在其上運(yùn)行。為此,本文選擇了Qt/Embedded作為研究對(duì)象,在對(duì)其體系結(jié)構(gòu)等方面進(jìn)行研究基礎(chǔ)上,實(shí)現(xiàn)了Qt/Embedded到EP9315開發(fā)板的移植,完成了嵌入式圖形用戶界面開發(fā),使得系統(tǒng)擁有良好的操作界面。 針對(duì)現(xiàn)今MP3文件格式廣泛流行的特點(diǎn),本文設(shè)計(jì)了MP3播放器。在深入研究了MP3文件編碼原理的基礎(chǔ)上,詳細(xì)論述了播放器的設(shè)計(jì)過程,沒有使用硬件解碼方案,采用了軟件解碼,降低了系統(tǒng)開發(fā)成本:在視頻播放方面,本文實(shí)現(xiàn)了Linux系統(tǒng)下的通用媒體播放器——Mplayer到EP9315開發(fā)板的移植。通過對(duì)音頻數(shù)據(jù)輸出的研究,解決了Mplayer播放聲音不正常的問題,實(shí)現(xiàn)了一個(gè)集音樂和視頻播放于一體的嵌入式多媒體播放系統(tǒng)。 最后,總結(jié)了論文所做的工作,指出了嵌入式多媒體播放器所需要進(jìn)一步解決和完善的問題。

    標(biāo)簽: Linux 嵌入式 多媒體播放器

    上傳時(shí)間: 2013-04-24

    上傳用戶:梧桐

  • 基于FPGA的通用異步收發(fā)器的設(shè)計(jì).rar

    通用異步收發(fā)器(Universal Asynchronous Receiver Transmitter,UART)是一種能同時(shí)支持短距離和長距離數(shù)據(jù)傳輸?shù)拇型ㄐ沤涌冢粡V泛應(yīng)用于微機(jī)和外設(shè)之間的數(shù)據(jù)交換。像8251、NS8250、NS16550等都是常用的UART芯片,但是這些專用的串行接口芯片的缺點(diǎn)是數(shù)據(jù)傳輸速率比較慢,難以滿足高速率數(shù)據(jù)傳輸?shù)膱?chǎng)合,而更重要的就是它們都具有不可移植性,因此要利用這些芯片來實(shí)現(xiàn)PC機(jī)和FPGA芯片之間的通信,勢(shì)必會(huì)增加接口連線的復(fù)雜程度以及降低整個(gè)系統(tǒng)的穩(wěn)定性和有效性。 本課題就是針對(duì)UART的特點(diǎn)以及FPGA設(shè)計(jì)具有可移植性的優(yōu)勢(shì),提出了一種基于FPGA芯片的嵌入式UART設(shè)計(jì)方法,其中主要包括狀態(tài)機(jī)的描述形式以及自頂向下的設(shè)計(jì)方法,利用硬件描述語言來編制UART的各個(gè)子功能模塊以及頂層模塊,之后將其集成到FPGA芯片的內(nèi)部,這樣不僅能解決傳統(tǒng)UART芯片的缺點(diǎn)而且同時(shí)也使整個(gè)系統(tǒng)變得更加具有緊湊性以及可靠性。 本課題所設(shè)計(jì)的LIART支持標(biāo)準(zhǔn)的RS-232C傳輸協(xié)議,主要設(shè)計(jì)有發(fā)送模塊、接收模塊、線路控制與中斷仲裁模塊、Modem控制模塊以及兩個(gè)獨(dú)立的數(shù)據(jù)緩沖區(qū)FIFO模塊。該模塊具有可變的波特率、數(shù)據(jù)幀長度以及奇偶校驗(yàn)方式,還有多種中斷源、中斷優(yōu)先級(jí)、較強(qiáng)的抗干擾數(shù)據(jù)接收能力以及芯片內(nèi)部自診斷的能力,模塊內(nèi)分開的接收和發(fā)送數(shù)據(jù)緩沖寄存器能實(shí)現(xiàn)全雙工通信。除此之外最重要的是利用IP模塊復(fù)用技術(shù)設(shè)計(jì)數(shù)據(jù)緩沖區(qū)FIFO,采用兩種可選擇的數(shù)據(jù)緩沖模式。這樣既可以應(yīng)用于高速的數(shù)據(jù)傳輸環(huán)境,也能適合低速的數(shù)據(jù)傳輸場(chǎng)合,因此可以達(dá)到資源利用的最大化。 在具體的設(shè)計(jì)過程中,利用Synplify Pro綜合工具、ModelSim仿真工具、ISE集成的軟件開發(fā)環(huán)境中對(duì)各個(gè)功能模塊進(jìn)行綜合優(yōu)化、仿真驗(yàn)證以及下載實(shí)現(xiàn)。各項(xiàng)數(shù)據(jù)結(jié)果表明,本課題中所設(shè)計(jì)的UART滿足預(yù)期設(shè)計(jì)目標(biāo)。

    標(biāo)簽: FPGA 異步收發(fā)器

    上傳時(shí)間: 2013-08-02

    上傳用戶:rocketrevenge

  • 基于FPGA的Turbo碼編譯碼器設(shè)計(jì).rar

    作為性能優(yōu)異的糾錯(cuò)編碼,Turbo碼自誕生以來就一直受到理論界以及工程應(yīng)用界的關(guān)注。TD—SCDMA是我國擁有自主知識(shí)產(chǎn)權(quán)的3G通信標(biāo)準(zhǔn),該標(biāo)準(zhǔn)把Turbo碼是作為前向糾錯(cuò)體制,但Turbo碼的譯碼算法比較復(fù)雜并且需要多次迭代,這造成Turbo碼譯碼延時(shí)大,譯碼速度慢,因此限制了Turbo碼的實(shí)際應(yīng)用。因此有必要研究如何將現(xiàn)有的Turbo碼譯碼算法進(jìn)行簡化,加速,使其轉(zhuǎn)化成為適合在硬件上實(shí)現(xiàn)的算法,將實(shí)驗(yàn)室的理論研究成果轉(zhuǎn)化成為硬件產(chǎn)品。 論文主要的研究內(nèi)容有以下兩點(diǎn): 其一,提出信道自適應(yīng)迭代譯碼方案。在事先設(shè)定最大迭代次數(shù)的情況下,自適應(yīng)Turbo碼譯碼算法能夠根據(jù)信道的變化自動(dòng)調(diào)整迭代次數(shù)。 仿真結(jié)果表明:該自適應(yīng)迭代譯碼方案能夠根據(jù)信道的變化自動(dòng)調(diào)整迭代次數(shù),在保證譯碼性能基本上沒有損失的情況下,有效減少譯碼時(shí)間,明顯提高譯碼速度。 其二,根據(jù)得到的信道自適應(yīng)迭代譯碼方案,借助Xilinx公司Spartan3 FPGA硬件平臺(tái),使用Verilog硬件描述語言,將用C/C++語言寫成的信道自適應(yīng)迭代譯碼算法轉(zhuǎn)化成為硬件設(shè)計(jì)實(shí)現(xiàn),得到硬件電路,并對(duì)得到的譯碼器硬件電路進(jìn)行測(cè)試。 測(cè)試結(jié)果表明:隨著信道的變化,硬件電路的譯碼速度也隨之自動(dòng)變化,信噪比越高譯碼速度越快,并且硬件譯碼器性能(誤比特率)與實(shí)驗(yàn)仿真基本一致。

    標(biāo)簽: Turbo FPGA 編譯碼器

    上傳時(shí)間: 2013-05-31

    上傳用戶:huyiming139

  • 基于FPGA的RS255,223編解碼器的高速并行實(shí)現(xiàn).rar

    隨著信息時(shí)代的到來,用戶對(duì)數(shù)據(jù)保護(hù)和傳輸可靠性的要求也在不斷提高。由于信道衰落,信號(hào)經(jīng)信道傳輸后,到達(dá)接收端不可避免地會(huì)受到干擾而出現(xiàn)信號(hào)失真。因此需要采用差錯(cuò)控制技術(shù)來檢測(cè)和糾正由信道失真引起的信息傳輸錯(cuò)誤。RS(Reed—Solomon)碼是差錯(cuò)控制領(lǐng)域中一類重要的線性分組碼,由于它編解碼結(jié)構(gòu)相對(duì)固定,性能強(qiáng),不但可以糾正隨機(jī)差錯(cuò),而且對(duì)突發(fā)錯(cuò)誤的糾錯(cuò)能力也很強(qiáng),被廣泛應(yīng)用在數(shù)字通信、數(shù)據(jù)存儲(chǔ)系統(tǒng)中,以滿足對(duì)數(shù)據(jù)傳輸通道可靠性的要求。因此設(shè)計(jì)一款高性能的RS編解碼器不但具有很大的應(yīng)用意義,而且具有相當(dāng)大的經(jīng)濟(jì)價(jià)值。 本文首先介紹了線形分組碼及其子碼循環(huán)碼、BCH碼的基礎(chǔ)理論知識(shí),重點(diǎn)介紹了BCH碼的重要分支RS碼的常用編解碼算法。由于其算法在有限域上進(jìn)行,接著介紹了有限域的有關(guān)理論。基于RS碼傳統(tǒng)的單倍結(jié)構(gòu),本文提出了一種八倍并行編碼及九倍并行解碼方案,并用Verilog HDL語言實(shí)現(xiàn)。其中編碼器基于傳統(tǒng)的線性反饋移位寄存器除法電路并進(jìn)行八倍并行擴(kuò)展,譯碼器關(guān)鍵方程求解模塊基于修正的歐幾里德算法設(shè)計(jì)了一種便于硬件實(shí)現(xiàn)的脈動(dòng)關(guān)鍵方程求解結(jié)構(gòu),其他模塊均采用九倍并行實(shí)現(xiàn)。由于進(jìn)行了超前運(yùn)算、流水線及并行處理,使編解碼的數(shù)據(jù)吞吐量大為提高,同時(shí)延時(shí)更小。 本論文設(shè)計(jì)了C++仿真平臺(tái),并與HDL代碼結(jié)果進(jìn)行了對(duì)比驗(yàn)證。Verilog HDL代碼經(jīng)過modelsim仿真驗(yàn)證,并在ALTERA STRATIX3 EP3SL15OF1152C2 FPGA上進(jìn)行綜合驗(yàn)證以及靜態(tài)時(shí)序分析,綜合軟件為QUATURSⅡ V8.0。驗(yàn)證及測(cè)試表明,本設(shè)計(jì)在滿足編解碼基本功能的基礎(chǔ)上,能夠?qū)崿F(xiàn)數(shù)據(jù)的高吞吐量和低延時(shí)傳輸,達(dá)到性能指標(biāo)要求。本論文在基于FPGA的RS(255,223)編解碼器的高速并行實(shí)現(xiàn)方面的研究成果,具有通用性、可移植性,有一定的理論及經(jīng)濟(jì)價(jià)值。

    標(biāo)簽: FPGA 255 223

    上傳時(shí)間: 2013-04-24

    上傳用戶:思琦琦

主站蜘蛛池模板: 旌德县| 澄迈县| 阿拉善盟| 涡阳县| 榆树市| 霍邱县| 颍上县| 安顺市| 滕州市| 汶川县| 泌阳县| 信阳市| 荆门市| 天全县| 巴林右旗| 德钦县| 嘉定区| 临沂市| 喀喇| 翼城县| 巴里| 梧州市| 宣汉县| 洮南市| 新建县| 卢湾区| 永平县| 项城市| 黑河市| 安西县| 徐汇区| 响水县| 庐江县| 满城县| 三都| 高邮市| 贵州省| 都兰县| 盱眙县| 凤翔县| 怀集县|