基于AD9833的高精度可編程波形發(fā)生器系統(tǒng)設(shè)計:介紹一種基于AD9833的高精度可編程波形發(fā)生器系統(tǒng)解決方案,該系統(tǒng)具有可編程設(shè)置、波形頻率和峰峰值等功能,從而解決DDS輸出波形峰峰值不能直接
上傳時間: 2013-04-24
上傳用戶:ecooo
隨著計算機科學(xué)和視頻技術(shù)的廣泛發(fā)展,數(shù)字圖像采集在電子通信與信息處理領(lǐng)域得到了廣泛的應(yīng)用,例如廣播電視的數(shù)字化、網(wǎng)絡(luò)視頻、監(jiān)視監(jiān)控系統(tǒng)等. 視頻圖像采集卡作為計算機視頻應(yīng)用的前端設(shè)備,承擔(dān)著模擬視頻信號向數(shù)字視頻信號轉(zhuǎn)換的任務(wù),在多媒體時代占據(jù)著重要的位置.設(shè)計一種功能靈活,使用方便,便于嵌入到系統(tǒng)中的視頻信號采集電路具有重要的實用意義. 本文首先介紹數(shù)字圖像采集系統(tǒng)的發(fā)展現(xiàn)狀和前景,提出了本次設(shè)計的目標(biāo): 完成基于PCI總線的高分辨率圖像采集卡設(shè)計.然后簡單介紹了本次設(shè)計用到的基本理論:數(shù)據(jù)采集理論,特別說明了采樣和量化的定義與區(qū)別,以及量化的幾種方式和量化與AD技術(shù)之間的關(guān)系. 圖像采集系統(tǒng)的基本構(gòu)成,是以數(shù)字信號處理器為核心,控制外圍的A/D、D/A轉(zhuǎn)換器和外圍存儲器.本文對比了當(dāng)下流行的DSP芯片和IFPGA芯片作為數(shù)字處理核心的優(yōu)缺點,并根據(jù)系統(tǒng)實際需要,選用FPGA作為數(shù)字信號處理器.然后列舉了幾款常用A/D視頻芯片,還介紹了SDRAM控制的基本流程,最后提出了系統(tǒng)的整體設(shè)計方案. 圖像采集卡的硬件設(shè)計分為A/D前端模擬通道設(shè)計和FPGA數(shù)字信號傳輸及外圍電路設(shè)計.本文重點介紹了A/D芯片外圍電路連接和使用方法,對PCI總線和它的控制電路也做了詳細(xì)闡述.對圖像采集卡的PCB布局布線也有詳細(xì)說明. 圖像采集卡FPGA內(nèi)部程序構(gòu)成也是本文的一個重點.本次的程序設(shè)計主要分為數(shù)據(jù)采集模塊,即與A/D接口模塊,數(shù)據(jù)暫存模塊,即SDRAM讀寫控制模塊,數(shù)據(jù)處理模塊和數(shù)據(jù)傳輸模塊,即PCI控制模塊.重點在于對的SDRAM的連續(xù)讀寫控制和各個模塊間的協(xié)調(diào)工作.說明了.A/D采集數(shù)據(jù)從接收到存儲詳細(xì)過程,以及對SDRAM讀寫狀態(tài)機和PCI總線的操控. 最后介紹了硬件調(diào)試和FPGA程序驗證結(jié)果.詳細(xì)說明了以Modelsim為平臺的前端功能仿真和后端時序仿真,以及以SignalTapⅡ為平臺,程序下載到FPGA中進行的實時驗證.結(jié)果表明整個圖像采集系統(tǒng)基本達(dá)到了系統(tǒng)設(shè)計中所給出的性能指標(biāo),證明了整個系統(tǒng)設(shè)計的正確性和合理性.
上傳時間: 2013-04-24
上傳用戶:amandacool
摘要院提出了一種采用IPM大功率模塊實現(xiàn)的高分辨率調(diào)壓電源的設(shè)計方法。該方法采用粗堯細(xì)調(diào)節(jié)的方式實現(xiàn)了高分辨率的電壓調(diào)節(jié)。重點介紹了逆變方式下粗細(xì)調(diào)節(jié)部分相位一致問題,驗結(jié)果表明這種方法切實可行。
標(biāo)簽: 高分辨率 單相交流 調(diào)壓 電源設(shè)計
上傳時間: 2013-07-01
上傳用戶:linlin
本文分析了當(dāng)代高精度地震勘探數(shù)據(jù)采集系統(tǒng)的發(fā)展現(xiàn)狀,研究了數(shù)據(jù)采集的A/D方法及理論、現(xiàn)場可編程門陣列(Field Programmable GateArray,F(xiàn)PGA)技術(shù)的發(fā)展及原理,串口通信的原理及實現(xiàn)。在此基礎(chǔ)上,探討了采用FPGA控制24位△∑模數(shù)轉(zhuǎn)換器來實現(xiàn)高精度地震勘探數(shù)據(jù)采集系統(tǒng)的實現(xiàn)思路,對探測傳感器或檢波器后端數(shù)據(jù)采集系統(tǒng)的信號A/D轉(zhuǎn)換、FPGA與外部接口設(shè)計、串口數(shù)據(jù)通信做了詳細(xì)的研究,尤其是在用FPGA來完成與外部ADC的接口控制上做了深入的開發(fā)和設(shè)計,整個接口控制模塊采用VHDL語言編寫,并同時將ROM、FIFO等數(shù)字邏輯模塊一起集成到一片F(xiàn)PGA芯片當(dāng)中,并在Quartus Ⅱ6.0的開發(fā)平臺上通過了軟件仿真,時序仿真結(jié)果達(dá)到了系統(tǒng)要求。
標(biāo)簽: 高精度 地震勘探 數(shù)據(jù)采集系統(tǒng)
上傳時間: 2013-05-21
上傳用戶:yuele0123
區(qū)截裝置測速法是現(xiàn)代靶場中彈丸測速的普遍方法,測時儀作為區(qū)截裝置測速系統(tǒng)的主要組成部分,其性能直接影響彈丸測速的可靠性和精度。本文根據(jù)測時儀的發(fā)展現(xiàn)狀,按照設(shè)計要求,設(shè)計了一種基于單片機和FPGA的高精度智能測時儀,系統(tǒng)工作穩(wěn)定、操作方便、測時精度可達(dá)25ns。 本文詳細(xì)給出了系統(tǒng)的設(shè)計方案。該方案提出了一種在后端用單片機處理干擾信號的新方法,簡化了系統(tǒng)硬件電路的設(shè)計,提高了測時精度;提出了一種基于系統(tǒng)基準(zhǔn)時間的測時方案,相對于傳統(tǒng)的測時方法,該方案為分析試驗過程提供了有效數(shù)據(jù),進一步提高了系統(tǒng)工作的可靠性;給出了一種輸入信息處理的有效方法,保證了系統(tǒng)工作的穩(wěn)定性。 本文設(shè)計了系統(tǒng)FPGA邏輯電路,包括輸入信號的整形濾波、輸入信號的捕捉、時基模塊、異步時鐘域間數(shù)據(jù)傳遞、與單片機通信、單片機I/O總線擴展等;實現(xiàn)了系統(tǒng)單片機程序,包括單片機和。FPGA的數(shù)據(jù)交換、干擾信號排除和彈丸測速測頻算法的實現(xiàn)、LCD液晶菜單的設(shè)計和打印機的控制、FLASH的讀寫、上電后對FPGA的配置、與上位機的通信等;分析了系統(tǒng)的誤差因素,給出了系統(tǒng)的誤差和相對誤差的計算公式;通過實驗室模擬測試以及靶場現(xiàn)場測試,結(jié)果表明系統(tǒng)工作可靠、精度滿足設(shè)計要求、人機界面友好。
上傳時間: 2013-07-25
上傳用戶:pwcsoft
時間間隔測量在導(dǎo)航定位、航空航天、通訊、電子儀器、天文、計量、電子技術(shù)等眾多領(lǐng)域有著廣泛的應(yīng)用。隨著這些領(lǐng)域技術(shù)的發(fā)展,對時間間隔測量的精度提出了更高的要求。 本文基于脈沖計數(shù)法的基礎(chǔ)上提出了等效脈沖計數(shù)...
上傳時間: 2013-05-26
上傳用戶:iswlkje
由于遙感器的空間分辨力的限制以及自然界地物的復(fù)雜性,混合像元普遍存在于遙感圖像中,為了提高遙感應(yīng)用的精度,就必須解決混合像元的分解問題。而端元提取,則是光譜解混合的重要組成部分。然而,高光譜圖像巨大的數(shù)據(jù)量和...
上傳時間: 2013-06-07
上傳用戶:維子哥哥
·DTMF的ASM解碼程序(效率非常高)
上傳時間: 2013-07-09
上傳用戶:Breathe0125
·高分辨雷達(dá)智能信號處理技術(shù)研究
標(biāo)簽: 高分辨雷達(dá) 智能信號 處理技術(shù)
上傳時間: 2013-07-02
上傳用戶:moshushi0009
· 摘要: 討論了DSP芯片TMS320F2812和AD轉(zhuǎn)換芯片AD7856的特點,設(shè)計了具有較高精度的基于AD7856和DSP的32路數(shù)據(jù)采集系統(tǒng).給出了AD7856和DSP的接口電路以及DSP與上位機之間數(shù)據(jù)通訊的實現(xiàn)方式.
標(biāo)簽: DSP 高精度 多路數(shù)據(jù)采集
上傳時間: 2013-04-24
上傳用戶:dba1592201
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1