低密度校驗碼(LDPC,Low Density Parity Check Code)是一種性能接近香農極限的信道編碼,已被廣泛地采用到各種無線通信領域標準中,包括我國的數字電視地面傳輸標準、歐洲第二代衛星數字視頻廣播標準(DVB-S2,Digital Video Broadcasting-Satellite 2)、IEEE 802.11n、IEEE 802.16e等。它是3G乃至將來4G通信系統中的核心技術之一。 當今LDPC碼構造的主流方向有兩個,分別是結合準循環(QC,Quasi Cyclic)移位結構的單次擴展構造和類似重復累積(RA,Repeat Accumulate)碼構造。相應地,主要的LDPC碼編碼算法有基于生成矩陣的算法和基于迭代譯碼的算法。基于生成矩陣的編碼算法吞吐量高,但是需要較多的寄存器和ROM資源;基于迭代譯碼的編碼算法實現簡單,但是吞吐量不高,且不容易構造高性能的好碼。 本文在研究了上述幾種碼構造和編碼算法之后,結合編譯碼器綜合實現的復雜度考慮,提出了一種切實可行的基于二次擴展(Dex,Duplex Expansion)的QC-LDPC碼構造方法,以實現高吞吐量的LDPC碼收發端;并且充分利用該類碼校驗矩陣準循環移位結構的特點,結合RU算法,提出了一種新編碼器的設計方案。 基于二次擴展的QC-LDPC碼構造方法,是通過對母矩陣先后進行亂序擴展(Pex,Permutation Expansion)和循環移位擴展(CSEx,Cyclic Shift Expansion)實現的。在此基礎上,為了實現可變碼長、可變碼率,一般編譯碼器需同時支持多個亂序擴展和循環移位擴展的擴展因子。本文所述二次擴展構造方法的特點在于,固定循環移位擴展的擴展因子大小不變,支持多個亂序擴展的擴展因子,使得譯碼器結構得以精簡;構造得到的碼字具有近似規則碼的結構,便于硬件實現;(偽)隨機生成的循環移位系數能夠提高碼字的誤碼性能,是對硬件實現和誤碼性能的一種折中。 新編碼器在很大程度上考慮了資源的復用,使得實現復雜度近似與碼長成正比。考慮到吞吐量的要求,新編碼器結構完全拋棄了RU算法中串行的前向替換(FS,Forward Substitution)模塊,同時簡化了流水線結構,由原先RU算法的6級降低為4級;為了縮短編碼延時,設計時安排每一級流水線計算所需的時鐘數大致相同。 這種碼字構造和編碼聯合設計方案具有以下優勢:相比RU算法,新方案對可變碼長、可變碼率的支持更靈活,吞吐量也更大;相比基于生成矩陣的編碼算法,新方案節省了50%以上的寄存器和ROM資源,單位資源下的吞吐量更大;相比類似重復累積碼結構的基于迭代譯碼的編碼算法,新方案使高性能LDPC碼的構造更為方便。以上結果都在Xilinx Virtex II pro 70 FPGA上得到驗證。 通過在實驗板上實測表明,上述基于二次擴展的QC-LDPC碼構造和相應的編碼方案能夠實現高吞吐量LDPC碼收發端,在實際應用中具有很高的價值。 目前,LDPC碼正向著非規則、自適應、信源信道及調制聯合編碼方向發展。跨層聯合編碼的構造方法,及其對應的編碼算法,也必將成為信道編碼理論未來的研究重點。
上傳時間: 2013-07-26
上傳用戶:qoovoop
AD8397內置兩個電壓反饋型運算放大器,能夠以出色的線性度驅動高負載。共發射極、軌到軌輸出級的輸出電壓能力優于典型射隨輸出級,驅動25 負載時擺幅可以達到任一供電軌的0.5 V范圍以內。低失真、高輸出電流和寬輸出動態范圍使AD8397特別適合要求高負載上大信號擺幅的應用。
上傳時間: 2013-12-22
上傳用戶:1417818867
基于CSMC的0.5 μmCMOS工藝,設計了一個高增益、低功耗、恒跨導軌到軌CMOS運算放大器,采用最大電流選擇電路作為輸入級,AB類結構作為輸出級。通過cadence仿真,其輸入輸出均能達到軌到軌,整個電路工作在3 V電源電壓下,靜態功耗僅為0.206 mW,驅動10pF的容性負載時,增益高達100.4 dB,單位增益帶寬約為4.2 MHz,相位裕度為63°。
上傳時間: 2013-11-04
上傳用戶:xlcky
凌力爾特公司的 LT®5575 直接轉換解調器實現了超卓線性度和噪聲性能的完美結合。
上傳時間: 2013-11-10
上傳用戶:mikesering
雪崩光電二極管 (APD) 接收器模塊在光纖通信繫統中被廣泛地使用。APD 模塊包含 APD 和一個信號調理放大器,但並不是完全獨立。它仍舊需要重要的支持電路,包括一個高電壓、低噪聲電源和一個用於指示信號強度的精準電流監視器
上傳時間: 2013-11-22
上傳用戶:zhangyigenius
數字容性隔離器的應用環境通常包括一些大型電動馬達、發電機以及其他產生強電磁場的設備。暴露在這些磁場中,可引起潛在的數據損壞問題,因為電勢(EMF,即這些磁場形成的電壓)會干擾數據信號傳輸。由于存在這種潛在威脅,因此許多數字隔離器用戶都要求隔離器具備高磁場抗擾度 (MFI)。許多數字隔離器技術都聲稱具有高 MFI,但容性隔離器卻因其設計和內部結構擁有幾乎無窮大的MFI。本文將對其設計進行詳細的介紹。
上傳時間: 2013-10-26
上傳用戶:litianchu
現代相控陣雷達為了保證空間功率合成精度需要高精度的雷達信號,設計實現了一種以AD9959為核心的高精度多通道雷達信號源。信號源利用多片AD9959產生32路正弦波、線性調頻以及相位編碼等多種信號形式,并設計采用AD8302對多路信號的幅度和相位進行檢測與調整。該信號源已應用實際工程中,現場實驗結果表明,該信號源系統產生的高頻信號頻率穩定度高、相位幅度一致性好,完全滿足對信號源的性能指標的要求。
上傳時間: 2013-11-22
上傳用戶:lo25643
Σ-ΔA/D技術具有高分辨率、高線性度和低成本的特點。本文基于TI公司的MSP430F1121單片機,介紹了采用內置比較器和外圍電路構成類似于Σ-△的高精度A/D實現方案,適合用于對溫度、壓力和電壓等緩慢變化信號的采集應用。 在各種A/D轉換器中,最常用是逐次逼近法(SAR)A/D,該類器件具有轉換時間固定且快速的特點,但難以顯著提高分辨率;積分型A/D 有較強的抗干擾能力,但轉換時間較長;過采樣Σ-ΔA/D由于其高分辨率,高線性度及低成本的特點,正得到越來越多的應用。根據這些特點,本文以TI公司的MSP430F1121單片機實現了一種類似于Σ-ΔA/D技術的高精度轉換器方案。 MSP430F1121是16位RISC結構的FLASH型單片機,該芯片有14個雙向I/O口并兼有中斷功能,一個16位定時器兼有計數和定時功能。I/O口輸出高電平時電壓接近Vcc,低電平時接近Vss,因此,一個I/O口可以看作一位DAC,具有PWM功能。 該芯片具有一個內置模擬電壓比較器,只須外接一只電阻和電容即可構成一個類似于Σ-Δ技術的高精度單斜率A/D。一般而言,比較器在使用過程中會受到兩種因素的影響,一種是比較器輸入端的偏置電壓的積累;另一種是兩個輸入端電壓接近到一程度時,輸出端會產生振蕩。 MSP430F1121單片機在比較器兩輸入端對應的單片機端口與片外輸入信號的連接線路保持不變的情況下,可通過軟件將比較器兩輸入端與對應的單片機端口的連接線路交換,并同時將比較器的輸出極性變換,這樣抵消了比較器的輸入端累積的偏置電壓。通過在內部將輸出連接到低通濾波器后,即使在比較器輸入端兩比較電壓非常接近,經過濾波后也不會出現輸出端的振蕩現象,從而消除了輸出端震蕩的問題。利用內置比較器實現高精度A/D圖1是一個可直接使用的A/D轉換方案,該方案是一個高精度的積分型A/D轉換器。其基本原理是用單一的I/O端口,執行1位的數模轉換,以比較器的輸出作反饋,來維持Vout與Vin相等。圖1:利用MSP430F1121實現的實用A/D轉換器電路方案。
上傳時間: 2013-11-10
上傳用戶:lliuhhui
針對目前余度管理軟件開發過程中普遍采用手工編碼,可靠性和效率較低,驗證工作量大,軟件開發周期較長,成本高等問題,本文采用基于SCADE的圖形化建模開發方法和自動代碼生成技術生成高可靠嵌入式實時代碼,免去代碼的測試單元,縮短開發周期,安全性高,在工程應用中大大節省了開發成本,并很好的保證了余度管理系統的穩定性和安全性。
上傳時間: 2013-11-04
上傳用戶:tuilp1a
在選礦分析過程中,礦漿濃度和細度檢測是重要的工藝因素,直接影響著選礦的技術經濟指標。用C8051F350單片機控制高精度5 kg、分辨率1 g的稱重傳感器,根據所測得的質量、濃度壺的體積及礦石的比重,經過運算得到礦漿的濃度,篩分后再根據濃度進一步測算出礦漿的細度,用2.5英寸高亮度OLED漢字顯示所有的測量參數,菜單程序自校準,能保證較高的精度,軟、硬件設計采用模塊化設計思想,系統可靠性高。
上傳時間: 2013-11-19
上傳用戶:hustfanenze