亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

高線性度

  • 射頻功放數(shù)字預(yù)失真技術(shù)研究及其FPGA實現(xiàn).rar

    隨著無線通信技術(shù)的不斷發(fā)展和社會需求的日益增長,對通信系統(tǒng)的傳輸質(zhì)量和容量的要求也越來越大。現(xiàn)代通信系統(tǒng)為了追求更高的數(shù)據(jù)速率和頻譜效率,更趨向于采用非恒定包絡(luò)的調(diào)制方式,而非恒定包絡(luò)調(diào)制方式對功率放大器的非線性非常敏感,加上現(xiàn)代通信系統(tǒng)對功率放大器的效率提出了更高的要求,以及功率放大器本身有限的線性度,這就使功率放大器線性化技術(shù)成為無線通信系統(tǒng)的關(guān)鍵技術(shù)之一。 本文對功率放大器的線性化技術(shù)進行了系統(tǒng)的研究。首先,介紹功率放大器的非線性特性、記憶效應(yīng)產(chǎn)生原理和常見的各種線性化技術(shù),重點研究了目前流行的自適應(yīng)數(shù)字預(yù)失真技術(shù)原理。其次,介紹了功率放大器的無記憶模型和有記憶模型,以及兩種實用的預(yù)失真實現(xiàn)方法--查表法和多項式法,在此基礎(chǔ)上重點研究了基于QRD_RLS自適應(yīng)算法的記憶多項式法預(yù)失真技術(shù),對該算法進行了Matlab仿真分析,為后面的FPGA實現(xiàn)奠定基礎(chǔ)。最后,確定了數(shù)字預(yù)失真實現(xiàn)的架構(gòu),介紹了與QRD_RLS算法實現(xiàn)相關(guān)的CORDIC技術(shù)、復(fù)數(shù)Givens旋轉(zhuǎn)及Systolic陣等原理,詳細闡述了基于CORDIC技術(shù)的復(fù)數(shù)QRD_RLS算法的Systolic實現(xiàn),從而在FPGA上實現(xiàn)了數(shù)字預(yù)失真。 在軟件無線電思想的指導(dǎo)下,本文利用System Generator軟件完成了基于QRD_RLS算法的記憶多項式法的數(shù)字預(yù)失真的FPGA設(shè)計,并且在硬件平臺上檢驗了預(yù)失真效果。

    標簽: FPGA 射頻功放 數(shù)字預(yù)失真

    上傳時間: 2013-04-24

    上傳用戶:84425894

  • 基于FPGA函數(shù)信號發(fā)生器的設(shè)計與實現(xiàn).rar

    任意波形發(fā)生器已成為現(xiàn)代測試領(lǐng)域應(yīng)用最為廣泛的通用儀器之一,代表了信號源的發(fā)展方向。直接數(shù)字頻率合成(DDS)是二十世紀七十年代初提出的一種全數(shù)字的頻率合成技術(shù),其查表合成波形的方法可以滿足產(chǎn)生任意波形的要求。由于現(xiàn)場可編程門陣列(FPGA)具有高集成度、高速度、可實現(xiàn)大容量存儲器功能的特性,能有效地實現(xiàn)DDS技術(shù),極大的提高函數(shù)發(fā)生器的性能,降低生產(chǎn)成本。 本文首先介紹了函數(shù)波形發(fā)生器的研究背景和DDS的理論。然后詳盡地敘述了用FPGA完成DDS模塊的設(shè)計過程,接著分析了整個設(shè)計中應(yīng)處理的問題,根據(jù)設(shè)計原理就功能上進行了劃分,將整個儀器功能劃分為控制模塊、外圍硬件、FPGA器件三個部分來實現(xiàn)。最后就這三個部分分別詳細地進行了闡述。 在實現(xiàn)過程中,本設(shè)計選用了Altera公司的EP2C35F672C6芯片作為產(chǎn)生波形數(shù)據(jù)的主芯片,充分利用了該芯片的超大集成性和快速性。在控制芯片上選用了三星公司的上S3C2440作為控制芯片。本設(shè)計中,F(xiàn)PGA芯片的設(shè)計和與控制芯片的接口設(shè)計是一個難點,本文利用Altera的設(shè)計工具QuartusⅡ并結(jié)合Verilog—HDL語言,采用硬件編程的方法很好地解決了這一問題。論文最后給出了系統(tǒng)的測量結(jié)果,并對誤差進行了一定分析,結(jié)果表明,可輸出步進為0.01Hz,頻率范圍0.01Hz~20MHz的正弦波、三角波、鋸齒波、方波,或0.01Hz~20KHz的任意波。通過實驗結(jié)果表明,本設(shè)計達到了預(yù)定的要求,并證明了采用軟硬件結(jié)合,利用FPGA技術(shù)實現(xiàn)任意波形發(fā)生器的方法是可行的。

    標簽: FPGA 函數(shù)信號發(fā)生器

    上傳時間: 2013-08-03

    上傳用戶:1079836864

  • 基于FPGA利用FFT算法實現(xiàn)GPSCA碼捕獲的研究.rar

    隨著中國二代導(dǎo)航系統(tǒng)的建設(shè),衛(wèi)星導(dǎo)航的應(yīng)用將普及到各個行業(yè),具有自主知識產(chǎn)權(quán)的衛(wèi)星導(dǎo)航接收機的研究與設(shè)計是該領(lǐng)域的一個研究熱點。在接收機的設(shè)計中,對于成熟技術(shù)將利用ASIC芯片進行批量生產(chǎn),該芯片是專用芯片,一旦制造成型不能改變。但是對于正在研究的接收機技術(shù),特別是在需要利用接收機平臺進行提高接收機性能研究時,利用FPGA通用可編程門陣列芯片是非常方便的。在FPGA上的研究成果,一旦成熟可以很方便的移植到ASIC芯片,進行批量生產(chǎn)。本課題就是基于FPGA研究GPS并行捕獲技術(shù)的硬件電路,著重進行了其中一個捕獲通道的設(shè)計和實現(xiàn)。 GPS信號捕獲時間是影響GPS接收機性能的一個關(guān)鍵因素,尤其是在高動態(tài)和實時性要求高的應(yīng)用中或者對弱GPS信號的捕獲方面。因此,本文在滑動相關(guān)法基礎(chǔ)上引出了基于FFT的并行快速捕獲方法,采用自頂向下的方法對系統(tǒng)進行總體功能劃分和結(jié)構(gòu)設(shè)計,并采用自底向上的方法對系統(tǒng)進行功能實現(xiàn)和驗證。 本課題以Xilinx公司的Spartan3E開發(fā)板為硬件開發(fā)平臺,以ISE9.2i為軟件開發(fā)平臺,采用Verilog HDL編程實現(xiàn)該系統(tǒng)。并利用Nemerix公司的GPS射頻芯片NJ1006A設(shè)計制作了GPS中頻信號產(chǎn)生平臺。該平臺可實時地輸出采樣頻率為16.367MHz的GPS數(shù)字中頻信號。 本課題主要是基于采樣率變換和FFT實現(xiàn)對GPS C/A碼的捕獲。該算法利用平均采樣的方法,將信號的采樣率降低到1.024 MHz,在低采樣率下利用成熟的1024點FFT IP核對C/A碼進行粗捕,給出GPS信號的碼相位(精度大約為1/4碼片)和載波的多普勒頻率,符合GPS后續(xù)跟蹤的要求。 同時,由于FFT算法是以資源換取時間的方法來提高GPS捕獲速度的,所以在設(shè)計時,合理地采用FPGA設(shè)計思想與技巧優(yōu)化系統(tǒng)。基于實用性的要求,詳細的給出了基于FFT的GPS并行捕獲各個模塊的實現(xiàn)原理、實現(xiàn)結(jié)構(gòu)以及仿真結(jié)果。并達到降低系統(tǒng)硬件資源,能夠快速、高效地實現(xiàn)對GPS C/A碼捕獲的要求。 本研究是導(dǎo)航研究所承擔的國家863課題“利用多徑信號提高GNSS接收機性能的新技術(shù)研究”中關(guān)于接收機信號捕獲算法的一部分,對接收機的設(shè)計具有一定的參考價值。

    標簽: GPSCA FPGA FFT

    上傳時間: 2013-07-22

    上傳用戶:user08x

  • 基于FPGA的通用異步收發(fā)器的設(shè)計.rar

    通用異步收發(fā)器(Universal Asynchronous Receiver Transmitter,UART)是一種能同時支持短距離和長距離數(shù)據(jù)傳輸?shù)拇型ㄐ沤涌冢粡V泛應(yīng)用于微機和外設(shè)之間的數(shù)據(jù)交換。像8251、NS8250、NS16550等都是常用的UART芯片,但是這些專用的串行接口芯片的缺點是數(shù)據(jù)傳輸速率比較慢,難以滿足高速率數(shù)據(jù)傳輸?shù)膱龊希匾木褪撬鼈兌季哂胁豢梢浦残裕虼艘眠@些芯片來實現(xiàn)PC機和FPGA芯片之間的通信,勢必會增加接口連線的復(fù)雜程度以及降低整個系統(tǒng)的穩(wěn)定性和有效性。 本課題就是針對UART的特點以及FPGA設(shè)計具有可移植性的優(yōu)勢,提出了一種基于FPGA芯片的嵌入式UART設(shè)計方法,其中主要包括狀態(tài)機的描述形式以及自頂向下的設(shè)計方法,利用硬件描述語言來編制UART的各個子功能模塊以及頂層模塊,之后將其集成到FPGA芯片的內(nèi)部,這樣不僅能解決傳統(tǒng)UART芯片的缺點而且同時也使整個系統(tǒng)變得更加具有緊湊性以及可靠性。 本課題所設(shè)計的LIART支持標準的RS-232C傳輸協(xié)議,主要設(shè)計有發(fā)送模塊、接收模塊、線路控制與中斷仲裁模塊、Modem控制模塊以及兩個獨立的數(shù)據(jù)緩沖區(qū)FIFO模塊。該模塊具有可變的波特率、數(shù)據(jù)幀長度以及奇偶校驗方式,還有多種中斷源、中斷優(yōu)先級、較強的抗干擾數(shù)據(jù)接收能力以及芯片內(nèi)部自診斷的能力,模塊內(nèi)分開的接收和發(fā)送數(shù)據(jù)緩沖寄存器能實現(xiàn)全雙工通信。除此之外最重要的是利用IP模塊復(fù)用技術(shù)設(shè)計數(shù)據(jù)緩沖區(qū)FIFO,采用兩種可選擇的數(shù)據(jù)緩沖模式。這樣既可以應(yīng)用于高速的數(shù)據(jù)傳輸環(huán)境,也能適合低速的數(shù)據(jù)傳輸場合,因此可以達到資源利用的最大化。 在具體的設(shè)計過程中,利用Synplify Pro綜合工具、ModelSim仿真工具、ISE集成的軟件開發(fā)環(huán)境中對各個功能模塊進行綜合優(yōu)化、仿真驗證以及下載實現(xiàn)。各項數(shù)據(jù)結(jié)果表明,本課題中所設(shè)計的UART滿足預(yù)期設(shè)計目標。

    標簽: FPGA 異步收發(fā)器

    上傳時間: 2013-08-02

    上傳用戶:rocketrevenge

  • 基于FPGA通信原理實驗系統(tǒng)的研究.rar

    通信與信息技術(shù)行業(yè)飛速發(fā)展,已成為我國支柱產(chǎn)業(yè)之一。隨著該行業(yè)的迅速發(fā)展,社會對具備實際動手能力人才的需求也不斷增加,高校通信教學(xué)改革勢在必行。在最初的通信原理實驗設(shè)備中每個實驗獨立占用一塊硬件資源,隨著EDA技術(shù)的發(fā)展,實驗設(shè)備廠商將CPLD/FPGA技術(shù)作為獨立的一項實驗內(nèi)容,加入到通信原理實驗設(shè)備中。FPGA技術(shù)具備集成度高、速度快和現(xiàn)場可編程的優(yōu)勢,適合高集成度和高速的時序運算。本文總結(jié)現(xiàn)有通信原理實驗設(shè)備的優(yōu)缺點,采用FPGA技術(shù)設(shè)計出集驗證性和設(shè)計性于一體,具備較高的綜合性和系統(tǒng)性的通信原理實驗系統(tǒng)。  本系統(tǒng)提供了一個開放性的硬件、軟件平臺,從培養(yǎng)學(xué)生實際動手能力出發(fā),利用FPGA在通用的硬件上實現(xiàn)所有實驗內(nèi)容。學(xué)生在本系統(tǒng)上除了能完成已固化的實驗內(nèi)容,還可以實現(xiàn)電子設(shè)計開發(fā)和驗證。這對培養(yǎng)學(xué)生的實踐能力大有裨益。  本文結(jié)合數(shù)字通信系統(tǒng)基本模型,把基于FPGA的通信原理實驗系統(tǒng)劃分為信號源模塊、發(fā)送端模塊、信道仿真模塊、接收端模塊和同步模塊幾部分。其中,模擬信號源采用DDS技術(shù),能夠生成非常高的頻率精度,可作為任意波形發(fā)生器。發(fā)送端和接收端模塊結(jié)合到一起組成多體制調(diào)制解調(diào)器,形成多頻段、多波形的軟件無線電系統(tǒng)。載波同步采用全數(shù)字COSTAS環(huán)提取技術(shù),具備良好的載波跟蹤特性,利用對載波相位不敏感 的Gardner算法跟蹤位同步信號。  本文首先介紹了通信原理實驗系統(tǒng)的研究現(xiàn)狀和意義;然后根據(jù)通信系統(tǒng)模型從《通信原理》各個章節(jié)中提煉出各模塊的實驗內(nèi)容,分別列出各實驗的數(shù)字化實現(xiàn)模型;繼而根據(jù)各模塊資源需求選取合適FPGA芯片,并給出硬件設(shè)計方案;最后,給出各模塊在FPGA上具體實現(xiàn)過程、系統(tǒng)測試結(jié)果及分析。測試和實際運行結(jié)果表明設(shè)計方法正確,且功能和技術(shù)指標滿足設(shè)計要求。 關(guān)鍵詞:通信原理,實驗系統(tǒng),F(xiàn)PGA,DDS,多體制調(diào)制解調(diào),全數(shù)字COSTAS環(huán),位同步

    標簽: FPGA 通信原理 實驗系統(tǒng)

    上傳時間: 2013-07-07

    上傳用戶:evil

  • 基于FPGA的高速矩陣運算算法研究.rar

    矩陣運算是描述許多工程問題中不可缺少的數(shù)學(xué)關(guān)系,矩陣運算具有執(zhí)行效率好、速度快、集成度高等優(yōu)點,并且隨著動態(tài)可配置技術(shù)的發(fā)展,靈活性也有了很大的提高。因此,尋找矩陣運算的高速實現(xiàn)方法是具有很大的現(xiàn)實意義,能夠為高速運算應(yīng)用提供技術(shù)支持。 為了提高研究成果的實用性與商用性,本文主要針對某種體積小、運算速度和性能要求很高的特殊場合設(shè)計并實現(xiàn)基于FPGA的矩陣運算功能。通過系統(tǒng)地研究FPGA功能結(jié)構(gòu)、設(shè)計原理、DSP接口、IEEE-754標準,深入學(xué)習(xí)浮點數(shù)及矩陣的基礎(chǔ)運算以及硬件編程語言等內(nèi)容,根據(jù)矩陣運算的特點和原理,討論了硬件設(shè)計方面重點對具體核心器件結(jié)構(gòu)、特點以及有關(guān)FPGA的設(shè)計流程和控制器Verilog HDL硬件編程語言代碼方面內(nèi)容,確定了基于FPGA浮點運算及矩陣運算單元的Verilog HDL設(shè)計方法,在Quartus II平臺上對其仿真、記錄運算結(jié)果,并對采集到的數(shù)據(jù)結(jié)果進行了深入分析與總結(jié)。 本設(shè)計通過幾種矩陣算法利用FPGA和MATLAB分別進行了實現(xiàn)測試,驗證了設(shè)計結(jié)果的正確性,證明了本設(shè)計中矩陣運算速率的實用性與高效性,提高了系統(tǒng)資源利用率和系統(tǒng)可靠性,為今后在工程、軍事、通訊等生產(chǎn)生活各個領(lǐng)域應(yīng)用打下良好基礎(chǔ)。

    標簽: FPGA 矩陣運算 算法研究

    上傳時間: 2013-07-07

    上傳用戶:xuanjie

  • FIR數(shù)字濾波器的FPGA最佳實現(xiàn)方法研究.rar

    在圖像處理、數(shù)據(jù)傳輸、雷達接收等現(xiàn)代信號處理領(lǐng)域,對信號處理的穩(wěn)定性、實時性和靈活性都有很高的要求。FIR數(shù)字濾波器因其線性相位特性滿足了現(xiàn)代信號處理領(lǐng)域?qū)V波器的高性能要求,成為應(yīng)用最廣泛的數(shù)字濾波器之一。高密度的FPGA兼顧實時性和靈活性,為FIR數(shù)字濾波器的實現(xiàn)提供了強大的硬件支持。 現(xiàn)今FIR數(shù)字濾波器的FPGA實現(xiàn)方法中最常用的是基于DA的實現(xiàn)方法和基于CSD編碼的實現(xiàn)方法,本文對這兩種實現(xiàn)方法進行了深入的探討,并進行了一定的改進。本論文所做的主要工作和創(chuàng)新如下: 1、對FIR數(shù)字濾波器的硬件實現(xiàn)方法進行了理論研究,其中著重對并行FIR數(shù)字濾波器的實現(xiàn)方法進行了深入探討并提出了一個改進的實現(xiàn)方法:基于CSD-DA的改進實現(xiàn)方法。這個實現(xiàn)方法在一定情況下比單純的基于CSD編碼的實現(xiàn)方法和基于DA的實現(xiàn)方法都要節(jié)約芯片面積。 2、經(jīng)過電路建模和數(shù)學(xué)推導(dǎo)提出了“CSD-DA擇優(yōu)比較法”。該比較法可以從基于CSD編碼的實現(xiàn)方法、基于DA的實現(xiàn)方法以及基于CSD-DA的改進實現(xiàn)方法中較精確的選擇出最佳實現(xiàn)方法。 3、用Cyclone EPEC6Q240C8芯片和音頻編解碼芯片TLV320AIC23B實現(xiàn)了一個可以濾除音頻信號中高頻噪聲的音頻FIR數(shù)字低通濾波器。

    標簽: FPGA FIR 數(shù)字濾波器

    上傳時間: 2013-06-07

    上傳用戶:zhangyi99104144

  • 基于CCSDS標準的幀同步算法研究及其FPGA實現(xiàn).rar

    隨著航天技術(shù)的發(fā)展,載人飛船、空間站等復(fù)雜航天器對空-地或空-空之間數(shù)據(jù)傳輸速率的要求越來越高。在此情況下,為了提高空間通信中數(shù)據(jù)傳輸?shù)目煽啃裕WC接收端分路系統(tǒng)能和發(fā)送端一致,必須要經(jīng)過幀同步。對衛(wèi)星基帶信號處理來說,幀同步是處理的第一步也是關(guān)鍵的一步。只有正確幀同步才能獲取正確的幀數(shù)據(jù)進行數(shù)據(jù)處理。因此,幀同步的效率,將直接影響到整個衛(wèi)星基帶信號處理的結(jié)果。 @@ 本設(shè)計在研究CCSDS標準及幀同步算法的基礎(chǔ)上,利用硬件描述語言及ISE9.2i開發(fā)平臺在基于FPGA的硬件平臺上設(shè)計并實現(xiàn)了單路數(shù)據(jù)輸入及兩路合路數(shù)據(jù)輸入的幀同步算法,并解決了其中可能存在的幀滑動及模糊度問題。在此基礎(chǔ)之上,針對兩路合路輸入時可能存在的兩路輸入不同步或幀滑動在兩路中分布不均勻問題,設(shè)計實現(xiàn)了兩路并行幀同步算法,并利用ModelSim SE 6.1f工具對上述算法進行了前仿真和后仿真,仿真結(jié)果表明上述算法符合設(shè)計要求。 @@ 本論文首先介紹了課題研究的背景及國內(nèi)外研究現(xiàn)狀,其次介紹了與本課題相關(guān)的基礎(chǔ)理論及系統(tǒng)的軟硬件結(jié)構(gòu)。然后對單路數(shù)據(jù)輸入幀同步、兩路數(shù)據(jù)合路輸入幀同步和兩路并行幀同步算法的具體設(shè)計及實現(xiàn)過程進行了詳細說明,并給出了后仿真結(jié)果及結(jié)果分析。最后,對論文工作進行了總結(jié)和展望,分析了其中存在的問題及需要改進的地方。 @@關(guān)鍵詞 FPGA;CCSDS;幀同步:模糊度;幀滑動

    標簽: CCSDS FPGA 標準

    上傳時間: 2013-06-11

    上傳用戶:liglechongchong

  • USB20設(shè)備控制器IP核的設(shè)計與FPGA驗證.rar

    隨著計算機及其外圍設(shè)備的發(fā)展,傳統(tǒng)的并行接口和串行接口在靈活性和接口擴展等方面存在的缺陷愈來愈不可回避,并逐漸成為計算機通信的瓶頸。在這種情況下,通用串行總線(Universal Serial Bus,USB)誕生了。USB由于具有傳輸速率高、價格便宜、使用方便、靈活性高、支持熱插拔、接口標準化和易于擴展等優(yōu)點,目前已經(jīng)成為計算機外設(shè)接口的主流技術(shù),在計算機外圍設(shè)備和消費類電子領(lǐng)域正獲得越來越多的應(yīng)用。 @@ 本文基于USB2.0協(xié)議規(guī)范,設(shè)計了一款支持高速和全速傳輸?shù)腢SB2.0設(shè)備控制器IP核。文中著重介紹了這款設(shè)備控制器IP核的設(shè)計和FPGA驗證工作,詳細研究并分析了USB2.0規(guī)范,根據(jù)規(guī)范提出了一種USB2.0設(shè)備控制器整體構(gòu)架方案,描述了各個功能子模塊硬件電路的功能及實現(xiàn)。從可重用的角度出發(fā),對設(shè)備控制器模塊進行優(yōu)化設(shè)計,增加多個靈活的配置選項,根據(jù)不同的應(yīng)用對硬件進行配置,使其在滿足要求的情況下去除冗余電路,以減少占用面積和功耗,從而使其靈活地應(yīng)用于各種USB系統(tǒng)。本文還研究了IP核的驗證方法,并對所設(shè)計的USB2.0設(shè)備控制器建立了功能完備的ModelSim仿真驗證環(huán)境,搭建了FPGA硬件驗證平臺,設(shè)計了具有AHB接口的設(shè)備控制器和帶有8051的設(shè)備控制器,并分別在FPGA平臺上進行了功能驗證。 @@ 本文所設(shè)計的USB2.0設(shè)備控制器IP核可配置性高,使用者可以自由配置所需端點的個數(shù)以及每個端點類型等,可以集成于多種USB系統(tǒng)中,適于各類USB設(shè)備的開發(fā)。本課題所取得的成果為USB2.0設(shè)備類的研究和開發(fā)積累了經(jīng)驗,并為后來實驗室某項目測試芯片的USB數(shù)據(jù)采集提供了參考方案,也為未來USB3.0接口IP核的開發(fā)和應(yīng)用奠定了基礎(chǔ)。 @@關(guān)鍵詞USB2.0控制器;IP核;FPGA;驗證

    標簽: FPGA USB 20

    上傳時間: 2013-06-30

    上傳用戶:nanfeicui

  • IIR數(shù)字濾波器優(yōu)化設(shè)計及FPGA仿真驗證.rar

    IIR數(shù)字濾波器是沖激響應(yīng)為無限長的一類數(shù)字濾波器,是電子、通信及信號處理領(lǐng)域的重要研究內(nèi)容,國內(nèi)外學(xué)者對IIR數(shù)字濾波器的優(yōu)化設(shè)計進行了大量研究。其中,進化算法優(yōu)化設(shè)計IIR數(shù)字濾波器雖然取得了一定的效果,但是其也有自身的一些不足;另外,基于粒子群算法以及人工魚群算法的IIR數(shù)字濾波器優(yōu)化設(shè)計也取得了較好的效果。但這些方法都是將多目標優(yōu)化問題轉(zhuǎn)化為單目標優(yōu)化問題,這種方法是將每個目標賦一個權(quán)值,然后將這些賦了權(quán)值的目標相加,把相加的結(jié)果作為目標函數(shù),在此基礎(chǔ)上尋找目標函數(shù)的最小值,這樣做造成的問題是可能將其中的任何一種滿足目標函數(shù)值最小的情況作為最優(yōu)解,但實際上得到的不一定是最優(yōu)解。也就是說,單目標的方法難以區(qū)分哪一種情況為最優(yōu)解,這樣的尋優(yōu)模型從理論上來說是難以得到最優(yōu)解的。另外,在將多目標轉(zhuǎn)化為單目標時,各個目標的權(quán)值難以確定,而且最終只能得到唯一解。針對這些問題,本文在研究傳統(tǒng)遺傳算法、進化規(guī)劃算法以及量子遺傳算法的IIR數(shù)字濾波器優(yōu)化設(shè)計的基礎(chǔ)上,將重點研究IIR數(shù)字濾波器的粒子進化規(guī)劃優(yōu)化、遺傳多目標優(yōu)化以及量子多目標優(yōu)化。另外,由于在通信系統(tǒng)中IIR數(shù)字濾波器有廣泛應(yīng)用,并且大量采用FPGA實現(xiàn),多目標優(yōu)化方法得到的濾波器性能也值得驗證,因此,對多目標優(yōu)化方法得到的IIR數(shù)字濾波器系數(shù)進行FPGA仿真驗證有重要的現(xiàn)實意義。 @@ 論文的主要工作及研究成果具體如下: @@ 1.分析IIR數(shù)字濾波器的數(shù)學(xué)模型及其優(yōu)化設(shè)計的參數(shù);針對低通IIR數(shù)字濾波器,采用遺傳算法及量子遺傳算法對其進行優(yōu)化設(shè)計,并給出相應(yīng)的仿真結(jié)果及分析。 @@ 2.針對使用進化規(guī)劃算法優(yōu)化設(shè)計IIR數(shù)字濾波器時容易陷入局部極值的問題,研究粒子進化規(guī)劃算法,并將其應(yīng)用于IIR數(shù)字濾波器的優(yōu)化設(shè)計,該算法將粒子群優(yōu)化算法與進化規(guī)劃算法相結(jié)合,繼承了粒子群算法局部搜索能力強和進化規(guī)劃算法遺傳父代優(yōu)良基因能力強的優(yōu)點。將這種新的粒子進化規(guī)劃算法應(yīng)用于IIR低通、高通、帶通、帶阻數(shù)字濾波器的優(yōu)化設(shè)計,顯示了較好的效果。 @@ 3.優(yōu)化設(shè)計IIR數(shù)字濾波器時,通常將多目標轉(zhuǎn)化為單目標的優(yōu)化問題,這種方法雖然設(shè)計簡單,但是在將多目標轉(zhuǎn)化為單目標時,各個目標的權(quán)值難以確定,而且最終只能得到唯一解,不能提供更多的有效解給決策者。針對常 用基于單目標優(yōu)化算法的不足,在分析IIR數(shù)字濾波器優(yōu)化模型和待優(yōu)化參數(shù)的基礎(chǔ)上,本文研究遺傳算法的IIR數(shù)字濾波器多目標優(yōu)化設(shè)計方法,該方法將多個目標值直接映射到適應(yīng)度函數(shù)中,通過比較函數(shù)值的占優(yōu)關(guān)系來搜索問題的有效解集,使用這種方法可以求得一組有效解,并且將多目標轉(zhuǎn)化為單目標的優(yōu)化方法得到的唯一解也能被包括在這一組有效解中。@@ 4.將量子遺傳算法應(yīng)用于IIR數(shù)字濾波器多目標優(yōu)化設(shè)計,研究量子遺傳算法的IIR數(shù)字濾波器多目標優(yōu)化設(shè)計方法,并將優(yōu)化結(jié)果與傳統(tǒng)遺傳算法的多目標優(yōu)化方法進行了比較。仿真結(jié)果表明,在對同一種濾波器進行優(yōu)化設(shè)計時,使用該方法得到的結(jié)果通帶波動更小,過渡帶更窄,阻帶衰減也更大。 @@ 5.針對IIR數(shù)字濾波器的硬件實現(xiàn)問題,在對IIR數(shù)字濾波器的結(jié)構(gòu)特征進行分析的基礎(chǔ)上,分別采用遺傳多目標優(yōu)化方法量子多目標方法優(yōu)化設(shè)計IIR數(shù)字濾波器的系數(shù),然后針對兩組系數(shù)進行了FPGA( Field-Programmable GateArray,現(xiàn)場可編程門陣列)仿真驗證,并對兩種結(jié)果進行了對比分析。 @@關(guān)鍵詞:IIR數(shù)字濾波器;優(yōu)化設(shè)計

    標簽: FPGA IIR 數(shù)字濾波器

    上傳時間: 2013-06-09

    上傳用戶:熊少鋒

主站蜘蛛池模板: 南阳市| 新源县| 贵阳市| 东海县| 绵阳市| 辰溪县| 崇仁县| 阿拉善左旗| 南江县| 夹江县| 宁远县| 聂荣县| 鹿邑县| 金华市| 常宁市| 上犹县| 永新县| 宜州市| 延安市| 民权县| 海兴县| 柯坪县| 英山县| 安阳县| 留坝县| 宁夏| 郑州市| 德兴市| 海淀区| 巩留县| 永靖县| 栾城县| 迁西县| 刚察县| 文登市| 盘锦市| 宜兰县| 霍城县| 博湖县| 平凉市| 峡江县|