(臺達)開關電源基本原理與設計介紹,比較實用
標簽: 開關電源
上傳時間: 2013-06-15
上傳用戶:ybysp008
嵌入式系統是以應用為中心,以計算機技術為基礎,軟硬件可裁減,適應應用系統,對功能,可靠性,成本,體積,功耗嚴格要求的專用計算機系統[1]。廣泛應用于軍事,信息家電,無線通信設備,消費類電子產品,移動計算平臺等諸多領域,是當今熱門的計算機開發技術。 隨著科學技術發展,人們生活水平提高,數字高清電視逐漸普及,在各大賣場,對銷售過程中展示設備也隨之提出了更高的要求。但據調查,在中國現有的高清播放系統普遍存在價格昂貴,損耗高,壽命短及外部接口少等缺陷,導致無法普及。 針對這一現狀,本課題設計了一種以嵌入式處理器ARM系列32位嵌入式EM8623芯片為硬件平臺,嵌入式實時操作系統uclinux為系統軟件平臺的高清播放系統。 ARM(Advanced RISC Machines)既是一種處理器架構,又是公司的名稱,該公司主要設計處理器架構,并將其技術授權給其他芯片廠商。該處理器架構具有外型小,性能高等特點,多用于便攜式通訊工具,多媒體數字式消費類儀器和嵌入式系統解決方案等領域。本課題在充分考慮系統實用性和開發成本的基礎上,采用EM8623芯片為CPU,片外擴展FLASH和SDRAM存儲器。 uclinux系統從Linux2.0/2.4內核派生而來,雖然是為了支持沒有MMU(虛擬內存管理單元)的處理器而設計,但保留了操作系統的所有特性,為硬件平臺更好地運行提供了保證,也降低了軟件設計復雜度,提高了系統的實時性和靈活性,縮短了開發周期。 該高清播放系統具有工作時間長,性能穩定等特點,采用面向對象和面向過程綜合編程方法,ASM,C,C++多種語言混合編程方式實現,使系統具有很高的健壯性和可擴展性。 基于ARM的高清播放系統在現場運行穩定可靠,達到了預期的效果和實際要求。而且由于該高清播放系統外接接口豐富(包括常見的HDMI,S-Video,VGA,YPbPr,YCbCr),連接使用方便,所以具有很好的市場價值,可廣泛應用于電視銷售柜臺,化妝品展示柜臺,聯網廣告機等領域。
上傳時間: 2013-04-24
上傳用戶:564708051@qq.com
視頻監控以其直觀方便、準確、信息內容豐富而廣泛應用于許多場合,已經滲透到交通、城市治安、國防等多種領域,甚至家庭安防,在人們的日常生活中扮演著越來越重要的作用。 由于傳統的視頻監控系統存在著結構復雜、穩定性可靠性不高、價格昂貴而且傳輸距離明顯受限的缺點。近年來,隨著計算機、網絡、電子與通信、圖像處理等技術的飛速發展,嵌入式網絡視頻監控技術應用而生。 本文針對視頻監控系統的實際需求,結合嵌入式技術、圖像處理技術和網絡技術,設計并實現了一種實時性好、可靠性高、成本低的嵌入式網絡視頻監控系統。該系統以ARM9微處理器作為硬件平臺,以具有開發資源豐富、免費等優勢的Linux操作系統作為軟件開發平臺。該系統采用以太網作為網絡傳輸介質,并使用TCP/IP網絡協議。視頻數據的傳輸協議選擇了支持組播技術的RTP/RTCP傳輸協議,客戶端在Linux下實現了基于SDL庫視頻顯示。 論文首先描述了嵌入式系統與視頻監控技術的發展及相關技術,分析了國內外視頻監控系統的現狀和發展趨勢,對視頻監控系統研究的背景和意義進行了闡述,并討論了幾種常見的視頻監控解決方案,對幾種目前流行的視頻壓縮算法進行了對比;然后,提出了嵌入式視頻監控系統的軟、硬件總體架構,并逐步對硬件平臺和軟件模塊設計進行了選擇和細化。其中,硬件平臺根據視頻數據采集以及處理需要選擇了攝像頭和存儲器;軟件設計中,首先完成了嵌入式系統的交叉開發環境搭建,針對ARM-Linux特性,完成了在開發板上操作系統和文件系統等移植,最后完成了Linux下V4L視頻采集、JPEG圖像壓縮、RTP/RTCP網絡傳輸、SDL庫視頻顯示以及avi格式視頻文件保存等。 此外,對系統構建過程中所用到的某些關鍵技木進行了較為詳盡的探討和研究,這對于從事相關科研工作的同仁們具有一定的參考價值。
上傳時間: 2013-04-24
上傳用戶:emouse
這是高阻態的一些學習,了解對學單片機非常有用的,希望能對你們有幫助
上傳時間: 2013-07-06
上傳用戶:linlin
高精度電壓表、電流表和電阻表的制作:一、研究目的1.學習和掌握萬用表電路設計的思路。2.學習掌握電壓表、電流表和電阻表測量中不同量程的構成方式。3.學習和掌握采用含運算放大器的
上傳時間: 2013-07-22
上傳用戶:secsz2003
高精度電網功率因數測量加權插值FFT優化算法
上傳時間: 2013-05-22
上傳用戶:88mao
高質量C編程指南是具有一定C基礎的,進入更高層次的最佳選擇
上傳時間: 2013-04-24
上傳用戶:wangrijun
低密度校驗碼(LDPC,Low Density Parity Check Code)是一種性能接近香農極限的信道編碼,已被廣泛地采用到各種無線通信領域標準中,包括我國的數字電視地面傳輸標準、歐洲第二代衛星數字視頻廣播標準(DVB-S2,Digital Video Broadcasting-Satellite 2)、IEEE 802.11n、IEEE 802.16e等。它是3G乃至將來4G通信系統中的核心技術之一。 當今LDPC碼構造的主流方向有兩個,分別是結合準循環(QC,Quasi Cyclic)移位結構的單次擴展構造和類似重復累積(RA,Repeat Accumulate)碼構造。相應地,主要的LDPC碼編碼算法有基于生成矩陣的算法和基于迭代譯碼的算法。基于生成矩陣的編碼算法吞吐量高,但是需要較多的寄存器和ROM資源;基于迭代譯碼的編碼算法實現簡單,但是吞吐量不高,且不容易構造高性能的好碼。 本文在研究了上述幾種碼構造和編碼算法之后,結合編譯碼器綜合實現的復雜度考慮,提出了一種切實可行的基于二次擴展(Dex,Duplex Expansion)的QC-LDPC碼構造方法,以實現高吞吐量的LDPC碼收發端;并且充分利用該類碼校驗矩陣準循環移位結構的特點,結合RU算法,提出了一種新編碼器的設計方案。 基于二次擴展的QC-LDPC碼構造方法,是通過對母矩陣先后進行亂序擴展(Pex,Permutation Expansion)和循環移位擴展(CSEx,Cyclic Shift Expansion)實現的。在此基礎上,為了實現可變碼長、可變碼率,一般編譯碼器需同時支持多個亂序擴展和循環移位擴展的擴展因子。本文所述二次擴展構造方法的特點在于,固定循環移位擴展的擴展因子大小不變,支持多個亂序擴展的擴展因子,使得譯碼器結構得以精簡;構造得到的碼字具有近似規則碼的結構,便于硬件實現;(偽)隨機生成的循環移位系數能夠提高碼字的誤碼性能,是對硬件實現和誤碼性能的一種折中。 新編碼器在很大程度上考慮了資源的復用,使得實現復雜度近似與碼長成正比。考慮到吞吐量的要求,新編碼器結構完全拋棄了RU算法中串行的前向替換(FS,Forward Substitution)模塊,同時簡化了流水線結構,由原先RU算法的6級降低為4級;為了縮短編碼延時,設計時安排每一級流水線計算所需的時鐘數大致相同。 這種碼字構造和編碼聯合設計方案具有以下優勢:相比RU算法,新方案對可變碼長、可變碼率的支持更靈活,吞吐量也更大;相比基于生成矩陣的編碼算法,新方案節省了50%以上的寄存器和ROM資源,單位資源下的吞吐量更大;相比類似重復累積碼結構的基于迭代譯碼的編碼算法,新方案使高性能LDPC碼的構造更為方便。以上結果都在Xilinx Virtex II pro 70 FPGA上得到驗證。 通過在實驗板上實測表明,上述基于二次擴展的QC-LDPC碼構造和相應的編碼方案能夠實現高吞吐量LDPC碼收發端,在實際應用中具有很高的價值。 目前,LDPC碼正向著非規則、自適應、信源信道及調制聯合編碼方向發展。跨層聯合編碼的構造方法,及其對應的編碼算法,也必將成為信道編碼理論未來的研究重點。
上傳時間: 2013-07-26
上傳用戶:qoovoop
GPS(全球定位系統)是美國建立的高精度衛星定位導航系統,高動態GPS接收機可應用于衛星、飛機、高速列車等許多場合。高動態給GPS信號帶來很大的多普勒頻移和多普勒頻移變化率,普通民用接收機無法正常工作。適用于高動態條件的接收機可以有效消除多普勒頻移及其變化率對信號接收的影響,提高導航定位精度。 本文在深入研究GPS的系統組成、工作原理以及信號格式的基礎上,重點研究高動態條件下C/A碼和載波的捕獲與跟蹤方案。論文的主要工作如下: 1.深入研究擴頻信號的各種捕獲算法,提出了一種適用于高動態的基于FFT的C/A碼快速捕獲算法; 2.研究擴頻碼跟蹤和載波跟蹤技術,設計了載波輔助的碼跟蹤環路——數字延遲鎖定環(DLL)及一種叉積自動頻率跟蹤環(CPAFC)與科斯塔斯(Costas)環相結合的載波跟蹤方案,并在MATLAB環境下建立系統模型,對環路參數進行了詳細的設計; 3.初步完成了GPS接收機基帶處理模塊核心單元的FPGA設計和功能仿真。
上傳時間: 2013-07-10
上傳用戶:suxuan110425
在航空航天,遙感測量,安全防衛以及家用影視娛樂等領域,要求能及時保存高清晰度的視頻信號供后期分析、處理、研究和欣賞。因此,研究一套處理速度快,性能可靠,使用方便,符合行業相關規范的高清視頻編解碼系統是十分必要的。 本文首先介紹了高清視頻的發展歷史。并就當前相關領域的發展闡述了高清視頻編解碼系統的設計思路,提出了可行的系統設計方案。基于H.264的高清視頻編碼系統對處理器的要求非常高,一般的DSP和通用處理器難以達到性能要求。本系統選擇富士通公司最新的專用視頻編解碼芯片MB86H51,實時編解碼分辨率達到1080p的高清視頻。芯片具有壓縮率高,功耗低,體積小等優點。系統的控制設備由三塊FPGA芯片和ARM控制器共同完成。FPGA芯片分別負責視頻輸入輸出,碼流輸入輸出和主編解碼芯片的控制。ARM作為上層人機交互的控制器,向系統使用者提供操作界面,并與主控FPGA相連。方案實現了高清視頻的輸入,實時編碼和碼流存儲輸出等功能于一體,能夠編碼1080p的高清視頻并存儲在硬盤中。系統開發的工作難點在于FPGA的程序設計與調試工作。其次,詳細介紹了FPGA在系統中的功能實現,使用的方法和程序設計。使用VHDL語言編程實現I2C總線接口和接口控制功能,利用stratix系列FPGA內置的M4K快速存儲單元實現128K的命令存儲ROM,并對設計元件模塊化,方便今后的功能擴展。編程實現了PIO模式的硬盤讀寫和SDRAM接口控制功能,實現高速的數據存儲功能。利用時序狀態機編程實現主芯片編解碼控制功能,完成編解碼命令的發送和狀態讀取,并對設計思路,調試結果和FPGA資源使用情況進行分析。著重介紹設計中用到的最新芯片及其工作方式,分析設計過程中使用的最新技術和方法。有很強的實用價值。最后,論文對系統就不同的使用情況提出了可供改進的方案,并對與高清視頻相關的關鍵技術作了分析和展望。
上傳時間: 2013-07-26
上傳用戶:shanml