亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

高頻特性

  • 基于ARM的開關(guān)磁阻電機驅(qū)動系統(tǒng)設(shè)計

    開關(guān)磁阻電機是電機技術(shù)與現(xiàn)代電力電子技術(shù)、微機控制技術(shù)相結(jié)合的產(chǎn)物,既具有結(jié)構(gòu)簡單堅固、成本低、容錯能力強,耐高溫等優(yōu)點,又在高度發(fā)展的電力電子和微機控制技術(shù)的支持下獲得了良好的可控性能,目前己經(jīng)在多個工業(yè)部門得到應(yīng)用。因此,開關(guān)磁阻電機在驅(qū)動調(diào)速領(lǐng)域有著良好的發(fā)展前景。本論文在對前人成果的廣泛了解和研究基礎(chǔ)上,以philip公司生產(chǎn)的LPC2101為主控芯片,充分利用其高速運算能力和面向電機控制的高效控制能力,設(shè)計并制作了SRM控制器與系統(tǒng)軟件。本文以開關(guān)磁阻電機的調(diào)速控制策略及其控制實現(xiàn)方法為主要研究內(nèi)容,對開關(guān)磁阻電機的數(shù)學(xué)模型、功率變換器技術(shù)、控制策略、控制方案的實現(xiàn)進行了全面深入的研究。 全文的研究工作分為五個部分,第一部分介紹了開關(guān)磁阻電機調(diào)速系統(tǒng)的構(gòu)成及基本工作原理,綜述了開關(guān)磁阻電機的國內(nèi)外發(fā)展現(xiàn)狀、特點及研究動向,總結(jié)了開關(guān)磁阻電機系統(tǒng)存在的技術(shù)問題,提出了本文的研究目的和主要研究內(nèi)容。 第二部分引用并討論了SR電動機的基本數(shù)學(xué)模型和準(zhǔn)線性數(shù)學(xué)模型,然后基于此重點分析了與電動機運行特性密切相關(guān)的相電流波形與轉(zhuǎn)子角位移的函數(shù)關(guān)系,最后根據(jù)課題所關(guān)心的控制系統(tǒng)設(shè)計,在理論分析的基礎(chǔ)上提出了SR電動機控制方案并進行了原理性分析,對SR電動機各個運行階段的特點進行分析并初步提出控制方案。 第三部分對SR電動機調(diào)速系統(tǒng)的硬件設(shè)計進行了詳細(xì)說明,主要包括以LPC2101為核心的控制系統(tǒng)的研究與設(shè)計,根據(jù)SR電機的控制特點,盡可能地開發(fā)了LPC2101的硬件資源和軟件資源,使控制系統(tǒng)具有很高的控制精度和靈活性,然后對功率變換器進行了設(shè)計和制作,分析了各種主電路形式的優(yōu)缺點,采用了新型IGBT功率管作為主開關(guān)元器件,使功率變換器結(jié)構(gòu)得到簡化,設(shè)計了IGBT的功率驅(qū)動電路,并專門設(shè)計了電壓鉗位電路和諸如過壓、過流保護等保護單元,保證了整個系統(tǒng)安全可靠地運行,然后分析了SR電動機控制系統(tǒng)位置傳感器檢測電路設(shè)計、電流及電壓斬波電路設(shè)計、電流檢測及保護電路設(shè)計等。 第四部分主要介紹了系統(tǒng)的總體控制思想,分析了各個運行階段的控制策略,對控制策略的軟件實現(xiàn)進行了設(shè)計,并給出了軟件實現(xiàn)的具體流程圖,直觀地體現(xiàn)了軟件編程思想。最后,對系統(tǒng)進行了實驗研究及分析。目前,該控制系統(tǒng)已調(diào)試完畢,基本實現(xiàn)預(yù)期功能。 本文對以ARM為控制核心的開關(guān)磁阻電動機控制系統(tǒng)進行了研究,得出了基于有位置傳感器檢測的控制方案。針對SR電機的控制特點,充分利用了ARM的硬件資源,采用PID數(shù)字調(diào)節(jié),發(fā)出相通斷信號和PWM信號,并和電流、電壓等保護信號相結(jié)合,實現(xiàn)對主功率元件的通斷控制。并且設(shè)計了相應(yīng)的外圍硬件檢測、保護、控制及人機接口電路,使控制系統(tǒng)結(jié)構(gòu)緊湊,可靠性高;系統(tǒng)的控制軟件設(shè)計,采用模塊化的程序設(shè)計方法,增強了系統(tǒng)的可讀性及可維護性,實現(xiàn)了一種電壓斬波和電流斬波控制相結(jié)合的控制方式;結(jié)合系統(tǒng)的硬件設(shè)計,開發(fā)了相應(yīng)的軟件模塊,使系統(tǒng)具有完善的保護和控制性能。 本系統(tǒng)經(jīng)過試驗,調(diào)速范圍可達(dá)100~2000轉(zhuǎn)/分,效率較高,性能優(yōu)良,驗證了控制思想和控制方法的正確性。

    標(biāo)簽: ARM 開關(guān)磁阻 電機驅(qū)動 系統(tǒng)設(shè)計

    上傳時間: 2013-04-24

    上傳用戶:獨孤求源

  • 高精度電網(wǎng)功率因數(shù)測量加權(quán)插值FFT優(yōu)化算法

    高精度電網(wǎng)功率因數(shù)測量加權(quán)插值FFT優(yōu)化算法

    標(biāo)簽: FFT 高精度 電網(wǎng) 功率因數(shù)

    上傳時間: 2013-05-22

    上傳用戶:88mao

  • OFDM信道估計模塊運算部件的FPGA設(shè)計

    正交頻分復(fù)用(OnIlogonaJ Frequency Division Multiplexing,OFDM)技術(shù)通過將整個信道分為多個帶寬相等并行傳輸?shù)淖有诺溃ㄟ^將信息經(jīng)過子信道獨立傳輸來實現(xiàn)通信,子信道的正交性可以保證最大限度的利用頻譜資源。OFDM系統(tǒng)通過循環(huán)前綴來消除符號間干擾(ISI),通過IDFT/DFT調(diào)制解調(diào)降低了系統(tǒng)實現(xiàn)的復(fù)雜度。由于其頻譜利用率高,抗多徑能力強,在多種通信場合中都得到了應(yīng)用。雖然有著上述優(yōu)點,但為了準(zhǔn)確的恢復(fù)信號,信道估計是OFDM系統(tǒng)中必須實現(xiàn)的一環(huán)。 本文正是針對OFDM接收機中的信道估計模塊的運算部件的實現(xiàn)進行了研究。首先,研究了OFDM信道估計的LS算法,一階線性插值算法,二次多項式插值算法,建立了適用于寬帶通信系統(tǒng)的信道估計模塊模型。其次研究了加法器電路和乘法器電路的實現(xiàn),包括進位行波加法器,曼徹斯特進位鏈,超前進位加法器和乘法原理,陣列乘法器,wallace樹乘法器及BOOTH編碼算法,并分析了各種電路的特性及優(yōu)缺點。接著研究了幾種主要的除法器設(shè)計算法,包括數(shù)字循環(huán)算法,基于函數(shù)迭代的算法,以及CORDIC算法,結(jié)合信道估計的特點選擇了函數(shù)迭代和CORDIC算法作為具體實現(xiàn)的方法。最后,在前面的設(shè)計的基礎(chǔ)上在FPGA芯片上實現(xiàn)了前面的設(shè)計方案。

    標(biāo)簽: OFDM FPGA 信道估計 模塊

    上傳時間: 2013-06-06

    上傳用戶:yyyyyyyyyy

  • 基于FPGA的π4-DQPSK全數(shù)字中頻發(fā)射機和接收機的實現(xiàn)

    本文以電子不停車收費系統(tǒng)課題為背景,設(shè)計并實現(xiàn)了基于FPGA的π/4-DOPSK全數(shù)字中頻發(fā)射機和接收機。π/4-DQPSK廣泛應(yīng)用于移動通信和衛(wèi)星通信中,具有頻帶利用率高、頻譜特性好、抗衰落性能強的特點。 近年來現(xiàn)場可編程門陣列(FPGA)器件在芯片邏輯規(guī)模和處理速度等方面性能的迅速提高,用硬件編程實現(xiàn)無線功能的軟件無線電技術(shù)在理論和實用化上都趨于成熟和完善,因此可以把數(shù)字調(diào)制,數(shù)字上/下變頻,數(shù)字解調(diào)在同一塊FPGA上實現(xiàn),即實現(xiàn)了中頻發(fā)射機和接收機一體化的片上可編程系統(tǒng)(SOPC,System On Programmabie Chip)。 本文首先根據(jù)指標(biāo)要求對數(shù)字收發(fā)機方案進行設(shè)計,確定了適合不停車收費系統(tǒng)的全數(shù)字發(fā)射機和接收機的結(jié)構(gòu),接著根據(jù)π/4-DQPSK發(fā)射機和接收機的理論,設(shè)計并實現(xiàn)了基于FPGA的成形濾波器SRRC、半帶濾波器HB和定時算法并給出性能分析,最后給出硬件測試平臺上結(jié)果和測試結(jié)果分析。

    標(biāo)簽: DQPSK FPGA 全數(shù)字 中頻

    上傳時間: 2013-07-18

    上傳用戶:saharawalker

  • WCDMA多用戶檢測算法的研究和下行鏈路解復(fù)用技術(shù)的FPGA實現(xiàn)

    本文首先在介紹多用戶檢測技術(shù)的原理以及系統(tǒng)模型的基礎(chǔ)上,對比分析了幾種多用戶檢測算法的性能,給出了算法選擇的依據(jù)。為了同時克服多址干擾和多徑干擾,給出了融合多用戶檢測與分集合并技術(shù)的接收機結(jié)構(gòu)。 接著,針對WCDMA反向鏈路信道結(jié)構(gòu),介紹了擴頻使用的OVSF碼和擾碼,分析了擾碼的延時自相關(guān)特性和互相關(guān)特性,指出了存在多址干擾和多徑干擾的根源。在此基礎(chǔ)上,給出了解相關(guān)檢測器的數(shù)學(xué)公式推導(dǎo)和結(jié)構(gòu)框圖,并仿真研究了用戶數(shù)、擴頻比、信道估計精度等參數(shù)對系統(tǒng)性能的影響。 常規(guī)的干擾抵消是基于chip級上的抵消,需要對用戶信號重構(gòu),因此具有較高的復(fù)雜度。在解相關(guān)檢測器的基礎(chǔ)上,衍生出符號級上的干擾抵消。通過仿真,給出了算法中涉及的干擾抑制控制權(quán)值、干擾抵消級數(shù)等參數(shù)的最佳取值,并進行了算法性能比較。仿真結(jié)果驗證了該算法的有效性。 最后,介紹了WCDMA系統(tǒng)移動臺解復(fù)用技術(shù)的硬件實現(xiàn),在FPGA平臺上分別實現(xiàn)了與基站和安捷倫8960儀表的互聯(lián)互通。

    標(biāo)簽: WCDMA FPGA 多用戶檢測 下行鏈路

    上傳時間: 2013-07-29

    上傳用戶:jiangxin1234

  • FPGA內(nèi)嵌200MHz低噪聲鎖相環(huán)時鐘發(fā)生器

    FPGA器件在通信、消費類電子等領(lǐng)域應(yīng)用越來越廣泛,隨著FPGA規(guī)模的增大、功能的加強對時鐘的要求也越來越高。在FPGA中嵌入時鐘發(fā)生器對解決該問題是一個不錯的選擇。本論文首先,描述并分析了電荷泵鎖相環(huán)時鐘發(fā)生器的體系結(jié)構(gòu)、組成單元及各單元的非理想特性;然后討論并分析了電荷泵鎖相環(huán)的小信號特性和瞬態(tài)特性;并給出了電荷泵鎖相環(huán)器件參數(shù)的計算表達(dá)式。其次,研究了環(huán)形振蕩器和鎖相環(huán)的相位噪聲特性。由于噪聲性能是時鐘發(fā)生器設(shè)計中的關(guān)鍵指標(biāo),本工作對此進行了較為詳細(xì)的分析。相位噪聲和抖動是衡量時鐘信號的兩個主要指標(biāo)。文中從理論上推導(dǎo)了一階鎖相環(huán)的噪聲特性,并建立了由噪聲分析抖動和由抖動分析噪聲的解析表達(dá)式關(guān)系,并討論了環(huán)路低噪聲設(shè)計的基本原則。在前面討論和分析的基礎(chǔ)上,利用Hynix0.35umCMOS工藝設(shè)計了200MHz電荷泵鎖相環(huán)時鐘發(fā)生器,并進行了仿真。設(shè)計中環(huán)形振蕩器的延遲單元采用replica偏置結(jié)構(gòu),把延遲單元輸出擺幅限定在確定范圍,尾電流源采用cascode結(jié)構(gòu),增強電路對電源和襯底噪聲的抑制作用。通過增加限流管,改善電荷泵中的開關(guān)的非理想特性。

    標(biāo)簽: FPGA 200 MHz 內(nèi)嵌

    上傳時間: 2013-04-24

    上傳用戶:變形金剛

  • 基于FPGA的混沌加密芯片技術(shù)研究

    利用混沌的對初值和參數(shù)敏感、偽隨機以及遍歷等特性設(shè)計的加密方案,相對傳統(tǒng)加密方案而言,表現(xiàn)出許多優(yōu)越性能,尤其在快速置亂和擴散數(shù)據(jù)方面.目前,大多數(shù)混沌密碼傾向于軟件實現(xiàn),這些實現(xiàn)方案中數(shù)據(jù)串行處理且吞吐量有限,因而不適合硬件實現(xiàn).該論文分別介紹了適合FPGA(現(xiàn)場可編程門陣列)并行實現(xiàn)的序列密碼和分組密碼方案.序列密碼方案,對傳統(tǒng)LFSR(線性反饋移位寄存器)進行改進,采用非線性的混沌方程代替LFSR中的線性反饋方程,進而構(gòu)造出基于混沌偽隨機數(shù)發(fā)生器的加密算法.分組密碼方案,從圖像置亂的快速性考慮,將兩維混沌映射擴展到三維空間;同時,引入另一種混沌映射對圖像數(shù)據(jù)進行擴散操作,以有效地抵抗統(tǒng)計和差分攻擊.對于這兩種方案,文中給出了VHDL(硬件描述語言)編程、FPGA片內(nèi)功能模塊設(shè)計、加密效果以及硬件性能分析等.其中,序列密碼硬件實現(xiàn)方案,在不考慮通信延時的情況下,可以達(dá)到每秒61.622兆字節(jié)的加密速度.實驗結(jié)果表明,這兩種加密算法的FPGA實現(xiàn)方案是可行的,并且能夠得到較高的安全性和較快的加密速度.

    標(biāo)簽: FPGA 混沌 加密芯片 技術(shù)研究

    上傳時間: 2013-04-24

    上傳用戶:yx007699

  • 高質(zhì)量C編程指南

    高質(zhì)量C編程指南是具有一定C基礎(chǔ)的,進入更高層次的最佳選擇

    標(biāo)簽: 高質(zhì)量 編程指南

    上傳時間: 2013-04-24

    上傳用戶:wangrijun

  • 基于FPGA的數(shù)字調(diào)頻發(fā)射機技術(shù)研究

    遙測系統(tǒng)由發(fā)射機、發(fā)射天線、接收天線、接收機組成.就遙測發(fā)射系統(tǒng)而言,傳統(tǒng)的模擬調(diào)制已經(jīng)很成熟,模擬發(fā)射機是利用調(diào)制信號的變化來控制變?nèi)荻O管的結(jié)電容容值的變化,從而改變壓控振蕩器的震蕩頻率來實現(xiàn)調(diào)頻;模擬調(diào)制碼速率、調(diào)制頻偏都受變?nèi)荻O管特性的限制,模擬調(diào)制功能單一、調(diào)制方式不可重組、單個系統(tǒng)調(diào)制頻率不可改變,無法滿足頻率多變的需求;隨著高速器件和軟件無線電技術(shù)的發(fā)展,數(shù)字調(diào)制發(fā)射機具有調(diào)制中心頻率可調(diào)、頻偏可編程、調(diào)制方式可重組、調(diào)制碼速率高、可實現(xiàn)較高的頻響、可以與編碼器合并擴展功能很強等優(yōu)點,成為今后發(fā)射機的發(fā)展主流.本論文討論了如何利用現(xiàn)場可編程器件FPGA結(jié)合Max+plusⅡ及VHDL語言,在遙測系統(tǒng)中實現(xiàn)了DDS+PLL+SSB模式的數(shù)字調(diào)制發(fā)射機.數(shù)字發(fā)射機設(shè)計主要包括方案選擇、系統(tǒng)設(shè)計、硬件電路實現(xiàn)及VHDL設(shè)計四個部分.論文中首先分析了目前遙測系統(tǒng)中使用的模擬調(diào)制發(fā)射機的不足及數(shù)字調(diào)制發(fā)射機的優(yōu)點,確定了發(fā)射機的設(shè)計方案;第二章介紹了電子設(shè)計自動化工具及數(shù)字電路設(shè)計方法;第三章詳細(xì)討論了組成發(fā)射機的各個部分的原理設(shè)計;第四章著重討論了各個部分的硬件電路實現(xiàn)、VHDL實現(xiàn)部分及設(shè)計的測試結(jié)果;最后總結(jié)了設(shè)計中需要進一步研究的問題.

    標(biāo)簽: FPGA 數(shù)字調(diào)頻 發(fā)射機 技術(shù)研究

    上傳時間: 2013-04-24

    上傳用戶:程嬰sky

  • 基于FPGA的雙自觸發(fā)脈沖激光測距關(guān)鍵技術(shù)研究

    激光測距技術(shù)被廣泛應(yīng)用于現(xiàn)代工業(yè)測量、航空與大地的測量、國防及通信等諸多領(lǐng)域。本文從已獲得廣泛應(yīng)用的脈沖激光測距技術(shù)入手,重點分析了近年提出的自觸發(fā)脈沖激光測距技術(shù)(STPLR)特別是其中的雙自觸發(fā)脈沖激光測距技術(shù)(BSTPLR),通過分析發(fā)現(xiàn)其核心部件之一就是用于測量激光脈沖飛行時間(周期)的高精度高速計數(shù)器,而目前一般的方式是采用昂貴的進口高速計數(shù)器或?qū)S眉呻娐?ASIC)來完成,這使得激光測距儀在研發(fā)、系統(tǒng)的改造升級和自主知識產(chǎn)權(quán)保護等諸多方面受到制約,同時在其整體性能上特別是在集成化、小型化和高可靠性方面帶來阻礙。為此,本文研究了采用現(xiàn)場可編程門陣列(FPGA)來實現(xiàn)脈沖激光測距中的高精度高速計數(shù)及其他相關(guān)功能,基本解決了以上存在的問題。 論文通過對雙自觸發(fā)脈沖激光測距的主要技術(shù)要求和技術(shù)指標(biāo)進行分析,對其中的信號處理單元采用了FPGA+單片機的設(shè)計形式。由FPGA主控芯片(EPF10K20TC144-4)作為周期測量模塊,在整個測距系統(tǒng)中是信號處理的核心部件,借助其用戶可編程特性及很高的內(nèi)部時鐘頻率,設(shè)計了專用于BSTPLR的高速高精度計數(shù)芯片,負(fù)責(zé)對測距信號產(chǎn)生電路中的時刻鑒別電路輸出信號進行計數(shù)。數(shù)據(jù)處理模塊則主要由單片機(AT89C51)來實現(xiàn)。系統(tǒng)可以通過鍵盤預(yù)置門控信號的寬度以均衡測量的精度和速度,測量結(jié)果采用7位LED數(shù)碼管顯示。本設(shè)計在近距離(大尺寸)范圍內(nèi)實驗測試時基本滿足設(shè)計要求。

    標(biāo)簽: FPGA 自觸發(fā)脈沖 激光測距 關(guān)鍵技術(shù)

    上傳時間: 2013-04-24

    上傳用戶:dapangxie

主站蜘蛛池模板: 育儿| 修水县| 临夏县| 阿拉善左旗| 桂平市| 文登市| 麟游县| 澄迈县| 邛崃市| 闻喜县| 铁岭市| 福安市| 温泉县| 库车县| 精河县| 宝应县| 栖霞市| 永胜县| 通海县| 淄博市| 加查县| 上栗县| 四子王旗| 休宁县| 隆尧县| 海林市| 奉贤区| 迁西县| 色达县| 内江市| 达尔| 修文县| 沂南县| 博湖县| 宝清县| 宁乡县| 泾川县| 江城| 绥阳县| 常德市| 柏乡县|