VHDL語言的高頻時鐘分頻模塊
VHDL語言的高頻時鐘分頻模塊。一種新的分頻器實現方法。...
VHDL語言的高頻時鐘分頻模塊。一種新的分頻器實現方法。...
提出一種高頻時鐘電路的設計方案。利用一款先進的可編程時鐘合成器MPC92433,基于FPGA的控制,實現4對LVDS信號輸出。系統經過測試,輸出時鐘信號頻率達到1 GHz,可以廣泛應用到各種數字電路設計中。 ...
輸入一個高頻時鐘,輸出一個頻率可設置的周期信號的verlog模塊,在系統設計時很方便...
VHDL語言的高頻時鐘分頻模塊。一種新的分頻器實現方法。...
隨著電子技術的快速發展,各種電子設備對時間精度的要求日益提升。在衛星發射、導航、導彈控制、潛艇定位、各種觀測、通信等方面,時鐘同步技術都發揮著極其重要的作用,得到了廣泛的推廣。對于分布式采集系統來說,中心主站需要對來自于不同采集設備的采集數據進行匯總和分析,得到各個采集點對同一事件的采集時間差異,通...