keil-C51中文完全破解版 keil-C51中文完全破解版 keil-C51中文完全破解版 keil-C51中文完全破解版 keil-C51中文完全破解版
上傳時(shí)間: 2021-03-23
上傳用戶:cc8425672
--stdafx.h中沒有函數(shù)庫,只是定義了一些環(huán)境參數(shù),使得編譯出來的程序能在32位的操作系統(tǒng)環(huán)境下運(yùn)行。 windows和mfc的include文件都非常大,即使有一個(gè)快速的處理程序,編譯程序也要花費(fèi)相當(dāng)長(zhǎng)的時(shí)間來完成工作。由于每個(gè).cpp文件都包含相同的include文件,為每個(gè).cpp文件都重復(fù)處理這些文件就顯得很傻了。 為避免這種浪費(fèi),appwizard和visualc++編譯程序一起進(jìn)行工作,如下所示: --appwizard建立了文件stdafx.h,該文件包含了所有當(dāng)前工程文件需要的mfcinclude文件。且這一文件可以隨被選擇的選項(xiàng)而變化。 --appwizard然后就建立stdafx.cpp。這個(gè)文件通常都是一樣的。 --然后appwizard就建立起工程文件,這樣第一個(gè)被編譯的文件就是stdafx.cpp。 --當(dāng)visualc++編譯stdafx.cpp文件時(shí),它將結(jié)果保存在一個(gè)名為stdafx.pch的文件里。(擴(kuò)展名pch表示預(yù)編譯頭文件。) --當(dāng)visualc++編譯隨后的每個(gè).cpp文件時(shí),它閱讀并使用它剛生成的.pch文件。visualc++不再分析windowsinclude文件,除非你又編輯了stdafx.cpp或stdafx.h。 在這個(gè)過程中你必須遵守以下規(guī)則: --你編寫的任何.cpp文件都必須首先包含stdafx.h。 --如果你有工程文件里的大多數(shù).cpp文件需要.h文件,順便將它們加在stdafx.h(后部)上,然后預(yù)編譯stdafx.cpp。 --由于.pch文件具有大量的符號(hào)信息,它是你的工程文件里最大的文件。 如果你的磁盤空間有限,你就希望能將這個(gè)你從沒使用過的工程文件中的.pch文件刪除。執(zhí)行程序時(shí)并不需要它們,且隨著工程文件的重新建立,它們也自動(dòng)地重新建立。
標(biāo)簽: stdafx
上傳時(shí)間: 2021-05-19
上傳用戶:1155
基于cubeMX的stm32L0系列單片機(jī)RTC配置及相關(guān)寄存器配置代碼,可用于低功耗模式下(stop mode)對(duì)單片機(jī)進(jìn)行喚醒,無需外部喚醒源,只需配置RTC的內(nèi)部喚醒功能即可實(shí)現(xiàn),代碼親測(cè)可用。
標(biāo)簽: stm 32l rtc 32 l0 代碼
上傳時(shí)間: 2021-06-11
上傳用戶:ankee
【電子工程師培訓(xùn)教程】經(jīng)典電路分析篇以下是部分內(nèi)容截圖
標(biāo)簽: 電路分析
上傳時(shí)間: 2021-10-15
上傳用戶:
1、《科學(xué)鬼才(電子電路設(shè)計(jì)64講)》是關(guān)于電子電路技術(shù)的入門級(jí)書籍,2、每一講介紹了一個(gè)簡(jiǎn)單的電路應(yīng)用,通過一系列的實(shí)驗(yàn)指導(dǎo),你可以一步步搭建和完善自己的電路,并且能夠在實(shí)際應(yīng)用中對(duì)其進(jìn)行改進(jìn)。3、《科學(xué)鬼才(電子電路設(shè)計(jì)64講)》涉及了大量基本的模擬電路和數(shù)字電路元件,并且提供了功能豐富多樣的電路實(shí)例,包括計(jì)數(shù)裝置和通信裝置等。基本涵蓋了有關(guān)電子電路方面的主要知識(shí)點(diǎn)。4、內(nèi)容豐富,條理清晰,理論與實(shí)操相結(jié)合,并附以大量插圖,使你能更清晰明了地跟隨本書的腳步進(jìn)行學(xué)習(xí)
標(biāo)簽: 電子電路
上傳時(shí)間: 2021-10-27
上傳用戶:
東南大學(xué)所用計(jì)劃包含了電子元器件識(shí)別及常用儀器使用、電子元器件參數(shù)測(cè)試、電子元器件參數(shù)測(cè)試、應(yīng)用 Multisim 軟件工具設(shè)計(jì)電路驗(yàn)證網(wǎng)絡(luò)定理、雙端口網(wǎng)絡(luò)頻率特性測(cè)試及諧振電路分析、一階電路時(shí)域響應(yīng)的研究、黑箱電路元件判別及參數(shù)測(cè)試、交流電路認(rèn)識(shí)及參數(shù)測(cè)試、交流控制電路設(shè)計(jì)
標(biāo)簽: 電路
上傳時(shí)間: 2021-10-28
上傳用戶:1208020161
YS4004是匯春自主研發(fā)的第一款低功耗、高性能隔空手勢(shì)控制芯片,可實(shí)現(xiàn)3D手勢(shì)檢測(cè)感應(yīng)及方案控制應(yīng)用。匯春作為手勢(shì)識(shí)別領(lǐng)域的先鋒企業(yè),是國內(nèi)首家手勢(shì)識(shí)別芯片及模塊量產(chǎn)公司。隨著應(yīng)用產(chǎn)品的逐漸增加,現(xiàn)大部分消費(fèi)類應(yīng)用都試圖增加手勢(shì)識(shí)別功能;在各應(yīng)用領(lǐng)域,該功能必能成為產(chǎn)品的一大賣點(diǎn)。
標(biāo)簽: 手勢(shì)識(shí)別
上傳時(shí)間: 2021-10-31
上傳用戶:
主要內(nèi)容包括了:1.Altium 產(chǎn)品的優(yōu)勢(shì),2.Altium 產(chǎn)品之外的價(jià)值,3.競(jìng)爭(zhēng)對(duì)手分析,4.Altium Designer 16的主要功能基于單點(diǎn)工具做電子產(chǎn)品設(shè)計(jì)的客戶,在輸出設(shè)計(jì)和加工文檔時(shí)會(huì)遇到很多的麻煩,他們會(huì)在這方面花費(fèi)大量時(shí)間的。 主要的麻煩如下:設(shè)計(jì)輸出和加工文檔種類繁多,需要由不同的工具輸出。例如:原理圖打印、PCB打印、物料清單(BOM)、光繪文件(Gerber)、裝配文件、測(cè)試點(diǎn)報(bào)告等每次輸出這些文檔時(shí)需要重復(fù)設(shè)置輸出配置有些客戶需要按照公司標(biāo)準(zhǔn)模板輸出這些文件有些客戶需要經(jīng)過非常嚴(yán)格的審批程序才能發(fā)布這些文件,這個(gè)過程中需要反復(fù)輸出這些文件針對(duì)單獨(dú)設(shè)計(jì)文件進(jìn)行輸出時(shí)經(jīng)常會(huì)使用錯(cuò)誤的設(shè)計(jì)文件版本Output Job是一個(gè)管理文件,所有輸出文檔 的輸出設(shè)置都保存在這個(gè)文件中。一旦設(shè)置 完成后,任何時(shí)候打開這個(gè)管理文檔就可以 正確地輸出各種輸出文檔。只需要設(shè)置一次文檔的輸出選項(xiàng)每個(gè)輸出文檔可以設(shè)置正確的模板始終與項(xiàng)目中設(shè)計(jì)文檔的最新版本保持同步Output Job也可以作為模板用于新的設(shè)計(jì)
標(biāo)簽: altium designer output job
上傳時(shí)間: 2021-11-06
上傳用戶:zhaiyawei
使用片式磁珠和片式電感的原因:是使用片式磁珠還是片式電感主;要還在于應(yīng)用。在諧振電路中需要使用片式電感。而需要消除不需要的EMI噪聲時(shí),使用片式磁珠是最佳的選擇。 磁珠是用來吸收超高頻信號(hào),象-一些RF電路,PLL,振蕩電路,含超高頻存儲(chǔ)器電路(DDRSDRAM,RAMBUS等)都需要在電源輸入部分加磁珠。而電感是一種蓄能元件,用在LC振蕩電路,中低頻的濾波電路等,其應(yīng)用頻率范圍很少超過錯(cuò)50MHZ。 磁珠專用于抑制信號(hào)線、電源線上的高頻噪聲和尖峰干擾,還具有吸收靜電脈沖的能力。磁珠的功能主要是消除存在于傳輸線結(jié)構(gòu)(PCB電路)中的RF噪聲,RF能量是疊加在直流傳輸電平上的交流正弦波成分,直流成分是需要的有用信號(hào),而射頻RF能量卻是無用的電磁干擾沿著線路傳輸和輻射(EMI)。要消除這些不需要的信號(hào)能量,使用片式磁珠扮演高頻電阻的角色(衰減器),該器件允許直流信號(hào)通過,而濾除交流信號(hào)。通常高頻信號(hào)為30MHz以上,然而,低頻信號(hào)也會(huì)受到片式磁珠的影響
標(biāo)簽: pcb
上傳時(shí)間: 2021-11-06
上傳用戶:xsr1983
在Altium Designer中查找元件 的方法Altium Designer 是原Protel軟件開發(fā)商Altium公司推出的一體化的電子產(chǎn)品開發(fā)系統(tǒng),主要運(yùn)行在Windows操作系統(tǒng)。這套軟件通過把原理圖設(shè)計(jì)、電路仿真、PCB繪制編輯、拓?fù)溥壿嬜詣?dòng)布線、信號(hào)完整性分析和設(shè)計(jì)輸出等技術(shù)的完美融合,為設(shè)計(jì)者提供了全新的設(shè)計(jì)解決方案,使設(shè)計(jì)者可以輕松進(jìn)行設(shè)計(jì),熟練使用這一軟件使電路設(shè)計(jì)的質(zhì)量和效率大大提高。
標(biāo)簽: altium designer
上傳時(shí)間: 2021-11-07
上傳用戶:
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1