亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

龍芯一號(hào)

  • 一種源程序到程序流程圖的自動生成算法

    本文通過對匯編語言地指令系統(tǒng)的共性的研究,找到了一種有效的在匯編語言的基礎上,自動得到源代碼的流程圖的算法。對軟件維護自動化的實現(xiàn)提供了良好的開端。關鍵詞:程序模塊圖,程序流程圖,網(wǎng)格法,

    標簽: 源程序 流程圖 程序 自動生成

    上傳時間: 2013-07-02

    上傳用戶:JIUSHICHEN

  • 基于ARM和WindowsCE的H264解碼器的研究及優(yōu)化

    隨著通信產(chǎn)業(yè)的發(fā)展,尤其是今年3G牌照的發(fā)放,視頻業(yè)務在移動多媒體方面將會有更加重要的地位,所以在移動終端上實現(xiàn)支持高效視頻編碼標準的解碼功能就成為一項非常有實際意義的工作。 H.264作為新一代的高壓縮率的視頻標準,憑借其較高的壓縮率和優(yōu)秀圖像質(zhì)量,使得H.264只要利用較小的空間就能存儲更多的視頻數(shù)據(jù),在更低的網(wǎng)絡帶寬條件下提供更優(yōu)質(zhì)量的視頻。然而高度的壓縮必然付出較高的硬件代價。如何能完成視頻良好解碼并能節(jié)約硬件資源成為研究熱點。 考慮到H.264視頻編解碼的計算復雜度,在硬件選擇上一般比較注重高性能處理器的選擇。計算目前主流的實現(xiàn)方式包括ASIC的專用集成芯片實現(xiàn)或者是DSP的軟件實現(xiàn)。ARM處理器伴隨技術的進步,尤其是對支持數(shù)字信號處理的功能加強后,在視頻編解碼領域的應用也越來越廣泛。 本文以WindowsCE5.0和S3C2440A嵌入式平臺作為H.264解碼器的載體,研究的代碼版本是t264-src-0.14,主要進行了以下幾個方面的工作: 研究了H.264視頻壓縮標準和它的體系結(jié)構(gòu),尤其是對解碼器部分進行了硬件要求的分析。 深入研究了WINCE5.0和ARM結(jié)合的平臺特性,根據(jù)實際的硬件平臺需要,定制了相應的操作系統(tǒng)。 完成了基于T264代碼的解碼庫在WINCE5.0下的移植,并進行了相應的代碼和算法的優(yōu)化并完成了基于WINCE5.0操作系統(tǒng)下播放程序的編寫。 通過實驗數(shù)據(jù)證明,在基于單核的ARM芯片中,主要靠軟件進行QCIF格式的H.264視頻解碼從而獲得良好播放效果的方法是有效的。

    標簽: WindowsCE H264 ARM 解碼器

    上傳時間: 2013-07-24

    上傳用戶:myworkpost

  • 一種實用的單片機雙CPU設計方案及其應用

    針對傳統(tǒng)儀表具有的硬件資源不足、速度慢等功能缺陷,提出了一種基于單片機的CPU設計方案,即擴展CPU,直接從主CPU對應的數(shù)據(jù)顯示LO口上獲取數(shù)據(jù),這種獲取數(shù)據(jù)的雙CPU設計方案中主從CPU之間在功能

    標簽: CPU 單片機 設計方案

    上傳時間: 2013-08-01

    上傳用戶:李彥東

  • 基于RS一485總線的智能家居系統(tǒng)

    近年來智能家居系統(tǒng)飛速發(fā)展,但是大多數(shù)功能欠完善,同時成本高昂。針對這種情況,介紹了基于RS一485總線網(wǎng)絡,以嵌人式系統(tǒng)作為主設備,傳感器接人模塊作為從設備的智能家居子網(wǎng)系統(tǒng)并給出了總體結(jié)構(gòu)圖和硬件

    標簽: 485 總線 智能家居系統(tǒng)

    上傳時間: 2013-06-09

    上傳用戶:阿四AIR

  • 一種可伸縮的魯棒流媒體系統(tǒng)設計與實現(xiàn)

    本文介紹了一種適于網(wǎng)絡環(huán)境的高效、可擴展、自適應以及魯棒的視頻流壓縮與傳輸技術,并以此為基礎最終實現(xiàn)了一個流媒體系統(tǒng)。該系統(tǒng)由兩部分組成:流媒體壓縮部分和網(wǎng)絡傳輸控制部分。在本文中將詳細介紹這

    標簽: 可伸縮 魯棒流 媒體 系統(tǒng)設計

    上傳時間: 2013-06-03

    上傳用戶:14786697487

  • 一種智能化高精度數(shù)控直流電源的設計與實現(xiàn)

    本論文研究一種以單片機為核心的智能化高精度直流電源。該電源采用數(shù)字調(diào)節(jié)、閉環(huán)實時監(jiān)控、輸出精度高,且兼?zhèn)潆p重過載保護及報警功能,特別適用于各種有較高精度要求的場合。利用單片機對直流穩(wěn)壓電源進行

    標簽: 智能化 數(shù)控直流電源 高精度

    上傳時間: 2013-05-29

    上傳用戶:杜瑩12345

  • 一種面向無線視頻傳感器網(wǎng)絡的低復雜度視頻編碼算法及其在ARM平臺上的實現(xiàn)

    隨著21世紀的到來,計算機技術,信息處理技術,半導體技術和網(wǎng)絡技術不斷發(fā)展,人類社會進入了信息化時代。與此同時,無線視頻傳感器網(wǎng)絡也得到了突飛猛進的發(fā)展,成為當今國際上備受關注的熱點研究領域。無線視頻傳感器網(wǎng)絡有著很多的優(yōu)點和十分廣泛的應用前景。在軍事,工業(yè),城市管理和監(jiān)控系統(tǒng)等重要領域都有潛在的使用價值。 無線視頻傳感器網(wǎng)絡有著顯著的特征,例如:網(wǎng)絡節(jié)點能源有限;網(wǎng)絡帶寬有限;對處理速度要求較高等。由此可見,傳統(tǒng)的視頻編碼標準無法應用于無線視頻傳感器網(wǎng)絡。MPEG-4,H.263,H.264等視頻編碼標準,全是基于運動估計補償實現(xiàn)的,計算量十分巨大,在能量,存儲空間和處理能力均有限的節(jié)點難以實現(xiàn)這類高復雜度的編碼算法。 本文針對無線視頻傳感器網(wǎng)絡對視頻編碼算法的具體需求,提出一種基于運動檢測的低復雜度視頻編碼算法。該算法只對當前編碼幀中的運動對象進行編碼,并且以面向?qū)ο蟮慕Y(jié)構(gòu)輸出碼流。實驗結(jié)果表明,與H.264全I幀編碼相比,本文提出的算法編碼速度提高了約3倍,編碼性能提高了約2dB。與H.264基本檔次相比,雖然編碼性能略有下降,但是編碼速度平均提高了8倍左右。因此,本文提出的算法可以在編碼效率和編碼速度之間獲得很好的折衷,在一定程度上可以滿足無線視頻傳感器網(wǎng)絡的需求。 本文選用ALDVK_270作為硬件實驗平臺。在分析算法結(jié)構(gòu)的同時,結(jié)合嵌入式系統(tǒng)的特點,從算法,內(nèi)存,高級語言和匯編語言等幾個方面提出優(yōu)化方案,最終在ARM嵌入式平臺下實現(xiàn)了面向無線視頻傳感器網(wǎng)絡的低復雜度視頻編碼算法。測試結(jié)果表明,與優(yōu)化前相比,優(yōu)化后的編碼速度有了很大的提高,對于CIF格式的監(jiān)控視頻序列能夠滿足實時處理的要求。

    標簽: ARM 無線視頻 傳感器網(wǎng)絡 復雜度

    上傳時間: 2013-07-26

    上傳用戶:小小小熊

  • 一種基于單片機和SA4828芯片的變頻變壓電源

    一種基于單片機和SA4828芯片的變頻變壓電源:摘要:介紹了一種三相變頻變壓電源的設計方法。電源采用單片機和SPWM發(fā)生器SA4828專用芯片控制,使得控制系統(tǒng)簡單可靠,使用靈活,適用性強,具有

    標簽: 4828 SA 單片機 芯片

    上傳時間: 2013-07-26

    上傳用戶:66666

  • 64位MIPS微處理器的模塊設計和FPGA驗證

      作為嵌入式系統(tǒng)核心的微處理器,是SOC不可或缺的“心臟”,微處理器的性能直接影響著整個SOC的性能?! ∨c國際先進技術相比,我國在這一領域的研究和開發(fā)工作還相當落后,這直接影響到我國信息產(chǎn)業(yè)的發(fā)展。本著趕超國外先進技術,填補我國在該領域的空白以擺脫受制于國外的目的,我國很多科研單位和公司進行了自己的努力和嘗試。經(jīng)過幾年的探索,已經(jīng)有多種自主知識產(chǎn)權(quán)的處理器芯片完成了設計驗證并逐漸進入市場化階段。我國已結(jié)束無“芯”的歷史,并向設計出更高性能處理器的目標邁進?! “苿?chuàng)新微電子公司的VEGA處理器,是公司憑借自己的技術力量和科研水平設計出的一款64位高性能RSIC微處理器。該處理器基于MIPSISA構(gòu)架,采用五級流水線的設計,并且使用了高性能處理器所廣泛采用的虛擬內(nèi)存管理技術。設計過程中采用自上而下的方法,根據(jù)其功能將其劃分為取指、譯碼、算術邏輯運算、內(nèi)存管理、流水線控制和cache控制等幾個功能塊,使得我們在設計中能夠按照其功能和時序要求進行。  本文的首先介紹了MIPS微處理器的特點,通過對MIPS指令集和其五級流水線結(jié)構(gòu)的介紹使得對VEGA的設計有了一個直觀的認識。在此基礎上提出了VEGA的結(jié)構(gòu)劃分以及主要模塊的功能。作為采用虛擬內(nèi)存管理技術的處理器,文章的主要部分介紹了VEGA的虛擬內(nèi)存管理技術,將VEGA的內(nèi)存管理單元(MMU)尤其是內(nèi)部兩個翻譯后援緩沖(TLB)的設計作為重點給出了流水線處理器設計的方法。結(jié)束總體設計并完成仿真后,并不能代表設計的正確性,它還需要我們在實際的硬件平臺上進行驗證。作為論文的又一重點內(nèi)容,介紹了我們在VEGA驗證過程中使用到的FPGA的主要配置單元,F(xiàn)PGA的設計流程。VEGA的FPGA平臺是一完整的計算機系統(tǒng),我們利用在線調(diào)試軟件XilinxChipscope對其進行了在線調(diào)試,修正其錯誤。  經(jīng)過模塊設計到最后的FPGA驗證,VEGA完成了其邏輯設計,經(jīng)過綜合和布局布線等后端流程,VEGA采用0.18工藝流片后達到120MHz的工作頻率,可在其平臺上運行Windows-CE和Linux嵌入式操作系統(tǒng),達到了預計的設計要求。  

    標簽: MIPS FPGA 微處理器 模塊設計

    上傳時間: 2013-07-07

    上傳用戶:標點符號

  • 瑞芯Rknano主要技術參數(shù)

    瑞芯Rknano主要技術參數(shù) ARM + Hardware Accelerator ,最大主頻120M 支持8/16位LCD,支持MCU屏,最大分辨率160x128 支持SD、I2S、I2C接口,內(nèi)置PWM控制器 8bit ECC NAND FLASH控制器,支持4片選,SLC/MCL

    標簽: Rknano 瑞芯 技術參數(shù)

    上傳時間: 2013-04-24

    上傳用戶:christopher

主站蜘蛛池模板: 公安县| 美姑县| 淄博市| 宜昌市| 锡林郭勒盟| 文安县| 邮箱| 凤山市| 辉县市| 宁南县| 云南省| 民乐县| 绵竹市| 诸城市| 瓦房店市| 东台市| 乌拉特中旗| 乐东| 芮城县| 普宁市| 虹口区| 义马市| 贵德县| 拜城县| 册亨县| 张家界市| 织金县| 偃师市| 仪陇县| 五原县| 晋州市| 桐柏县| 宁阳县| 宜城市| 五河县| 庆阳市| 大田县| 华池县| 沙河市| 临邑县| 府谷县|