一份對(duì)于初學(xué)都很有用的FPGA教程,PDF格式的.
標(biāo)簽: FPGA 教程
上傳時(shí)間: 2013-08-13
上傳用戶:jennyzai
用FPGA器件實(shí)現(xiàn)UART核心功能的一種方法.doc
標(biāo)簽: FPGA UART 器件 核心
上傳時(shí)間: 2013-08-14
上傳用戶:1583060504
遠(yuǎn)立科技的一份FPGA工程師培訓(xùn)文檔,有些內(nèi)容講點(diǎn)比較深入,值得學(xué)習(xí)。希望能對(duì)初學(xué)者一些提示之類的吧
標(biāo)簽: FPGA 工程師 文檔
上傳用戶:lijinchuan
FFT算法的一種基于FPGA器件的實(shí)現(xiàn),供FPGA—DSP方向人員參考
標(biāo)簽: FPGA FFT 算法 器件
上傳時(shí)間: 2013-08-15
上傳用戶:sardinescn
本文介紹一種以CPLD[1]為核心、以VHDL[2]為開發(fā)工具的時(shí)間控制器,該控制器不僅具有時(shí)間功能,而且具有定時(shí)器功能,能在00:00~23:59之間任意設(shè)定開啟時(shí)間和關(guān)閉時(shí)間,其設(shè)置方便、靈活,廣泛應(yīng)用于路燈、廣告燈箱、霓虹燈等處的定時(shí)控制。
標(biāo)簽: CPLD VHDL 核心 開發(fā)工具
上傳時(shí)間: 2013-08-16
上傳用戶:chenjjer
是基于FPGA高速設(shè)計(jì)指導(dǎo)的一篇文章,很好的!
標(biāo)簽: FPGA 高速設(shè)計(jì)
上傳用戶:yuyizhixia
一種基于FPGA 實(shí)現(xiàn)的全并行結(jié)構(gòu)FFT 設(shè)計(jì)方法,采用全并行加流水結(jié)構(gòu), 可在一個(gè)時(shí)鐘節(jié)拍內(nèi)完成32 點(diǎn)FFT 運(yùn)算的功能, 設(shè)計(jì)最高運(yùn)算速度可達(dá)11ns
標(biāo)簽: FPGA FFT 并行 設(shè)計(jì)方法
上傳用戶:467368609
6713emiftofpgatopci,這個(gè)是完整的一套從6713的emif到fpga的雙口ram,然后主機(jī)通過9054到雙口ram,交換數(shù)據(jù)完成
標(biāo)簽: 6713 emif fpga ram
上傳時(shí)間: 2013-08-18
上傳用戶:13215175592
針對(duì)嵌入式系統(tǒng)的底層網(wǎng)絡(luò)接口給出了一種由FPGA實(shí)現(xiàn)的以太網(wǎng)控制器的設(shè)計(jì)方法.該控制器能支持10Mbps和100Mbps的傳輸速率以及半雙工和全雙工模式,同時(shí)可提供MII接口,可并通過外接以太網(wǎng)物理層(PHY)芯片來實(shí)現(xiàn)網(wǎng)絡(luò)接入\r\n
標(biāo)簽: FPGA 嵌入式系統(tǒng) 以太網(wǎng)控制器 底層
上傳用戶:青春給了作業(yè)95
本文介紹了一種新的使用串行通信進(jìn)行DSP遠(yuǎn)程在線編程方法。對(duì)設(shè)計(jì)中的主要技術(shù):DSP與PC機(jī)的串口通信、Flash編程以及DSP自引導(dǎo)等進(jìn)行了詳細(xì)介紹。結(jié)合TI公司的TMS320VC33處理器,闡述了具體的實(shí)現(xiàn)方法
標(biāo)簽: DSP 串行通信 遠(yuǎn)程 編程方法
上傳時(shí)間: 2013-08-19
上傳用戶:zhangfx728
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1