PCIE轉(zhuǎn)千兆網(wǎng)RTL8111H(S)芯片硬件參考設(shè)計(jì) CADence原理圖+PDF原理圖+芯片數(shù)據(jù)手冊(cè):'RTL8111G_.DSNrtl8111g_.opjRTL8111G_16.DSNRTL8111G_16.opjrtl8111g_series_8111h_series_8118as_series_8106_series_8107_series_reference_schematic_v103.opjRTL8111G_SERIES_8111H_SERIES_8118AS_SERIES_8106_SERIES_8107_SERIES_REFERENCE_SCHEMATIC_V103.pdfRTL8111H(S)-CG_Datasheet_1.7.pdfRTL8111H(S)-CG_Datasheet_1.92 for yexun.pdf
標(biāo)簽: pcie rtl8111h 硬件 cadence
上傳時(shí)間: 2021-11-06
上傳用戶:d1997wayne
全志A33芯片資料A33核心板技術(shù)手冊(cè)硬件參考設(shè)計(jì)A33開(kāi)發(fā)板CADENCE原理圖PADS PCB圖文件:A33 brief 20140522.pdfA33 Datasheet release1.0.pdfA33 user manual release 1.0.pdfA33-Core3引腳定義表.pdfA33-Core3核心板外圍電路設(shè)計(jì)參考.pdfA33-Core3核心板硬件手冊(cè).pdfA33_Vstar3使用手冊(cè)VerC.pdf尺寸圖底板PCB圖開(kāi)發(fā)底板原理圖PCB網(wǎng)卡電路參考設(shè)計(jì)說(shuō)明.txtA33-Core3引腳圖.pdfA33-Vstar-LCD07-10.pdfRER-A33-DVK3-padslogic95.schRER-A33-DVK3-SCH.DSNRER-A33-DVK3-SCH.pdf第二版改MIPI座子
上傳時(shí)間: 2021-11-08
上傳用戶:qdxqdxqdxqdx
全志A20_CORE_V35_小體積核心板配套底板CADENCE原理圖+PADS PCB文件:A20CV35_DVK1_BASE_V10_底板PADS9.5格式PCB參考圖.pcbA20CV35_DVK1_BASE_V10_底板PCB參考圖PADS2005.ascA20CV35_DVK1_BASE_V10_底板參考原理圖.DSNa20cv35_dvk1_base_v10_底板參考原理圖_20150919.pdfA20CV35_DVK1_BASE_V10_底板參考原理圖_V162.DSNA20_CORE_V35_底層元件序號(hào)圖_20140927.pdfA20_CORE_V35_底層元件規(guī)格圖_20140927.pdfa20_core_v35_核心板電路原理圖_20140922.pdfA20_CORE_V35_核心板規(guī)格書_20150511.xlsA20_CORE_V35_腳位圖_標(biāo)注.pngA20_CORE_V35_頂層元件序號(hào)圖_20140927.pdfA20_CORE_V35_頂層元件規(guī)格圖_20140927.pdfAltium_Designer_V15格式底板參考PCB圖_A20CV35_DVK1_BASE_V10_PADS2005.PrjPcb.rarAltium_Designer_V15格式底板參考原理圖_A20CV35_DVK1_BASE_V10_V162.PrjPcb.rar
標(biāo)簽: a20 cadence pads pcb
上傳時(shí)間: 2021-11-08
上傳用戶:
全志A20核心板配套開(kāi)發(fā)底板Cadence原理圖+ Pads2005格式PCB文件+轉(zhuǎn)換后的AD格式原理圖PCB文件:A20_DVK1_BASE_V16_Altium_Designer15.PcbDocA20_DVK1_BASE_V16_BOM_20151015.xlsxA20_DVK1_BASE_V16_Gerber制板文件.rarA20_DVK1_BASE_V16_PADS2005_PCB30.pcbA20_DVK1_BASE_V16_PADS2005_PCB_ASCII.PcbDocA20_DVK1_BASE_V16_PADS9.5.pcba20_dvk1_base_v16_SCH_20151015.pdfA20_DVK1_BASE_V16_元件位置查找圖_20151102.pdfA20_DVK1_BASE_V16_原理圖_OrCAD16.5.DSNA20_DVK1_BASE_V16_導(dǎo)出到AD格式的原理圖和PCBA20_DVK1_BASE_V16_導(dǎo)出到AD格式的原理圖和PCB.rarA20_DVK1_BASE_V16_頂層元件編號(hào)絲印圖_20151102.pdfA20_DVK1_BASE_V16_頂層元件規(guī)格絲印圖_20151102.pdf主要器件如下:Library Component Count : 58Name Description----------------------------------------------------------------------------------------------------ANTBATTERY_1BEAD CAPCAP NP 貼片電容,Y5V,6.3V,2.2uF,+80%-20%,0603CAP NP_2_Dup1 X5RCAP NP_Dup2 0402 1uF X5R 6.3V +/-10%CAP NP_Dup3 0402 1uF X5R 6.3V +/-10%CAPACITOR CAPACITOR POLCON1 CON12 CON3 CON4 CON50 CON6CON6A CONNECTOR45X4 C_Generic DB15-VGA_0 DIODE DIODE DUAL SERIESFM25CL64 FR9886SPGTR FUSEHOLDER_0 HDMI19_PLUG HEADER 2 INDUCTOR/SMINDUCTOR_4 C4K-2.5HINDUCTOR_Dup2 INDUCTOR_Dup3 IRM-2638LED_0M93C46_0 MINI USB-B_6 MODULE_CAM_PA0505 PH163539 PLAUSB-AF5P-WSMT_0 PUSHBUTTON_TSKB-2L_0PowerJACK R1 0805 R1_0805 RES2X4RESISTOR RESISTOR_Dup1 RESISTOR_Dup2 RESISTOR_V RJ45_8PGR_Generic S9013SMD_Dup2 SD_MMC_CARD2_0 TP_5 TestPoint_3TitleBlock_Gongjun USBPORT2 USB_WIFI_0 XC6204VZ_3 LDO 3.3V 300mA( SOT-25 )rRClamp0524P
上傳時(shí)間: 2021-11-08
上傳用戶:
新唐N76E003官方評(píng)估板Cadence allegro設(shè)計(jì)硬件原理圖+PCB文件:NuTiny-SDK-N76E003 V1.0.DSNNUTINY-SDK-N76E003 V1.0.DSNlcknutiny-sdk-n76e003 v1.0.opjNuTiny-SDK-N76E003 V1.0.pdfNuTiny-SDK-N76E003 V1.0.ecoNuTiny-SDK-N76E003 V1.0.pcbNuTiny-SDK-N76E003 V1.0_BOM.xlsNuTiny-SDK-N76E003 V1.0_Gerber.zipNuTiny-SDK-N76E003 V1.0_XY.xls
標(biāo)簽: n76e003 cadence allegro
上傳時(shí)間: 2021-11-11
上傳用戶:
RK3399 開(kāi)發(fā)板CADENCE原理圖PCB+轉(zhuǎn)AD09版原理圖PCB+PDF版原理圖PCB文件
標(biāo)簽: rk3399 開(kāi)發(fā)板 cadence
上傳時(shí)間: 2021-11-16
上傳用戶:
nxp imx6ull MCIMX6ULL官方開(kāi)發(fā)板Cadence allegro設(shè)計(jì)硬件原理圖+PCB+BOM文件
標(biāo)簽: Cadence
上傳時(shí)間: 2021-12-24
上傳用戶:
nxp imx6uL MCIMX6UL 官方開(kāi)發(fā)板Cadence allegro設(shè)計(jì)硬件原理圖+PCB+BOM文件
上傳時(shí)間: 2021-12-24
上傳用戶:kent
USB HUB芯片USB2250參考設(shè)計(jì)開(kāi)發(fā)板Cadence設(shè)計(jì)原理圖文件
上傳時(shí)間: 2021-12-24
上傳用戶:
HI3520DV400全套資料(Cadence arregro原理圖+PCB+bom+鏡像軟件),1個(gè)HDMI輸入,1個(gè)HDMI輸出,1個(gè)3.5音頻輸入,1個(gè)3.5音頻輸出。2GB-DDR3,2個(gè)USB2.0,1個(gè)LAN,已經(jīng)調(diào)試通過(guò),固件都已經(jīng)打包好。拿來(lái)就可以打板生產(chǎn),包括原理圖,PCB,u-boot,kernel,rootfs。
標(biāo)簽: hi3520dv400 cadence arregro
上傳時(shí)間: 2021-12-28
上傳用戶:
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1