一、LCD模塊備注:LCD模塊針對(duì)GD32F170和GD32F190的芯片。LCD模塊的固件庫(kù)文件為gd32f1x0_lcd.c和gd32f1x0_lcd.h。6.1LCD模塊寄存器LCD模塊寄存器的定義如代碼清單6.1.1所示。RTC的配置需滿足一定的條件,具體配置步驟如下:1、等待RTC_CTL寄存器中LWOFF控制位變?yōu)?,即上次對(duì)RTC的操作完成,具體寄存器操作語(yǔ)句如下:while(RTC->CTLR2&&RTC_FLAG_LWOFF==0)}2、將RTCCTL寄存器中CMF控制位配置為1,即RTC進(jìn)入配置模式,具體寄存器操作語(yǔ)句如下:RTC->CTLR2|=0×0010;3、對(duì)RTC寄存器進(jìn)行配置;4、將RTC_CTL寄存器中CMF控制位清零,退出配置模式。5、等待RTC_CTL寄存器中LWOFF控制位變?yōu)?.7.3應(yīng)用實(shí)例【例7.3.1】編寫代碼實(shí)現(xiàn)數(shù)字時(shí)鐘,并通過串口將當(dāng)前時(shí)間進(jìn)行輸出。主函數(shù)如代碼清單7.3.1所示。
上傳時(shí)間: 2022-07-23
上傳用戶:zhanglei193
VIP專區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(60)資源包含以下內(nèi)容:1. 16 * 16 的127個(gè)ascii碼的點(diǎn)陣字庫(kù).2. ARM MP3解碼源代碼 實(shí)現(xiàn)MP3播放應(yīng)用.3. 本文介基于CPLD和USB的多路溫度數(shù)據(jù)采集系統(tǒng).4. 89c51+sj1000 的發(fā)送例程 can2.0 擴(kuò)展幀.5. 一個(gè)很好的串口類.6. cpld狀態(tài)及設(shè)計(jì)。 很好的文章。 要設(shè)計(jì)vhdl狀態(tài)機(jī)的話.7. c51formenu.c該文件是一個(gè)用c51編寫一個(gè)menu的例子..8. MSP430F449 子程序,MSP-FET430P440 Demo - USART1 UART 38400 Echo ISR, DCO SMCLK..9. MSP-FET430P440 Demo - WDT Toggle P5.1 Interval overflow ISR, DCO SMCLK.10. MSP-FET430P440 Demo - WDT Toggle P5.1 Interval overflow ISR, 32kHz ACLK.11. MSP-FET430P440 Demo - BasicTimer Toggle P5.1 using ISR, DCO SMCLK.12. MSP-FET430P440 Demo - BasicTimer Toggle P5.1 using ISR, 32kHz SMCLK.13. MSP-FET430P440 Demo - Timer_A PWM TA1-2 upmode, DCO SMCLK.14. 恒頤arm9原理圖(protel),直接可用.15. protel中CPLD器件的庫(kù)可以方便的放進(jìn)protel中.16. 這是一個(gè)以太網(wǎng)接口RTL8019AS和電路圖一份.希望對(duì)大家有點(diǎn)參考.17. 關(guān)于lpc2292外接ds1302時(shí)鐘芯片的驅(qū)動(dòng)程序.18. 本文分別以GPI0口直接連接、串并轉(zhuǎn)換連接、CPLD分部連接三種方法闡述了無外部總線的Philips ARM微控制器LPC2l0X與點(diǎn)陣圖形液晶顯示器的接口設(shè)計(jì),并給出了硬件電路框圖和主要程序。.19. arm 板的原理圖 是三星的.20. BSP-15:高性能媒體處理DSP芯片開放指南說明文檔.21. 如果您剛接觸嵌入式開發(fā).22. TMS320LF2407A原理圖.23. 嵌入式arm-linux 2.6內(nèi)核 s3c2410 的i2c總線驅(qū)動(dòng)程序.24. 輸入兩組數(shù).25. 應(yīng)用VHDL、CPLD、EDA開發(fā)軟件設(shè)計(jì)數(shù)字系統(tǒng),能夠顯著增強(qiáng)設(shè)計(jì)的靈活性,提高產(chǎn)品的性能,減輕設(shè)計(jì)的工作量,縮短設(shè)計(jì)周期。傳統(tǒng)的“固定功能集成塊+連線”的設(shè)計(jì)方法正逐步地縮小應(yīng)用范圍,而基于芯片的.26. 使用lpc2114arm7內(nèi)核的兩個(gè)工程實(shí)例,采用ads編譯器進(jìn)行編譯.27. 嵌入式系統(tǒng)開發(fā)的中英文詞匯表并有詳細(xì)注解,具有參考價(jià)值.28. 本程序僅供廣大電子愛好者制作MP3學(xué)習(xí)和參考使用.29. arm-linux下.30. 適用于ucosii操作系統(tǒng)的文件系統(tǒng).31. LCD 控制源代碼.32. 用java寫的GUI Analog Clock,用上了Observer,可以更改時(shí)間.33. s3c2410平臺(tái) 直流電機(jī)有用的demo!大家共享.34. s3c2410平臺(tái) 步進(jìn)電機(jī)的demo.35. s3c2410平臺(tái)can總線的一個(gè)例子.36. 音樂程序主要是控制頻率而達(dá)到效果.37. 240x128 graphic mode/Driver ic:t6963C writed by hawk liu 2001 Aug. 22 1/128 duty 1/12.3 bia.38. USB芯片CH375EVT 資料源程序.39. 51 模擬SPI 51 模擬SPI 51 模擬SPI 51 模擬SPI.40. 基于時(shí)鐘芯片DSC12C887的實(shí)時(shí)時(shí)鐘系統(tǒng).
上傳時(shí)間: 2013-04-15
上傳用戶:eeworm
VIP專區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(94)資源包含以下內(nèi)容:1. 本文介紹了嵌入式系統(tǒng)的概念, 分析了μC/OS 的內(nèi)核結(jié)構(gòu), 并詳細(xì)介紹了在具有ARM 體系結(jié)構(gòu)的S3C44B0 微處理器 上進(jìn)行μC/OS 操作系統(tǒng)的移植和應(yīng)用程序及驅(qū)動(dòng)程序的開發(fā)。.2. 本文介紹了嵌入式系統(tǒng)的概念, 分析了μC/OS 的內(nèi)核結(jié)構(gòu), 并詳細(xì)介紹了在具有ARM 體系結(jié)構(gòu)的S3C44B0 微處理器 上進(jìn)行μC/OS 操作系統(tǒng)的移植和應(yīng)用程序及驅(qū)動(dòng)程序的開發(fā)。.3. 介紹嵌入式開發(fā)適合初學(xué)者的學(xué)習(xí)及有一定工作經(jīng)驗(yàn)的人作為參考手冊(cè).4. 通過C++和GLUT.5. ht芯片通過IO口讀寫I2C芯片的匯編源代碼.6. 該文檔為dsp c6000系列的原理圖資料,對(duì)于嵌入式開發(fā)者很有使用價(jià)值..7. 12864液晶的驅(qū)動(dòng)程序.8. 一個(gè)完整的ASM程序.9. 單相電子式液晶電能表源程序已經(jīng)是成熟產(chǎn)品的程序。.10. 一個(gè)用C語(yǔ)言控制的讀寫7022.11. 51開發(fā)板的源程序.12. sofia-sip-1.12.4.13. CPLD EPM7256原理圖PCB圖.14. 嵌入式LINUX 的驅(qū)動(dòng)程序。采用2410的開發(fā)板全部可以通用(如使用引腳不同只要重新改腳定義).15. 著名EDA工具軟件VCS得技術(shù)資料。pdf格式。.16. 非常好完的游戲.17. keil c中io的編程.18. keil c中BUZZ的運(yùn)用.19. Lcd的編成.20. 射頻卡讀卡電路和程序,以及網(wǎng)絡(luò)芯片8019的電路和程序,功能是實(shí)現(xiàn)一個(gè)射頻卡讀卡,讀出數(shù)據(jù)傳輸?shù)缴衔粰C(jī).通過網(wǎng)絡(luò)..21. 這是一個(gè)串口通信程序.22. 該源碼實(shí)現(xiàn)了為現(xiàn)場(chǎng)人員創(chuàng)建擁有GUI的嵌入式數(shù)據(jù)庫(kù),現(xiàn)場(chǎng)人員通過獲得數(shù)據(jù)可以進(jìn)行薪水調(diào)查,數(shù)據(jù)包括職位,企業(yè)類型,年收入,閱歷.23. * 一、功能: Timestamp驅(qū)動(dòng)演示代碼. * 二、該源碼需要硬件開發(fā)板的支持,因?yàn)镮SS對(duì)Timestamp定時(shí)器的模擬還不夠精確 * 如果將該源碼運(yùn)行于ISS模式下,將得不到精確的結(jié).24. rtl8019驅(qū)動(dòng)程序及其main函數(shù)的源碼.25. C++嵌入系統(tǒng)實(shí)例不是很全,總共7個(gè)分別是2,3,5,6,7,8,9.26. C++嵌入系統(tǒng)實(shí)例不是很全,總共7個(gè)分別是2,3,5,6,7,8,9.27. C++嵌入系統(tǒng)實(shí)例不是很全,總共7個(gè)分別是2,3,5,6,7,8,9.28. C++嵌入系統(tǒng)實(shí)例不是很全,總共7個(gè)分別是2,3,5,6,7,8,9.29. WINCE MFC COM sample. (from EVC高級(jí)編程及其應(yīng)用開發(fā)).30. 三星ARM9的LCD驅(qū)動(dòng)板原理圖和PCB圖.31. 我設(shè)計(jì)的CAN總線模塊.32. 三星ARM9 S3C2410 核心板原理圖與PCB圖.33. 我用三星ARM9 S3C2410 做的掌上電腦 原理圖與pcb圖.34. 一個(gè)大公司的ARM9開發(fā)板原理圖.35. cypress fx2 firmware代碼示例.36. cypress ezusb driver 代碼模板.37. 不錯(cuò)的X86匯編代碼示例.38. 匯編代碼示例.39. 非常好的匯編代碼示例.40. 本人以前做的些東西.
上傳時(shí)間: 2013-06-09
上傳用戶:eeworm
VIP專區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(149)資源包含以下內(nèi)容:1. 51+lcd1602顯示,程序非常清晰明白,很適合初學(xué)者!.2. 1. UC/OS 8051中完全應(yīng)用。 2. 顯示各個(gè)任務(wù)的執(zhí)行時(shí)間, 執(zhí)行時(shí)間占總時(shí)間百分比, tick計(jì)數(shù)器 3.任務(wù)中信號(hào)量,消息以及消息隊(duì)列的使用。 我自己仔細(xì)測(cè)試過了.3. 實(shí)例仿真原理圖和結(jié)果.4. 富士N系列可編程控制器PLC編程手冊(cè),介紹Flex N系列PLC的情況和其操作。.5. apr9600簡(jiǎn)介.6. Microsoft Extensible Firmware Initiative FAT32 File System Specification.7. 用于嵌入式驅(qū)動(dòng)編程學(xué)習(xí)的一本經(jīng)典的教材.8. small rtos 1.20 一套單片機(jī)嵌入式操作系統(tǒng),由陳明計(jì)開發(fā).9. WIFI driver from marvell website, 8.70 for gspi..10. WIFI driver from marvell website, 7.73 for sdio..11. 關(guān)于USB的相關(guān)芯片的應(yīng)用說明.12. 關(guān)于基本嵌入式系統(tǒng)介紹和c語(yǔ)言編程的書籍.13. 61編的12864程序 有的12864可能有問題.14. PLC控制日本安川伺服電機(jī)的源程序。控制方式為串口控制.15. 精品資料-嵌入式系統(tǒng)經(jīng)典教材 系統(tǒng)講解了嵌入式開發(fā).16. tms320c2812的flash驅(qū)動(dòng)程序.17. This is a document for CYCLONE Develop Kits type LJ-FN300 FPGANIOS. Wish this would help you to find.18. 基于NuCleus操作系統(tǒng)下的一個(gè)GUI界面.19. 用三星的44b0控制的zlg7290的源碼.20. 三星的44b0的完整啟動(dòng)程序 啟動(dòng)后讓幾個(gè)led閃爍.21. ID卡門禁系統(tǒng).22. PIC單片機(jī)產(chǎn)生警報(bào)聲的程序。頻率從1.8K-3.5K勻速增加.23. PCI總線操作的相關(guān)內(nèi)容.24. 一個(gè)電子表程序.25. msp430單片機(jī)的lcd顯示程序 可形成循壞顯示功能.26. 車輛檢測(cè)通過的電路原理圖.27. 電能計(jì)量芯片SA9904的讀寫程序.28. FS9315核心板和底板原理圖.29. FPGA.30. 這是is4002語(yǔ)音芯片的錄放音程序.31. 遠(yuǎn)程采集系統(tǒng)嵌入式WEB端java applet動(dòng)態(tài)曲線顯示采集量的代碼.32. GUI入門的好教材, 可以配套ARM使用, 內(nèi)含有一些地層的初級(jí)函數(shù)和硬件接口..33. 基于ATmega16的BC7281鍵盤顯示源碼,拿過來就 可以用.34. 基于ATMEGA16的時(shí)鐘芯片原代碼.35. 基于ATMEGA16的溫度傳感器原代碼.36. 基于ATmega16的12864液晶顯示源代碼.37. 基于ATMEGA16的NRF905無線通信的C程序源代碼.38. 基于ATMEGA16的AD轉(zhuǎn)換的C程序源代碼.39. 基于ATMEGA16的DA轉(zhuǎn)換的C程序源代碼.40. 基于ATMEGA16的步進(jìn)電機(jī)的驅(qū)動(dòng)程序.
上傳時(shí)間: 2013-06-18
上傳用戶:eeworm
保存到我的百度網(wǎng)盤 下載 51單片機(jī)輕松入門_勘誤(1).pdf 3.4M2019-07-26 15:23 第9章 模數(shù)轉(zhuǎn)換 -2019-07-26 15:23 第12章 接口程序 -2019-07-26 15:23 第20章 SD卡 -2019-07-26 15:23 第14章 精密電壓表.電流表.計(jì)數(shù)器.顯示器 -2019-07-26 15:23 第1章 入門 -2019-07-26 15:23 第7章 比機(jī)器與DataFlash存儲(chǔ)器 -2019-07-26 15:23 第15章 步進(jìn)電機(jī) -2019-07-26 15:23 第3章 定時(shí).中斷 -2019-07-26 15:23 教學(xué)視頻補(bǔ)充內(nèi)容(1).pdf 530KB2019-07-26 15:23 第18章 紅外通信 -2019-07-26 15:23 第10章 數(shù)模轉(zhuǎn)換 -2019-07-26 15:23 第5章 SPI通信 -2019-07-26 15:23 第11章 單片機(jī)小知識(shí) -2019-07-26 15:23 第6章 IIC通信 -2019-07-26 15:23 第13章 1602液晶 -2019-07-26 15:23 第21章 MP3播放器 -2019-07-26 15:23 第4章 串口通信 -2019-07-26 15:23 配套光盤(最新完整).rar 955.8M2019-07-26 15:23 第16章 頻率檢測(cè) -2019-07-26 15:23 第8章 PCA模塊 -2019-07-26 15:23 第2章 C語(yǔ)言 -2019-07-26 15:23 邏輯分析儀軟件_手冊(cè)_視頻 -2019-07-26 15:23 例程 -2019-07-26 15:23 51單片機(jī)輕松入門—基于STC15W4K系列.pdf
上傳時(shí)間: 2013-04-15
上傳用戶:eeworm
1.麥子智能手表結(jié)構(gòu)設(shè)計(jì) 課程及項(xiàng)目介紹.mp4 2.ID外觀分析1.mp4 3.關(guān)鍵器件選型.mp4 4.產(chǎn)品結(jié)構(gòu)方案設(shè)計(jì).mp4 5.表殼設(shè)計(jì).mp4 6.機(jī)芯設(shè)計(jì).mp4 7.PCB結(jié)構(gòu)要素圖設(shè)計(jì).mp4 8.2D工程圖設(shè)計(jì)及項(xiàng)目難點(diǎn)分析.mp4 智能手表結(jié)構(gòu)設(shè)計(jì)-課件.rar
標(biāo)簽: 模
上傳時(shí)間: 2013-05-17
上傳用戶:eeworm
包括如下版本: Arduino IDE 1.8.5 Arduino IDE 1.8.4 Arduino IDE 1.8.3 Arduino IDE 1.8.2 Arduino IDE 1.8.1 Arduino IDE 1.8.0 Arduino IDE 1.6.9 Arduino IDE 1.6.8 Arduino IDE 1.6.7 Arduino IDE 1.6.6 Arduino IDE 1.6.5 Arduino IDE 1.6.4 Arduino IDE 1.6.3 Arduino IDE 1.6.13 Arduino IDE 1.6.12 Arduino IDE 1.6.11 Arduino IDE 1.6.10 Arduino IDE 1.6.0 Arduino IDE 1.5.8 Arduino IDE 1.5.6-r2 Arduino IDE 1.0.6 Arduino IDE 1.0.5 packages.zip
上傳時(shí)間: 2013-06-17
上傳用戶:eeworm
隨著電力電子技術(shù)的發(fā)展,交流電源系統(tǒng)的電能質(zhì)量問題受到越來越多的關(guān)注。傳統(tǒng)的整流環(huán)節(jié)廣泛采用二極管不控整流和晶閘管相控整流電路,向電網(wǎng)注入了大量的諧波及無功,造成了嚴(yán)重的污染。提高電網(wǎng)側(cè)功率因數(shù)以及降低輸入電流諧波成為一個(gè)研究熱點(diǎn)。功率因數(shù)校正技術(shù)是減小用電設(shè)備對(duì)電網(wǎng)造成的諧波污染,提高功率因數(shù)的一項(xiàng)有力措施。本文所做的主要工作包括以下幾部分: 1.分析了單位功率因數(shù)三相橋式整流的工作原理,這種整流拓?fù)鋸墓ぷ髟砩峡梢苑殖蓛刹糠郑汗β室驍?shù)補(bǔ)償網(wǎng)絡(luò)和常規(guī)整流網(wǎng)絡(luò)。在此基礎(chǔ)上,為整流電路建立了精確的數(shù)學(xué)模型。 2.這種單位功率因數(shù)三相橋式整流的輸入電感是在額定負(fù)載下計(jì)算出的,當(dāng)負(fù)載發(fā)生變化時(shí),其功率因數(shù)會(huì)降低。針對(duì)這種情況,提出了一種新的控制方法。常規(guī)整流網(wǎng)絡(luò)向電網(wǎng)注入的諧波可以由功率因數(shù)補(bǔ)償網(wǎng)絡(luò)進(jìn)行補(bǔ)償,所以輸入功率因數(shù)相應(yīng)提高。負(fù)載消耗的有功由電網(wǎng)提供,補(bǔ)償網(wǎng)絡(luò)既不消耗有功也不提供任何有功。根據(jù)功率平衡理論,可以確定參考補(bǔ)償電流。雙向開關(guān)的導(dǎo)通和關(guān)斷由滯環(huán)電流控制確定。在這一方法的控制下,雙向開關(guān)工作在高頻下,因此輸入電感值相應(yīng)降低。仿真和實(shí)驗(yàn)結(jié)果都表明:新的控制方法下,負(fù)載變化時(shí),輸入電流仍接近于正弦,功率因數(shù)接近1。 3.根據(jù)IEEE-519標(biāo)準(zhǔn)對(duì)諧波電流畸變率的要求,為單位功率因數(shù)三相橋式整流提出了另一種控制方法。該方法綜合考慮單次諧波電流畸變率、總諧波畸變率、功率因數(shù)、有功消耗等性能指標(biāo),并進(jìn)行優(yōu)化,推導(dǎo)出最優(yōu)電流補(bǔ)償增益和相移。將三相負(fù)載電流通過具有最優(yōu)電流補(bǔ)償增益和相移的電流補(bǔ)償濾波器,得到補(bǔ)償后期望的電網(wǎng)電流,驅(qū)動(dòng)雙向開關(guān)導(dǎo)通和關(guān)斷。仿真和實(shí)驗(yàn)都收到了滿意的效果,使這一整流橋可以工作在較寬的負(fù)載范圍內(nèi)。 4.單位功率因數(shù)三相橋式整流中直流側(cè)電容電壓隨負(fù)載的波動(dòng)而波動(dòng),為提高其動(dòng)、靜態(tài)性能,將簡(jiǎn)單自適應(yīng)控制應(yīng)用到了直流側(cè)電容電壓的控制中,并提出利用改進(jìn)的二次型性能指標(biāo)修改自適應(yīng)參數(shù)的方法,可以在實(shí)現(xiàn)對(duì)參考模型跟蹤的同時(shí)又不使控制增量過大,與常規(guī)的PI型簡(jiǎn)單自適應(yīng)控制相比在適應(yīng)律的計(jì)算中引入了控制量的增量和狀態(tài)誤差在k及k+1時(shí)刻的采樣值。利用該方法為直流側(cè)電壓設(shè)計(jì)了控制器,并進(jìn)行了仿真與實(shí)驗(yàn)研究,結(jié)果表明與PI型適應(yīng)律相比,新的控制器能提高系統(tǒng)的動(dòng)態(tài)響應(yīng)性能,負(fù)載變化時(shí)系統(tǒng)的魯棒性更強(qiáng)。
上傳時(shí)間: 2013-06-15
上傳用戶:WS Rye
本論文主要對(duì)無線擴(kuò)頻集成電路設(shè)計(jì)中的信道編解碼算法進(jìn)行研究并對(duì)其FPGA實(shí)現(xiàn)思路和方法進(jìn)行相關(guān)研究。 近年來無線局域網(wǎng)IEEE802.11b標(biāo)準(zhǔn)建議物理層采用無線擴(kuò)頻技術(shù),所以開發(fā)一套擴(kuò)頻通信芯片具有重大的現(xiàn)實(shí)意義。無線擴(kuò)頻通信系統(tǒng)與常規(guī)通信相比,具有很強(qiáng)的抗干擾能力,并具有信息蔭蔽、多址保密通信等特點(diǎn)。無線信道的特性較復(fù)雜,因此在無線擴(kuò)頻集成電路設(shè)計(jì)中,加入信道編碼是提高芯片穩(wěn)定性的重要方法。 在了解擴(kuò)頻通信基本原理的基礎(chǔ)上,本文提出了“串聯(lián)級(jí)聯(lián)碼+兩次交織”的信道編碼方案。串聯(lián)的級(jí)聯(lián)碼由外碼——(15,9,4)里德-所羅門(Reed-Solomon)碼,和內(nèi)碼-(2,1,3)卷積碼構(gòu)成,交織則采用交織深度為4的塊交織。重點(diǎn)對(duì)RS碼的時(shí)域迭代譯碼算法和卷積碼的維特比譯碼算法進(jìn)行了詳細(xì)的討論,并完成信道編譯碼方案的性能仿真及用FPGA實(shí)現(xiàn)的方法。 計(jì)算機(jī)仿真的結(jié)果表明,采用此信道編碼方案可以較好的改善現(xiàn)有仿真系統(tǒng)的誤符號(hào)率。 本論文的內(nèi)容安排如下:第一章介紹了無線擴(kuò)頻通信技術(shù)的發(fā)展?fàn)顟B(tài)以及國(guó)內(nèi)外開發(fā)擴(kuò)頻通信芯片的現(xiàn)狀,并給出了本論文的研究?jī)?nèi)容和安排。第二章主要介紹了擴(kuò)頻通信的基本原理,主要包括擴(kuò)頻通信的定義、理論基礎(chǔ)和分類,直接序列擴(kuò)頻通信方式的數(shù)學(xué)模型。第三章介紹了基本的信道編碼原理,信道編碼的分類和各自的特點(diǎn)。第四章給出了本課題選擇的信道編碼方案——“串聯(lián)級(jí)聯(lián)碼+兩次交織”,詳細(xì)討論了方案中里德-所羅門(Reed-Solomon)碼和卷積碼的基本原理、編碼算法和譯碼算法。最后給出編碼方案的實(shí)際參數(shù)。第五章對(duì)第四章提出的編碼方案進(jìn)行了性能仿真。第六章結(jié)合項(xiàng)目實(shí)際,討論了FPGA開發(fā)基帶擴(kuò)頻通信系統(tǒng)的設(shè)計(jì)思路和方法。首先對(duì)FPGA開發(fā)流程以及實(shí)際開發(fā)的工具進(jìn)行了簡(jiǎn)要的介紹,然后給出了擴(kuò)頻通信系統(tǒng)的總體設(shè)計(jì)。對(duì)發(fā)射和接收子系統(tǒng)中信道編碼、解碼等相關(guān)功能模塊的實(shí)現(xiàn)原理和方法進(jìn)行分析。第七章對(duì)論文的工作進(jìn)行總結(jié)。
標(biāo)簽: FPGA 無線擴(kuò)頻 信道編解 技術(shù)研究
上傳時(shí)間: 2013-07-07
上傳用戶:時(shí)代電子小智
本論文主要對(duì)無線擴(kuò)頻集成電路設(shè)計(jì)中的信道編解碼算法進(jìn)行研究并對(duì)其FPGA實(shí)現(xiàn)思路和方法進(jìn)行相關(guān)研究。 近年來無線局域網(wǎng)IEEE802.11b標(biāo)準(zhǔn)建議物理層采用無線擴(kuò)頻技術(shù),所以開發(fā)一套擴(kuò)頻通信芯片具有重大的現(xiàn)實(shí)意義。無線擴(kuò)頻通信系統(tǒng)與常規(guī)通信相比,具有很強(qiáng)的抗干擾能力,并具有信息蔭蔽、多址保密通信等特點(diǎn)。無線信道的特性較復(fù)雜,因此在無線擴(kuò)頻集成電路設(shè)計(jì)中,加入信道編碼是提高芯片穩(wěn)定性的重要方法。 在了解擴(kuò)頻通信基本原理的基礎(chǔ)上,本文提出了“串聯(lián)級(jí)聯(lián)碼+兩次交織”的信道編碼方案。串聯(lián)的級(jí)聯(lián)碼由外碼——(15,9,4)里德-所羅門(Reed-Solomon)碼,和內(nèi)碼-(2,1,3)卷積碼構(gòu)成,交織則采用交織深度為4的塊交織。重點(diǎn)對(duì)RS碼的時(shí)域迭代譯碼算法和卷積碼的維特比譯碼算法進(jìn)行了詳細(xì)的討論,并完成信道編譯碼方案的性能仿真及用FPGA實(shí)現(xiàn)的方法。 計(jì)算機(jī)仿真的結(jié)果表明,采用此信道編碼方案可以較好的改善現(xiàn)有仿真系統(tǒng)的誤符號(hào)率。 本論文的內(nèi)容安排如下:第一章介紹了無線擴(kuò)頻通信技術(shù)的發(fā)展?fàn)顟B(tài)以及國(guó)內(nèi)外開發(fā)擴(kuò)頻通信芯片的現(xiàn)狀,并給出了本論文的研究?jī)?nèi)容和安排。第二章主要介紹了擴(kuò)頻通信的基本原理,主要包括擴(kuò)頻通信的定義、理論基礎(chǔ)和分類,直接序列擴(kuò)頻通信方式的數(shù)學(xué)模型。第三章介紹了基本的信道編碼原理,信道編碼的分類和各自的特點(diǎn)。第四章給出了本課題選擇的信道編碼方案——“串聯(lián)級(jí)聯(lián)碼+兩次交織”,詳細(xì)討論了方案中里德-所羅門(Reed-Solomon)碼和卷積碼的基本原理、編碼算法和譯碼算法。最后給出編碼方案的實(shí)際參數(shù)。第五章對(duì)第四章提出的編碼方案進(jìn)行了性能仿真。第六章結(jié)合項(xiàng)目實(shí)際,討論了FPGA開發(fā)基帶擴(kuò)頻通信系統(tǒng)的設(shè)計(jì)思路和方法。首先對(duì)FPGA開發(fā)流程以及實(shí)際開發(fā)的工具進(jìn)行了簡(jiǎn)要的介紹,然后給出了擴(kuò)頻通信系統(tǒng)的總體設(shè)計(jì)。對(duì)發(fā)射和接收子系統(tǒng)中信道編碼、解碼等相關(guān)功能模塊的實(shí)現(xiàn)原理和方法進(jìn)行分析。第七章對(duì)論文的工作進(jìn)行總結(jié)。
標(biāo)簽: FPGA 無線擴(kuò)頻 信道編解 技術(shù)研究
上傳時(shí)間: 2013-07-18
上傳用戶:hbsunhui
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1