亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

1553B

  • 1553B總線協(xié)議中文版

    1553B總線協(xié)議中文版,歡迎大家下載!

    標(biāo)簽: 1553B 總線協(xié)議

    上傳時(shí)間: 2017-04-27

    上傳用戶(hù):xinzhch

  • 1553B曼徹斯特編解碼程序,用于總線通信

    1553B曼徹斯特編解碼程序,用于總線通信

    標(biāo)簽: 1553B 曼徹斯特 總線通信 編解碼

    上傳時(shí)間: 2013-12-13

    上傳用戶(hù):鳳臨西北

  • 1553B總線的協(xié)議芯片61580的開(kāi)發(fā)資料

    1553B總線的協(xié)議芯片61580的開(kāi)發(fā)資料

    標(biāo)簽: 1553B 61580 總線 協(xié)議芯片

    上傳時(shí)間: 2017-09-07

    上傳用戶(hù):youlongjian0

  • 1553B板卡的源代碼,只有購(gòu)買(mǎi)板卡才能得到的好資料

    1553B板卡的源代碼,只有購(gòu)買(mǎi)板卡才能得到的好資料

    標(biāo)簽: 1553B 板卡 源代碼

    上傳時(shí)間: 2017-09-11

    上傳用戶(hù):fxf126@126.com

  • 1553B編解碼程序 verilog 描述

    1553B編解碼程序 verilog 描述

    標(biāo)簽: verilog 1553B 編解碼 程序

    上傳時(shí)間: 2017-09-18

    上傳用戶(hù):ynzfm

  • 基于FPGA實(shí)現(xiàn)的1553B編解碼Verilog源代碼簡(jiǎn)介

    該文檔為基于FPGA實(shí)現(xiàn)的1553B編解碼Verilog源代碼簡(jiǎn)介資料,講解的還不錯(cuò),感興趣的可以下載看看…………………………

    標(biāo)簽: fpga 解碼 verilog

    上傳時(shí)間: 2021-10-16

    上傳用戶(hù):zhaiyawei

  • 基于1553B總線的接口設(shè)計(jì)與實(shí)現(xiàn)

    基于1553B總線的接口設(shè)計(jì)與實(shí)現(xiàn)這是一份非常不錯(cuò)的資料,歡迎下載,希望對(duì)您有幫助!

    標(biāo)簽: 1553B 總線 接口

    上傳時(shí)間: 2021-12-30

    上傳用戶(hù):slq1234567890

  • 1553B的編解碼源程序 和仿真程序

    1553B的編解碼源程序 和仿真程序

    標(biāo)簽: 編碼 解碼

    上傳時(shí)間: 2022-06-25

    上傳用戶(hù):

  • 1553B編解碼程序,Verilog描述.rar

    1553B編解碼程序,Verilog描述.rar 1553B編解碼程序,Verilog描述.rar

    標(biāo)簽: verilog

    上傳時(shí)間: 2022-06-27

    上傳用戶(hù):ttalli

  • 基于FPGA技術(shù)的星載高速?gòu)?fù)接器設(shè)計(jì)

    隨著空間科學(xué)任務(wù)的增加,需要處理的空間科學(xué)數(shù)據(jù)量激增,要求建立一個(gè)高速的空間數(shù)據(jù)連接網(wǎng)絡(luò).高速?gòu)?fù)接器作為空間飛行器星上網(wǎng)絡(luò)的關(guān)鍵設(shè)備,其性能對(duì)整個(gè)空間數(shù)據(jù)網(wǎng)絡(luò)的性能起著重要影響.該文闡述了利用先入先出存儲(chǔ)器FIFO進(jìn)行異步速率調(diào)整,應(yīng)用VHDL語(yǔ)言和可編程門(mén)陣列FPGA技術(shù),對(duì)多個(gè)信號(hào)源數(shù)據(jù)進(jìn)行數(shù)據(jù)打包、信道選通調(diào)度和多路復(fù)接的方法.設(shè)計(jì)中,用VHDL語(yǔ)言對(duì)高速?gòu)?fù)接器進(jìn)行行為級(jí)建模,為了驗(yàn)證這個(gè)模型,首先使用軟件進(jìn)行仿真,通過(guò)編寫(xiě)testbench程序模擬FIFO的動(dòng)作特點(diǎn),對(duì)程序輸入信號(hào)進(jìn)行仿真,在軟件邏輯仿真取得預(yù)期結(jié)果后,繼續(xù)設(shè)計(jì)硬件電路,設(shè)計(jì)出的實(shí)際電路實(shí)現(xiàn)了將來(lái)自?xún)蓚€(gè)不同速率的信源數(shù)據(jù)(1394總線數(shù)據(jù)和1553B總線數(shù)據(jù))復(fù)接成一路符合CCSDS協(xié)議的位流業(yè)務(wù)數(shù)據(jù).在實(shí)驗(yàn)調(diào)試中對(duì)FPGA的輸出數(shù)據(jù)進(jìn)行檢驗(yàn),同時(shí)對(duì)設(shè)計(jì)方法進(jìn)行驗(yàn)證.驗(yàn)證結(jié)果完全符合設(shè)計(jì)目標(biāo).應(yīng)用硬件可編程邏輯芯片F(xiàn)PGA設(shè)計(jì)高速?gòu)?fù)接器,大幅度提高了數(shù)據(jù)的復(fù)接速率,可應(yīng)用于未來(lái)的星載高速數(shù)據(jù)系統(tǒng)中,能夠完成在軌系統(tǒng)的數(shù)據(jù)復(fù)接任務(wù).

    標(biāo)簽: FPGA 星載 復(fù)接器

    上傳時(shí)間: 2013-07-17

    上傳用戶(hù):wfl_yy

主站蜘蛛池模板: 即墨市| 漠河县| 皮山县| 洪湖市| 长丰县| 石阡县| 印江| 上杭县| 宁蒗| 荣昌县| 车险| 和平县| 河曲县| 凤山市| 定边县| 虎林市| 安国市| 灵宝市| 吉林市| 平江县| 新巴尔虎左旗| 宜兴市| 深圳市| 中江县| 霍州市| 定南县| 洛阳市| 广昌县| 大渡口区| 民丰县| 南雄市| 新干县| 育儿| 贺兰县| 饶平县| 田阳县| 扎赉特旗| 建宁县| 喀什市| 寿阳县| 新蔡县|