亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

16位

  • 數(shù)字邏輯電路的ASIC設計.pdf.rar

    書名:數(shù)字邏輯電路的ASIC設計/實用電子電路設計叢書 作者:(日)小林芳直 著,蔣民 譯,趙寶瑛 校 出版社:科學出版社 原價:30.00 出版日期:2004-9-1 ISBN:9787030133960 字數(shù):348000 頁數(shù):293 印次: 版次:1 紙張:膠版紙 開本: 商品標識:8901735 編輯推薦 -------------------------------------------------------------------------------- 內容提要 -------------------------------------------------------------------------------- 本書是“實用電子電路設計叢書”之一。本書以實現(xiàn)高速高可靠性的數(shù)字系統(tǒng)設計為目標,以完全同步式電路為基礎,從技術實現(xiàn)的角度介紹ASIC邏輯電路設計技術。內容包括:邏輯門電路、邏輯壓縮、組合電路、Johnson計數(shù)器、定序器設計及應用等,并介紹了實現(xiàn)最佳設計的各種工程設計方法。 本書可供信息工程、電子工程、微電子技術、計算技術、控制工程等領域的高等院校師生及工程技術人員、研制開發(fā)人員學習參考。 目錄 -------------------------------------------------------------------------------- 第1章 ASIC=同步式設計=更高可靠性設計方法的實現(xiàn) 1.1 面向高性能系統(tǒng)的設計 1.2 同步電路的不足 1.3 同步電路設計 1.4 ASIC機能設計方法有待思考的地方 第2章 邏輯門電路詳解 2.1 邏輯門電路的最基本的知識 2.2 加法電路及其構成方法 2.3 其他輸入信號為3位的邏輯單元 2.4 復合邏輯門電路的調整 第3章 邏輯壓縮與奎恩·麥克拉斯基法 3.1 除去玻色項的方法 3.2 奎恩·麥克拉斯基法 第4章 組合電路設計 4.1 選擇器、解碼器、編碼器 4.2 比較和運算電路的設計 第5章 計數(shù)器電路的設計 5.1 計數(shù)器設計的基礎 5.2 各種各樣的計數(shù)器設計 5.3 LFSR(M系列發(fā)生器)的設計 第6章 江遜計數(shù)器 6.1 設計高可靠性的江遜計數(shù)器 6.2 沖刷順序的組成 第7章 定序器設計 7.1 定序器電路設計的基礎知識 7.2 把江遜計數(shù)器制作成狀態(tài)機 7.3 一比特熱位狀態(tài)機與江遜狀態(tài)機 7.4 跳躍動作的設計 第8章 定序器的高可靠化技術 8.1 高可靠性定序器概述 8.2 關注高可靠性江遜狀態(tài)機 第9章 定序器的應用設計 9.1 軟件處理與硬件處理 9.2 自動扶梯的設計 9.3 信號機的設計 9.4 數(shù)碼存錢箱的設計 9.5 數(shù)字鎖相環(huán)的設計 第10章 實現(xiàn)最佳設計的方法 10.1 如何杜絕運行錯誤的產生 10.2 16位乘法器的電路整定 10.3 冒泡分類器(bubble sorter)的電路設定 參考文獻

    標簽: ASIC 數(shù)字邏輯電路

    上傳時間: 2013-06-15

    上傳用戶:龍飛艇

  • 基于FPGA的OFDM基帶系統(tǒng)研究.rar

    近幾年來,OFDM(Orthogonal Frequency Division Multiplexing)技術引起了人們的廣泛注意,根據(jù)這項新技術,很多相關協(xié)議被提出來。其中WiMax(Wireless MetropolitanArea Networks)代表空中接口滿足IEEE 802.16標準的寬帶無線通信系統(tǒng),IEEE標準在2004年定義了空中接口的物理層(PHY),即802.16d協(xié)議。該協(xié)議規(guī)定數(shù)據(jù)傳輸采用突發(fā)模式,調制方式采用OFDM技術,傳輸速率較高且實現(xiàn)方便、成本低廉,已經成為首先推廣應用的商業(yè)化標準。 本文主要對IEEE802.16d OFDM系統(tǒng)物理層進行研究,并在XILINX公司的Virtexpro II芯片上實現(xiàn)了基帶算法。 首先討論了OFDM基本原理及其關鍵技術。根據(jù)IEEE802.16d OFDM系統(tǒng)的物理層發(fā)送端流程搭建了基帶仿真鏈路,利用MATLAB/SIMULINK仿真了OFDM系統(tǒng)在有無循環(huán)前綴(CP)、多徑數(shù)目不同等情況下的性能變化。由于同步算法和信道估計算法計算量都很大,為了找到適合采用FPGA實現(xiàn)的算法,分析了同步誤差和不同信道估計算法對接收信號的影響,并結合計算量的大小提出了一種新的聯(lián)合同步算法,以及得出了LS信道估計算法最適合802.16d系統(tǒng)的結論。 其次,完成了基帶發(fā)射機和接收機的FPGA硬件電路實現(xiàn)。為了使系統(tǒng)的時鐘頻率更高,采用了流水線的結構。設計中采用編寫Verilog程序和使用IP核相結合的辦法,實現(xiàn)了新的聯(lián)合同步算法,并且通過簡化結構,避免了信道估計算法中的繁瑣除法。利用ISE9. 2i和Modelsim6.Oc軟件平臺對程序進行設計、綜合和仿真,并將仿真結果和MATLAB軟件計算結果相對比。結果表明,采用16位數(shù)據(jù)總線可達到理想的精度。 最后,采用串口通信的方式對基帶系統(tǒng)進行了驗證。通過串口通信從功能上表明該系統(tǒng)確實可行。 關鍵詞:IEEE802. 16d; OFDM; 同步;信道估計;基帶系統(tǒng)

    標簽: FPGA OFDM 基帶

    上傳時間: 2013-07-31

    上傳用戶:1757122702

  • 智能人臉識別算法及其FPGA的實現(xiàn).rar

    人臉自動識別技術是模式識別、圖像處理等學科的一個最熱門研究課題之一。隨著社會的發(fā)展,各方面對快速有效的自動身份驗證的要求日益迫切,而人臉識別技術作為各種生物識別技術中最重要的方法之一,已經越來越多的受到重視。對于具有實時,快捷,低誤識率的高性能算法以及對算法硬件加速的研究也逐漸展開。 本文詳細分析了智能人臉識別算法原理,發(fā)展概況和前景,包括人臉檢測算法,人眼定位算法,預處理算法,PCA和ICA 算法,詳細分析了項目情況,系統(tǒng)劃分,軟硬件平臺的資源和使用。并在ISE軟件平臺上,用硬件描述語言(verilog HDL)對算法部分嚴格按照FPGA代碼風格進行了RTL 硬件建模,并對C++算法進行了優(yōu)化處理,通過仿真與軟件算法結果進行比對,評估誤差,最后在VirtexII Pro FPGA 上進行了綜合實現(xiàn)。 主要研究內容如下: 首先,對硬件平臺xilinx的VirtexII Pro FPGA 上的系統(tǒng)資源進行了描述和研究,對存儲器sdram,RS-232 串口,JTAG 進行了研究和調試,對Coreconnect的OPB總線仲裁機理進行了兩種算法的比較,RTL 設計,仿真和綜合。利用ISE和VC++軟件平臺,對verilog和C++算法進行同步比較測試,使每步算法對應正確的結果。對軟硬件平臺的合理使用使得在項目中能盡可能多的充分利用硬件資源,制板時正確選型,以及加快設計和調試進度。其次,對人臉識別算法流程中的人臉檢測,人眼定位,預處理,識別算法分別進行了比較研究,選取其中各自性能最好的一種算法對其原理進行了分析討論。人臉檢測采用adaboost 算法,因其速度和精度的綜合性能表現(xiàn)優(yōu)異。人眼定位采用小塊合并算法,因為它具有快速,準確,弱時實的特點。預處理算法采用直方圖均衡加平滑的算法,簡單,高效。 識別算法采用PCA 加ICA 算法,它能最大的弱化姿態(tài)和光照對人臉識別的影響。 最后,使用Verilog HDL 硬件描述語言進行算法的RTL 建模,在C++算法的基礎上,保證原來效果的前提下,根據(jù)FPGA 硬件特點對算法進行了優(yōu)化。視頻輸入輸出是人臉識別的前提,它提供FPGA 上算法需要處理的數(shù)據(jù),預處理算法在C++算法的基礎上進行了優(yōu)化,最大的減少了運算量,提高了運算速度,16 位計算器模塊使得在算法實現(xiàn)時可以根據(jù)系統(tǒng)要求,在FPGA的ip 核和自己設計的模塊之間選擇性能更好的一個來調用,F(xiàn)IFO的設計提供同步和異步時鐘域的數(shù)據(jù)緩存。設計在ISE和VC++軟件平臺同時進行,隨時對verilog和C++數(shù)據(jù)進行監(jiān)測和比對。全部設計模塊通過仿真,達到預定的性能要求,并在FPGA 上綜合實現(xiàn)。

    標簽: FPGA 人臉識別 算法

    上傳時間: 2013-07-13

    上傳用戶:李夢晗

  • 基于FPGA的變頻調速控制系統(tǒng)設計與實現(xiàn).rar

    如今電力電子電路的控制旨在實現(xiàn)高頻開關的計算機控制,并向著更高頻率、更低損耗和全數(shù)字化的方向發(fā)展。現(xiàn)場可編程門陣列器件(Field Programmable Gate Arrays)是近年來嶄露頭角的一類新型集成電路,它具有簡潔、經濟、高速度、低功耗等優(yōu)勢,又具有全集成化、適用性強,便于開發(fā)和維護(升級)等顯著優(yōu)點。與單片機和DSP相比,F(xiàn)PGA的頻率更高、速度更快,這些特點順應了電力電子電路的日趨高頻化和復雜化發(fā)展的需要。因此,在越來越多的領域中FPGA得到了日益廣泛的發(fā)展和應用。 本文提出了一種采用現(xiàn)場可編程門陣列(FPGA)器件實現(xiàn)數(shù)字化變頻調速控制系統(tǒng)的設計方案。該系統(tǒng)能產生三相六路正弦脈寬調制(SPWM)波形;調制頻率范圍為0~4KHZ,分7級控制;16位的速度控制分辨率;載波頻率分8級控制,最高可達24KHZ;系統(tǒng)接口兼容Intel系列和Motorola系列單片機;該系統(tǒng)控制簡單、精確,易修改,可現(xiàn)場編程;同時具有脈沖延時小、最小脈沖刪除、過壓和過流保護功能等特點,可應用于PWM變頻調速系統(tǒng)的全數(shù)字化控制。文中對方案的實現(xiàn)進行了詳細的論述,主要包括系統(tǒng)設計的理論分析,系統(tǒng)結構設計及在FPGA硬件上的實現(xiàn),最終驗證了該控制系統(tǒng)的可行性和有效性。 數(shù)字化設計是本系統(tǒng)的特點,系統(tǒng)最終生成的三相SPWM脈沖是基于三相正弦調制波和三角載波比較得到的。設計時,充分結合FPGA器件的結構特點,利用一種改進結構的數(shù)字控制振蕩器(NCO)來產生正弦波樣本,在一定程度上解決了傳統(tǒng)NCO產生正弦波的精度和頻率相互制約的問題;把分時復用數(shù)字通信原理結合到系統(tǒng)的設計中,設計出分時運算電路,使得系統(tǒng)在同步時鐘下,生成三相正弦調制波而不影響系統(tǒng)的速度,同三角載波邏輯比較后,最終得到三相SPWM脈沖序列。

    標簽: FPGA 變頻調速控制 系統(tǒng)設計

    上傳時間: 2013-07-05

    上傳用戶:duoshen1989

  • 基于ARM處理器的數(shù)據(jù)采集系統(tǒng)設計

    在現(xiàn)代工業(yè)測控領域,人們對數(shù)據(jù)采集的要求越來越高;不僅要求高速、高精度還要求采集設備便攜化、網絡化和智能化,此外還需要友好的人機界面。傳統(tǒng)的8/16位單片機因資源極度受限,難以滿足上述要求;而PCI或ISA數(shù)據(jù)采集卡,則存在著安裝麻煩、價格昂貴且電磁兼容性差等缺點。32位嵌入式微處理器的出現(xiàn)很好地解決了上述矛盾,本文的研究正是基于ARM的嵌入式數(shù)據(jù)采集系統(tǒng)的設計。 本文以齒輪箱或機械轉軸的振動信號為采集對象設計了基于ARM處理器和嵌入式Linux的數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)硬件平臺以S3C2410主控板和自行研制的振動信號調理板為核心,在此基礎上擴展了UART、RS485、USB、TCP/IP以及單總線通信接口,適應多種條件下的數(shù)據(jù)傳輸。同時系統(tǒng)提供了LCD顯示和觸摸屏輸入模塊,具備良好的人機交互功能。軟件方面,搭建Linux交叉開發(fā)環(huán)境,實現(xiàn)了基于Linux操作系統(tǒng)的Bootloader的移植。最后,根據(jù)課題需要,完成了A/D采樣和單總線驅動程序的設計。 本嵌入式數(shù)據(jù)采集系統(tǒng)存儲容量大,硬件接口豐富,軟件資源配置靈活,設計方案具有很好的通用性和可擴展性。

    標簽: ARM 處理器 數(shù)據(jù)采集 系統(tǒng)設計

    上傳時間: 2013-05-28

    上傳用戶:D&L37

  • 基于ARM的多對象遠程抄表系統(tǒng)集中器的設計與實現(xiàn)

    智能電表、水表、煤/燃氣表、熱量表等大量地出現(xiàn)在人們的生活中,同時這些儀表的抄錄工作變得越來越煩瑣,工作量大,工作效率低,不僅給用戶帶來不便,而且會存在漏抄、誤抄、估抄的現(xiàn)象。隨著電子技術、通信技術和計算機技術的飛速發(fā)展,人工抄表已經逐步被自動抄表所代替。 集中器是一個數(shù)據(jù)集中處理器,是多對象自動抄表系統(tǒng)的通信橋梁,負責對各智能表的數(shù)據(jù)進行采集、存儲和管理,及時有效地向上位機傳輸數(shù)據(jù)并執(zhí)行上位機發(fā)送的指令。提高多對象集中器數(shù)據(jù)處理能力,有效完成上下行通信是多對象自動抄表系統(tǒng)AMRS(Automation Meter Reading System)目前需要解決的關鍵問題。 本文針對多對象集中器這樣一個較復雜的通信與控制系統(tǒng),提出采用32位的高性能嵌入式微處理器。32位ARM9微處理器處理速度快、硬件性能高、低功耗、低成本,集成了相當多的硬件資源,硬件的擴展和設計大大簡化,ARM9(S3C2410)為工業(yè)級芯片,抗干擾能力強,能夠適應運行現(xiàn)場的較惡劣環(huán)境,8/16位微控制器運算能力有限,對于較復雜的通信與控制算法難以順利完成;硬件平臺依賴性強,不利于軟件的開發(fā)、升級與移植;在缺乏多任務調度機制的情況下,應用軟件不僅實現(xiàn)難度大,且可靠性難以保證。 本文首先對多對象遠程抄表系統(tǒng)的總體結構進行研究,主要研究了多對象遠程抄表系統(tǒng)中集中器的軟件和硬件實現(xiàn),對硬件資源進行了外圍擴展,對S3C2410微處理器芯片的外圍硬件進行了擴展設計,使之具備了滿足使用需求的最小系統(tǒng)硬件資源,包括時鐘、復位、電源、外圍存儲、LCD、RS-485通信模塊、CAN通信模塊等電路設計。實時時鐘為多對象集中器定時抄表提供時間標準;電源電路為多對象集中器系統(tǒng)提供穩(wěn)定電源;看門狗電路的設計保證多對象集中器系統(tǒng)可靠運行,防止系統(tǒng)死機;數(shù)據(jù)存儲器主要用于存儲參數(shù)、變量、集中器自身的參數(shù),負責智能表的參數(shù)以及智能表用量等。上行通道即多對象集中器與上位機之間的通信線路,采用CAN現(xiàn)場總線進行通信;下行通道即多對象集中器與智能表之間的通信,采用RS-485總線進行通信。軟件設計上,主要針對多對象集中器的數(shù)據(jù)存儲功能和串行通訊功能進行程序編寫。基于ARM的多對象遠程抄表系統(tǒng)集中器可以實現(xiàn)多對象遠程抄表,提高了數(shù)據(jù)處理能力,有效完成了上下行通信,可靠性強,穩(wěn)定性高,結構簡單。

    標簽: ARM 對象 遠程抄表系統(tǒng) 集中器

    上傳時間: 2013-06-07

    上傳用戶:heminhao

  • 基于ARM的智能家居控制系統(tǒng)

    近年來,隨著電子技術的發(fā)展,消費電子產品(Consumer Electronics)已與計算機(Computer)、通信(Communication)兩項產品的技術結合在一起,成為目前所統(tǒng)稱的3C產品,并使家用電子電器產品步向智能家居的方向。但是目前大多數(shù)智能家居系統(tǒng)其控制器一般由8位或16位的單片機控制,其控制功能比較簡單,很難實現(xiàn)網絡化和無線傳輸,對于未來的智能家居系統(tǒng)的擴展性也比較有限。本文針對目前國內智能家居系統(tǒng)的局限性,提出一種基于嵌入式處理器ARM平臺以及以太網和GPRS網絡通信技術的智能家居系統(tǒng),它不僅能對小區(qū)內住宅的安全狀況進行實時監(jiān)控,還能實現(xiàn)家用電器的遠程控制、“三表”(即水表、電表、燃氣表)的遠程抄送。同時該系統(tǒng)還提供了規(guī)范的串行通信接口,對于未來的系統(tǒng)的擴展提供了廣闊的空間。 本文首先詳細的介紹了ARM處理器及嵌入式操作系統(tǒng)uClinux的發(fā)展概況,接著討論了GPRS網絡通信技術的工作原理,最后給出了智能家居控制系統(tǒng)的硬件設計和軟件設計。該智能家居系統(tǒng)的硬件主要包括ARM主控模塊的選型、報警I/O電路設計、以太網接口電路設計、圖像處理模塊電路和“三表”的串行口電路組成。軟件上主要包括uClinux在S3C4510上的移植、圖像采集與壓縮程序、以太網驅動及通訊程序、RS-485串行接口程序、GPRS網絡通信程序和報警I/O接口程序。 該系統(tǒng)主要部分包括小區(qū)內住宅的安防監(jiān)控,GPRS無線智能家電的遠程控制和無線報警以及抄表的遠程傳送。利用當前較為成熟的GPRS技術和以太網實現(xiàn)對小區(qū)內用戶進行集中安防監(jiān)控與管理,同時給出了系統(tǒng)的功能和結構以及硬件原理框圖和軟件設計思路及主要程序。

    標簽: ARM 智能家居控制系統(tǒng)

    上傳時間: 2013-07-12

    上傳用戶:haobin315

  • 基于ARM和μCOS-Ⅱ的嵌入式數(shù)據(jù)采集系統(tǒng)的研究

    隨著計算機技術的迅猛發(fā)展與后PC時代的到來,嵌入式系統(tǒng)已成為計算機領域的一個重要組成部分,并成為近年來新興的研究熱點。現(xiàn)今的嵌入式應用對嵌入式設備的性能提出了更高的要求,8/16位單片機所能提供的系統(tǒng)性能已經顯出不足。ARM7TDMI是一種高效,低功耗的RISC處理器。而S3C44BOX就是以該內核為核心的一款芯片,它集成了許多外圍設備,非常適合做嵌入式產品。 論文主要研究基于ARM處理器和μC/OS- II操作系統(tǒng)的嵌入式數(shù)據(jù)采集系統(tǒng)設計,主要內容包括以下幾方面: (1)介紹了ARM7 S3C44BOX體系結構和BootLoader的概念,并在參考開源BootLoader的基礎上進行了BootLoader的設計與實現(xiàn); (2)深入研究了μC/OS-II的概念、特點,分析了μC/OS-II在ARM處理器上移植所需的條件,并經過剪裁后成功移植到ARM處理器上: (3)介紹了AD、多串口擴展、LCD和鍵盤4個模塊的硬件工作原理,著重開發(fā)了這4個模塊的驅動程序,并通過實驗驗證了多串口擴展、LCD和鍵盤這3個模塊的工作穩(wěn)定性; (4)在ARM S3C44BOX和μC/OS-II操作系統(tǒng)基礎上,設計了多任務來實現(xiàn)4通道的數(shù)據(jù)采集。經過對采集數(shù)據(jù)的分析和系統(tǒng)的運行,可以驗證本數(shù)據(jù)采集系統(tǒng)運行的高效性和穩(wěn)定性。

    標簽: ARM COS 嵌入式 數(shù)據(jù)采集系統(tǒng)

    上傳時間: 2013-06-05

    上傳用戶:sk5201314

  • 基于ARM和μCOS-Ⅱ的智能直流校驗表的研制

    目前國內的大多數(shù)通用直流電參數(shù)測量設備,精度等級一般為0.5級或0,2級,精度更高的測量儀表(校表)一般為0.1~0.05級。而數(shù)字儀表使用的CPU大多數(shù)仍采用8位或16位單片機,由于其處理速度慢,不易實現(xiàn)更多的功能。軟件上還是采用匯編語言編程,流程上沿用傳統(tǒng)的線性程序,不便于軟件的升級和維護。而國外高精度的測量設備往往價格很高。為了更好地滿足計算過程中準確性、精確性、快速性以及日后客戶對儀表功能上的升級要求,克服目前國內現(xiàn)行的直流電參數(shù)測量儀器存在的局限,同時獲得更高的性價比,本文在充分分析和吸收當前國內外數(shù)字儀表的先進技術和經驗后,研制了一種基于32位ARM和嵌入式實時操作系統(tǒng)μC/OS-Ⅱ的智能直流校驗表,精度已達到了0.05級,該儀器是目前國內直流電參數(shù)測量的最高性能儀器之一,可廣泛用于實驗室、計量院所、電力系統(tǒng)等部門作為0.1級、0.05級直流電壓、電流測量標準或現(xiàn)場檢測。 本文首先對直流表的各種測量功能和精度要求進行了分析,提出了儀器的總體框架和滿足測量精度要求的措施。本裝置硬件上采用ARM結構,以恩智浦公司的ARM微控制器(LPC2134)為控制核心,實現(xiàn)測量、校準、通信和顯示功能。軟件上則基于嵌入式實時操作系統(tǒng)μC/OS-Ⅱ進行了儀表的總體程序設計。 在介紹了對直流表硬件電路的設計及驅動程序的編寫后,再簡單闡述了μC/OS-Ⅱ的一些基本概念和在ARM微控制器(LPC2134)上的移植,并詳細介紹了基于μC/OS-Ⅱ平臺應用程序的任務劃分,在設計了全部程序后,探討了誤差的分類和產生原因,并對實驗結果進行了分析。

    標簽: ARM COS 直流

    上傳時間: 2013-06-25

    上傳用戶:元宵漢堡包

  • MSP430系列Flash超低功耗16位單片機-胡大可

    一本學習MSP430單片機的絕好教程,一定是你想看的!

    標簽: Flash MSP 430 超低功耗

    上傳時間: 2013-07-12

    上傳用戶:R50974

主站蜘蛛池模板: 宣恩县| 辽阳市| 张北县| 保德县| 托里县| 邢台县| 宜良县| 柯坪县| 礼泉县| 常宁市| 马边| 呼伦贝尔市| 巩义市| 青海省| 上虞市| 斗六市| 隆昌县| 罗城| 娄烦县| 喜德县| 景宁| 太和县| 开鲁县| 淮安市| 深州市| 红原县| 吉木乃县| 贞丰县| 普兰县| 赤水市| 翁源县| 贺兰县| 高台县| 康保县| 阜新| 林甸县| 太仆寺旗| 灵宝市| 武邑县| 邯郸县| 武夷山市|