一個可用于多平臺的旋轉180度 jpg的源代碼。大家可以進一步的改進。
上傳時間: 2016-01-27
上傳用戶:731140412
這是一個簡單的步進電機的程序,用C51編寫,主要可以定時控制電機進行180度的旋轉
上傳時間: 2013-12-09
上傳用戶:二驅蚊器
此為MINI USB 5PIN 180度 直插直腳的規格書
上傳時間: 2015-05-21
上傳用戶:seatomo
2.54間距180度直插單排排母,可分為單排,雙排,三排,四排
標簽: 單排排母 單排母座圖紙 單排母座規格書 2.54排母規格書 2.54排母圖紙 180度直插排母 DIP直插母座 DIP直插排母 40PIN排母 40PIN排母圖紙 40P母座規格書
上傳時間: 2016-01-08
上傳用戶:1234lucy
2.54MM間距雙排180度DIP直插排母規格書,可分為單排,雙排,三排,四排等
標簽: 2.54間距雙排排母 雙排DIP排母 雙排直插母座 2.54雙排直插排母 2.54直插雙排母座 雙排排母規格書 雙排DIP排母圖紙 Female Header Drawing
上傳時間: 2016-01-08
上傳用戶:1234lucy
180度單排雙塑排針公針規格書圖紙,可分為單排,雙排,三排,四排
標簽: 180度單排雙塑排針 直插雙塑排針 DIP雙塑排針 DIP加高排針 DIP加高排針 DIP加高公針 DIP加高加塑公針 DIP加塑排針 180度單排加高排針
上傳時間: 2016-01-08
上傳用戶:1234lucy
180度雙塑排針,180度雙塑公針,180度雙塑排針圖紙,180度雙塑公針圖紙,DIP雙塑直插排針,雙塑DIP180度公針,DIP雙排雙塑公針
標簽: 180度雙塑排針 180度雙塑公針 180度雙塑排針圖紙 180度雙塑公針圖紙 DIP雙塑直插排針 雙塑DIP180度公針 DIP雙排雙塑公針
上傳時間: 2016-01-08
上傳用戶:1234lucy
2.54mm單排針,單排雙塑,180度,H=1.5/2.0/2.5mm 2.54mm雙排針,雙排雙塑,180度,H=1.5/2.0/2.5mm 2.54mm單/雙排弱,90度,H=1.5/2.0/2.5mm 2.54mm單/雙排針,SMT,H=1.5/2.0/2.5mm 2.54mm單排雙塑,雙排雙塑,SMT,H=1.5/2.0/2.5mm 2.54mm三排針,90/180度,H=2.5mm 2.54mm單/雙排針,打K,H=1.5/2.0/2.5mm 2.54mm雙排針,90/180度,H=4.3mm 2.54mm雙排針,90/180度,H=7.4mm 2.54mm雙排針,雙塑,90度,塑寬=9.7mm,H=2.54mm 2.00mm排針系列: 2.00mm單排
標簽: SMD貼片排針 90度貼片排針 90度SMT排針 SMD PIN針 PH貼片排針 90度貼片排針 SMD針座
上傳時間: 2016-08-03
上傳用戶:sztfjm
本文以電機控制DSPTMS320LF2407為核心,結合相關外圍電路,運用新型SVPWM控制方法,設計電梯專用變頻器。為了達到電梯專用變頻器大轉矩、高性能的要求,在硬件上提高系統的實時性、抗干擾性和高精度性;在軟件上采用新型SVPWM控制方法,以消除死區的負面影響,另外單神經元PID控制器應用于速度環,對速度的調節作用有明顯改善。通過軟硬件結合的方式,改善電機輸出轉矩,使電梯控制系統的性能得到提高。 系統主電路主要由三部分組成:整流部分、中間濾波部分和逆變部分,分別用6RI75G-160整流橋模塊、電解電容電路和7MBP50RA120IPM模塊實現。并設計有起動時防止沖擊電流的保護電路,以及防止過壓、欠壓的保護電路。其中,對逆變模塊IPM的驅動控制是控制電路的核心,也是系統實現的主要部分。控制電路以DSP為核心,由IPM驅動隔離控制電路、轉速位置檢測電路、電流檢測電路、電源電路、顯示電路和鍵盤電路組成。對IPM驅動、隔離、控制的效果,直接影響系統的性能,反映了變頻器的性能,所以這部分是改善變頻器性能的關鍵部分。另外,本課題擬定的被控對象是永磁同步電動機(PMSM),要對系統實現SVPWM控制,依賴于轉子位置的準確、實時檢測,只有這樣,才能實現正確的矢量變換,準確的輸出PWM脈沖,使合成矢量的方向與磁場方向保持實時的垂直,達到良好的控制性能,因此,轉子位置檢測是提高變頻器性能的一個重要環節。 系統采用的控制方式是SVPWM控制。本文從SVPWM原理入手,分析了死區時間對SVPWM控制的負面作用,采用了一種新型SVPWM控制方法,它將SVPWM的180度導通型和120度導通型結合起來,從而達到既可以消除死區影響,又可以提高電源利用率的目的。另外,在速度調節環節,采用單神經元PID控制器,通過反復的仿真證明,在調速比不是很大的情況下,其對速度環的調節作用明顯優于傳統PID控制器。 通過實驗證明,系統基本上達到高性能的控制要求,適合于電梯控制系統。
上傳時間: 2013-05-21
上傳用戶:trepb001
在過去的十幾年間,FPGA取得了驚人的發展:集成度已達到1000萬等效門、速度可達到400~500MHz。隨著FPGA的集成度不斷增大,在高密度FPGA中,芯片上時鐘的分布質量就變得越來越重要。時鐘延時和時鐘相位偏移已成為影響系統性能的重要因素。現在,解決時鐘延時問題主要使用時鐘延時補償電路。 為了消除FPGA芯片內的時鐘延時,減小時鐘偏差,本文設計了內置于FPGA芯片中的延遲鎖相環,采用一種全數字的電路結構,將傳統DLL中的用模擬方式實現的環路濾波器和壓控延遲鏈改進為數字方式實現的時鐘延遲測量電路,和延時補償調整電路,配合特定的控制邏輯電路,完成時鐘延時補償。在輸入時鐘頻率不變的情況下,只需一次調節過程即可完成輸入輸出時鐘的同步,鎖定時間較短,噪聲不會積累,抗干擾性好。 在Smic0.18um工藝下,設計出的時鐘延時補償電路工作頻率范圍從25MHz到300MHz,最大抖動時間為35ps,鎖定時間為13個輸入時鐘周期。另外,完成了時鐘相移電路的設計,實現可編程相移,為用戶提供與輸入時鐘同頻的相位差為90度,180度,270度的相移時鐘;時鐘占空比調節電路的設計,實現可編程占空比,可以提供占空比為50/50的時鐘信號;時鐘分頻電路的設計,實現頻率分頻,提供1.5,2,2.5,3,4,5,8,16分頻時鐘。
上傳時間: 2013-07-06
上傳用戶:LouieWu