亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

34

  • 動態可重構FPGA的布局布線算法研究

    可編程邏輯芯片特別是現場可編程門陣列(Field-Programmable Gate Array,FPGA)芯片的快速發展,使得新的芯片能夠根據具體應用動態地調整結構以獲得更好的性能,這類芯片稱為動態可重構FPGA芯片(Dynamically ReconfigurableFPGA,DRFPGA)。然而,使用這類芯片構建的可重構系統在實際應用前還有許多問題需要解決。一個基本的問題就是動態可重構FPGA芯片中的可重構功能單元(Reconfigurable Functional Unit,RFU)的模塊布局問題和模塊間的布線問題。 本文從基本的FPGA芯片結構和CAD算法談起,介紹了可重構計算的概念,建立了可重構計算系統模型和動態可重構FPGA芯片模型,在此模型上提出一個基于劃分和時延驅動的在線布局算法,和一個基于Pathfinder協商擁塞算法的布線算法,來解決動態可重構FPGA芯片的布局和布線問題。由硬件描述語言(Hardware Description Language,HDL)描述的電路首先被劃分成有限數目的層,然后將這些電路層布局到芯片的每一層,同時確保關鍵路徑的時延最小。實驗結果表明,布局算法與傳統的布局算法(或者文獻[37]中的算法)相比,在時延上平均減少27%,在線長上平均減少34%(或者11%),在運行時間上平均減少42%(或者97%)。布線算法與傳統的布線算法相比,能夠將線長降低26%,將水平通道寬度降低27%,顯示出較高的性能。

    標簽: FPGA 動態可重構 布局布線 算法研究

    上傳時間: 2013-05-24

    上傳用戶:Neoemily

  • MENTOR_EE2005_SP3_官方教材

    MENTOR_EE2005_SP3_官方教材 準備開始使用Expedition Enterprise..........................................................................5 1.1 練習數據準備.........................................................................................................5 1.2 EE用戶界面介紹....................................................................................................5 2. 原理圖輸入工具DxDesigner的基本操作和配置.......................................................7 2.1 選擇和激活練習項目.............................................................................................7 2.2 打開原理圖.............................................................................................................8 2.3 項目配置.................................................................................................................8 2.4 基本操作...............................................................................................................11 3. 開始原理圖設計.........................................................................................................14 3.1 新建原理圖頁.......................................................................................................14 3.2 放置器件...............................................................................................................14 3.3 放置Net以及BUS.................................................................................................17 3.4 使用CSE(Connectivity Spreadsheet Editor) .........................................18 3.5 Expedition Cell Preview ..................................................................................21 3.6 查找網絡和器件...................................................................................................22 4. 把原理圖數據轉換為PCB數據以及數據更新.........................................................23 4.1 查找原理圖中的錯誤...........................................................................................23 4.2 器件Package錯誤,建庫錯誤...........................................................................25 4.3 把CDB數據Forward到Expedition中...............................................................26 4.4 ECO-工程更改...................................................................................................28 5. Expedition用戶界面和常用操作介紹.......................................................................30 5.1 Expedition PCB用戶界面.................................................................................30 5.2 常用操作...............................................................................................................34 6. 設計規則輸入及管理-CES......................................................................................

    標簽: MENTOR_EE 2005 SP 教材

    上傳時間: 2013-06-04

    上傳用戶:ccsp11

  • dxp09常用庫元件

    dxp09元件庫

    標簽: dxp 09 庫元件

    上傳時間: 2014-01-13

    上傳用戶:gxm2052

  • 嵌入式對話第4期

    學習嵌入式的很好的期刊

    標簽: 嵌入式對話

    上傳時間: 2014-01-03

    上傳用戶:sclyutian

  • 模電的學習重點

    模電愛好者導航燈

    標簽: 模電

    上傳時間: 2013-12-21

    上傳用戶:wvbxj

  • 一種基于gm_ID方法設計的可變增益放大器

    提出了一種基于gm /ID方法設計的可變增益放大器。設計基于SMIC90nmCMOS工藝模型,可變增益放大器由一個固定增益級、兩個可變增益級和一個增益控制器構成。固定增益級對輸入信號預放大,以增加VGA最大增益。VGA的增益可變性由兩個受增益控制器控制的可變增益級實現。運用gm /ID的綜合設計方法,優化了任意工作范圍內,基于gm /ID和VGS關系的晶體管設計,實現了低電壓低功耗。為得到較寬的增益范圍,應用了一種新穎的偽冪指函數。利用Cadence中spectre工具仿真,結果表明,在1.2 V的工作電壓下,具有76 dB的增益,控制電壓范圍超過0.8 V,帶寬范圍從34 MHz到183.6 MHz,功耗為0.82 mW。

    標簽: gm_ID 可變增益放大器

    上傳時間: 2013-11-10

    上傳用戶:笨小孩

  • protel99sePCB操作快捷鍵大全

    有了這些方便多了

    標簽: protel sePCB 99 操作

    上傳時間: 2013-12-10

    上傳用戶:bcjtao

  • 中興EDA手冊cadence allegro教程

    allegro教程,給有需要的人士!

    標簽: cadence allegro EDA 中興

    上傳時間: 2014-10-30

    上傳用戶:nshark

  • PCB封裝手冊詳解

        集成電路封裝不僅起到集成電路芯片內鍵合點與外部進行電氣連接的作用,也為集成電路芯片提供了一個穩定可靠的工作環境,對集成電路芯片起到機械或環境保護的作用,從而集成電路芯片能夠發揮正常的功能,并保證其具有高穩定性和可靠性。總之,集成電路封裝質量的好壞,對集成電路總體的性能優劣關系很大。因此,封裝應具有較強的機械性能、良好的電氣性能、散熱性能和化學穩定性。

    標簽: PCB 封裝

    上傳時間: 2013-11-30

    上傳用戶:lhc9102

  • 用單層PCB設計超低成本混合調諧器

    今天,電視機與視訊轉換盒應用中的大多數調諧器采用的都是傳統單變換MOPLL概念。這種調諧器既能處理模擬電視訊號也能處理數字電視訊號,或是同時處理這兩種電視訊號(即所謂的混合調諧器)。在設計這種調諧器時需考慮的關鍵因素包括低成本、低功耗、小尺寸以及對外部組件的選擇。本文將介紹如何用英飛凌的MOPLL調諧芯片TUA6039-2或其影像版TUA6037實現超低成本調諧器參考設計。這種單芯片ULC調諧器整合了射頻和中頻電路,可工作在5V或3.3V,功耗可降低34%。設計采用一塊單層PCB,進一步降低了系統成本,同時能處理DVB-T/PAL/SECAM、ISDB-T/NTSC和ATSC/NTSC等混合訊號,可支持幾乎全球所有地區標準。圖1為采用TUA6039-2/TUA6037設計單變換調諧器架構圖。該調諧器實際上不僅是一個射頻調諧器,也是一個half NIM,因為它包括了中頻模塊。射頻輸入訊號透過一個簡單的高通濾波器加上中頻與民間頻段(CB)陷波器的組合電路進行分離。該設計沒有采用PIN二極管進行頻段切換,而是采用一個非常簡單的三工電路進行頻段切換。天線阻抗透過高感抗耦合電路變換至已調諧的輸入電路。然后透過英飛凌的高增益半偏置MOSFET BF5030W對預選訊號進行放大。BG5120K雙MOSFET可以用于兩個VHF頻段。在接下來的調諧后帶通濾波器電路中,則進行信道選擇和鄰道與影像頻率等多余訊號的抑制。前級追蹤陷波器和帶通濾波器的容性影像頻率補償電路就是專門用來抑制影像頻率。

    標簽: PCB 調諧器

    上傳時間: 2013-11-19

    上傳用戶:ryb

主站蜘蛛池模板: 德昌县| 桂林市| 赫章县| 盖州市| 佛学| 东阳市| 高邮市| 海城市| 鲜城| 邯郸县| 南乐县| 石河子市| 南华县| 新巴尔虎左旗| 临西县| 曲水县| 洛阳市| 满城县| 博客| 苍山县| 方城县| 博客| 上林县| 贵定县| 荔波县| 尖扎县| 察隅县| 都江堰市| 宁陕县| 清苑县| 当雄县| 宁都县| 图木舒克市| 襄城县| 余庆县| 保靖县| 香格里拉县| 长海县| 社会| 永靖县| 甘肃省|