內(nèi)容簡介:《通信電路原理》是1989年高等教育出版社出版的“通信電路原理”的修訂版。隨著通信系統(tǒng)的集成化、數(shù)字化,移動化和多媒體化,對組成通信系統(tǒng)的電路提出了更高的要求。為反映這些變化,對第一版的內(nèi)容進(jìn)行了整合和增刪。全書共八章,包括緒論、濾波器、高頻放大器、非線性電路及其分析方法、正弦波振蕩器、調(diào)制與解調(diào)、鎖相環(huán)路和頻率合成技術(shù)。作者簡介:董在望,1937年10月出生于河北省,1960年7月清華大學(xué)無線電電子學(xué)系(現(xiàn)為電子工程系)通信專業(yè)本科畢業(yè),遂留校工作至今。現(xiàn)為清華大學(xué)電子工程系教授,博士生導(dǎo)師。曾任教育部電工課程教學(xué)指導(dǎo)委員會副主任、電子技術(shù)與線路課程教學(xué)指導(dǎo)小組組長。目錄:第1章緒論1.1通信系統(tǒng)的基本概念1.1.1通信系統(tǒng)的組成1.1.2通信系統(tǒng)的基本特性1.1.3通信系統(tǒng)的信道1.1.4通信系統(tǒng)中的信號1.1.5通信系統(tǒng)中的發(fā)送與接收設(shè)備1.2信號傳輸?shù)幕締栴}1.2.1信號通過線性系統(tǒng)1.2.2信號通過非線性系統(tǒng)1.2.3干擾1.3通信電路的基本形式1.4關(guān)于本書的內(nèi)容1.4.1關(guān)于信號變換的理論和技術(shù)1.4.2關(guān)于電路第2章濾波器2.1引言2.2濾波器的特性和分類2.2.1濾波器的特性2.2.2濾波器的分類2.3LC濾波器2.3.1LC串、并聯(lián)諧振回路2.3.2般LC濾波器2.4聲表面波濾波器2.5有源RC濾波器2.5.1構(gòu)成有源RC濾波器的單元電路2.5.2運算仿真法實現(xiàn)有源RC濾波器2.5.3級聯(lián)法實現(xiàn)有源RC濾波器(x)2.5.4自動校正有源RC濾波器(x)2.6抽樣數(shù)據(jù)濾波器(x)2.6.1抽樣數(shù)據(jù)單元電路2.6.2抽樣數(shù)據(jù)濾波器2.6.3連續(xù)域到離散域的映射2.7小結(jié)習(xí)題第3章高頻放大器第4章非線性電路及其分析方法第5章正弦波振蕩器第6章調(diào)制與解調(diào)第7章鎖相環(huán)路
標(biāo)簽: 通信電路
上傳時間: 2022-06-06
上傳用戶:jiabin
內(nèi)容提要第1章 機(jī)器學(xué)習(xí)概1.1 機(jī)器學(xué)習(xí)簡介 1.1.1 機(jī)器學(xué)習(xí)簡史 1.1.2 機(jī)器學(xué)習(xí)主要流派 1.2 機(jī)器學(xué)習(xí)、人工智1.2.1 什么是人工智能 1.2.2 什么是數(shù)據(jù)挖掘 1.2.3 機(jī)器學(xué)習(xí)、人工智1.3 典型機(jī)器學(xué)習(xí)應(yīng)用1.4 機(jī)器學(xué)習(xí)算法 1.5 機(jī)器學(xué)習(xí)的一般流程 第2章 機(jī)器學(xué)習(xí)基本2.1 統(tǒng)計分析2.1.1 統(tǒng)計基礎(chǔ)2.1.2 常見概率分布2.1.3 參數(shù)估計2.1.4 假設(shè)檢驗2.1.5 線性回歸2.1.6 邏輯回歸2.1.7 判別分析2.1.8 非線性模型2.2 高維數(shù)據(jù)降維2.2.1 主成分分析2.2.2 奇異值分解2.2.3 線性判別分析2.2.4 局部線性嵌入2.2.5 拉普拉斯特征映射2.3 特征工程 2.3.1 特征構(gòu)建2.3.2 特征選擇2.3.3 特征提取2.4 模型訓(xùn)練2.4.1 模型訓(xùn)練常見術(shù)語2.4.2 訓(xùn)練數(shù)據(jù)收集 2.5 可視化分析 2.5.1 可視化分析的作用2.5.2 可視化分析方法 2.5.3 可視化分析常用工2.5.4 常見的可視化圖表 2.5.5 可視化分析面臨的挑戰(zhàn)
標(biāo)簽: 機(jī)器學(xué)習(xí)
上傳時間: 2022-06-16
上傳用戶:
Modbus尋址Modbus地址通常是包含數(shù)據(jù)類型和偏移量的5 個或6 個字符值。第一個或前兩個字符決定數(shù)據(jù)類型,最后的四個字符是符合數(shù)據(jù)類型的一個適當(dāng)?shù)闹怠odbus主設(shè)備指令能將地址映射至正確的功能,以便發(fā)送到從站。1 Modbus主站尋址Modbus主設(shè)備指令支持下列Modbus地址:(1) 00001 至09999是離散輸出(線圈)。(2) 10001 至19999是離散輸入(觸點)。(3) 30001 至39999是輸入寄存器(通常是模擬量輸入)。(4) 40001 至49999是保持寄存器。所有Modbus地址均以1 為基位,表示第一個數(shù)據(jù)值從地址1 開始。有效地址范圍將取決于從站。不同的從站將支持不同的數(shù)據(jù)類型和地址范圍。2 Modbus從站尋址Modbus從站指令支持以下地址:(1) 000001 至000128 是實際輸出,對應(yīng)于Q0.0 ——Q15.7 。(2) 010001 至010128 是實際輸入,對應(yīng)于I 0.0 ——丨15.7 。(3) 030001 至030032 是模擬輸入寄存器,對應(yīng)于AIW0 至AIW2。(4) 040001 至04XXXX是保持寄存器,對應(yīng)于V 區(qū)。Modbus從站協(xié)議允許您對Modbus主站可訪問的輸入、輸出、模擬量輸入和保持寄存器( V 區(qū))的數(shù)量進(jìn)行限定。MBUS_INIT指令的參數(shù)MaxlQ 指定Modbus主站允許訪問的實際輸入或輸出( I 或Q) 的最大數(shù)量。MBUS_INIT指令的MaxAl 參數(shù)指定Modbus主站允許訪問的輸入寄存器( A 丨W)的最大數(shù)量。MBUS_INIT指令的MaxHold 參數(shù)指定Modbus主站允許訪問的保持寄存器(V 存儲區(qū)字)的最大數(shù)
上傳時間: 2022-06-21
上傳用戶:
1.創(chuàng)建一個新項目:激活Design Manager,在菜單File中選擇New Workspace,然后填入項目名稱expl。2.輸入網(wǎng)單文件:在Tools菜單中選擇TextEdit,輸入如下所示的網(wǎng)單文件。3.保存文件:將文件命名為expl.cir。4.對電路進(jìn)行模擬:在Tools菜單中選擇PspiceA/D,再在PspiceA/D的File菜單中選擇Open,打開已保存過的輸入文件expl.cir。5.檢查出錯:如果文件中出現(xiàn)了語法錯誤,PspiceA/D就會彈出錯誤提示框,并運行Message Viewer,告訴用戶錯誤信息。如果輸入文件沒有語法錯誤,PspiceA/D就顯示正確模擬的對話框,如圖3-3類似,從圖中可讀出電路標(biāo)題、元器件個數(shù)以及計算中所耗內(nèi)存信息。6.查看輸出文件:在File菜單中選擇Examine 0utput,就可以通過Text Editor來瀏覽輸出文件。輸出文件中的各節(jié)點電壓如下所示。由此可得出如下所示的靜態(tài)工作點參數(shù):Vw=2.9646V,Vow=7.1878-2.1919=4.9959V,Tg=Va/R.=2.1919/2.3=0.953mA。7.觀察輸出波形:在PspiceA/D的File菜單中選擇Run Probe,或者在Design Manager 中選擇Tools下的Probe,都可以調(diào)出Probe。Probe自動設(shè)置橫坐標(biāo),縱坐標(biāo)必須通過手動添加。在菜單Trace中選擇Add,在Add Traces對話框的Trace Expression中輸入V(6)/V(1),測量放大倍數(shù)。8.在Probe中,單擊Plot菜單下的Add YAxis,增加一個新縱軸。9.單擊Trace菜單下的Add,在Trace Expression中輸入V(1)/I(V1),測量輸入電阻,輸出曲線如圖2-2所示。
標(biāo)簽: pspice
上傳時間: 2022-07-02
上傳用戶:
HDMI系統(tǒng)架構(gòu)由信源端和接收端組成。某個設(shè)備可能有一個或多個HDMI輸入,一個或多個HDMI輸出。這些設(shè)備上,每個HDMI輸入都應(yīng)該遵循HDMI接收端規(guī)則,每個HDMI輸出都應(yīng)該遵循HDMl信源端規(guī)則。如圖3-1所示,HDMI線纜和連接器提供四個差分線對,組成TMDS數(shù)據(jù)和時鐘通道。這些通道用于傳遞視頻,音頻和輔助數(shù)據(jù)。另外,HDMl提供一個VESADDC通道。DDC是用于配置和在一個單獨的信源端和一個單獨的接收端交換狀態(tài)。可選擇的CEC在用戶的各種不同的音視頻產(chǎn)品中,提供高水平的控制功能。可選擇的HDMl 以太網(wǎng)和音頻返回(HEAO,在連接的設(shè)備中提供以太網(wǎng)兼容的網(wǎng)絡(luò)數(shù)據(jù)和一個和TMDS相對方向的音頻回返通道。音頻,視頻和輔助數(shù)據(jù)在三個TMDS數(shù)據(jù)通道中傳輸。一個TMDS時鐘,典型地是以視頻像素速率,在TMDS時鐘通道中傳輸,它被接收端做為一個頻率參考,用于對三個TMDS數(shù)據(jù)通道的數(shù)據(jù)復(fù)原。在信源端,TMDS編碼將每個TMDS數(shù)據(jù)的8比特數(shù)據(jù)轉(zhuǎn)換成10位的DC平衡的最小變換序列,串行地,以每個TMDS時鐘周期10位地,在差分線對上發(fā)送。視頻數(shù)據(jù),一個像素可以是24,30,36,48比特。視頻的默認(rèn)24比特色深,在等于像素時鐘的TMDS時鐘上傳遞。更高的色深使用相應(yīng)的更高的TMDS時鐘率。視頻格式 TMDS時鐘率低于25M(比如13.5M的480i/NTSC)可以使用重復(fù)像素發(fā)送的策略。視頻像素可以用RGBYCbCr4:4:4,YCbCr4:2:2格式編碼。為了在TMDS通道上發(fā)送音頻和輔助數(shù)據(jù),HDMI使用一個報文結(jié)構(gòu)。為了得到音頻和控制數(shù)據(jù)所需要的高可靠性,這個數(shù)據(jù)報文用BCH糾錯碼,使用特殊的差錯矯正,對發(fā)送的10位數(shù)據(jù)編碼。
標(biāo)簽: 接口
上傳時間: 2022-07-03
上傳用戶:
概述VK1628 是 1/5~1/8 占空比的 LED 顯示控制驅(qū)動電路。由 10 根段輸出、4 根柵輸出、3 根段/柵輸出,1 個顯示存儲器、控制電路、鍵掃描電路組成了一個高可靠性的單片機(jī)外圍 LED 驅(qū)動電路。串行數(shù)據(jù)通過4線串行接口輸入到 VK1628采用 SOP28 的封裝形式。功能特點1 CMOS 工藝2 低功耗3 多種顯示模式:設(shè)置選擇段和位的個數(shù)(4~7 位,10~13 段)4 鍵掃描:10×2 的矩陣5 8 個層次的亮度調(diào)節(jié)電路6 4 線串行接口7 內(nèi)置 RC 振蕩8 封裝形式為 SOP28
上傳時間: 2022-07-11
上傳用戶:zhanglei193
VIP專區(qū)-PCB源碼精選合集系列(10)資源包含以下內(nèi)容:1. Cadence_SPB16.2入門教程——PCB布線(三).2. Allegro中遇到的問題.3. Cadence_SPB16.2入門教程——PCB布線(一).4. Proteus的基本操作.5. Cadence_SPB16.2入門教程——PCB布線(二).6. PCB設(shè)計制造常見問題.7. Cadence_SPB16.2入門教程——輸出底片文件(一).8. Altium_Designer電子工程師培訓(xùn).9. pcb設(shè)計資料畢看.10. 熱轉(zhuǎn)印制PCB板中的打印設(shè)置.11. 10項protel常用設(shè)置.12. altium designer 10 正式版下載及安裝PDF.13. PADS Layout把非中心對稱封裝的元件坐標(biāo)導(dǎo)出所修改的Basic Scr.14. CH375評估板的原理圖和PCB及USB的PCB布線示例.15. cadence講義(清華大學(xué)微電子所).16. AD快捷鍵匯總.17. 240*128液晶的驅(qū)動電路(PCB).18. pcb經(jīng)驗(耗費多年整理于論壇).19. PCB設(shè)計要求簡介.20. PADS學(xué)習(xí)資料.21. 印刷電路板的設(shè)計過程.22. ipc7351標(biāo)準(zhǔn)介紹.23. Mark點(基準(zhǔn)點)設(shè)計規(guī)范.24. Altium Designer 6 三維元件庫建模教程.25. 印制電路板圖設(shè)計指南.26. 中興通訊硬件巨作:信號完整性基礎(chǔ)知識.27. 華為pcb培訓(xùn).28. ORCAD使用中常見問題匯集及答案.29. 簡述PCB線寬和電流關(guān)系.30. AltiumDesignerSummer9Build9破解.31. ORCAD基本問題集成.32. 射頻電路板設(shè)計技巧.33. PCB設(shè)計基礎(chǔ)知識(全 ).34. ORCAD原理圖中替換器件屬性.35. PCB設(shè)計時銅箔厚度,走線寬度和電流的關(guān)系.36. PADS9.0Demo.37. PCB元件封裝設(shè)計規(guī)范.38. DDR走線要點.39. 2007 Release Highlight CN.40. Genesis2000線路的處理步驟.
標(biāo)簽: 壓電器件
上傳時間: 2013-06-23
上傳用戶:eeworm
卷積碼是廣泛應(yīng)用于衛(wèi)星通信、無線通信等多種通信系統(tǒng)的信道編碼方式。Viterbi算法是卷積碼的最大似然譯碼算法,該算法譯碼性能好、速度快,并且硬件實現(xiàn)結(jié)構(gòu)比較簡單,是最佳的卷積碼譯碼算法。隨著可編程邏輯技術(shù)的不斷發(fā)展,使用FPGA實現(xiàn)Viterbi譯碼器的設(shè)計方法逐漸成為主流。不同通信系統(tǒng)所選用的卷積碼不同,因此設(shè)計可重配置的Viterbi譯碼器,使其能夠滿足多種通信系統(tǒng)的應(yīng)用需求,具有很重要的現(xiàn)實意義。 本文設(shè)計了基于FPGA的高速Viterbi譯碼器。在對Viterbi譯碼算法深入研究的基礎(chǔ)上,重點研究了Viterbi譯碼器核心組成模塊的電路實現(xiàn)算法。本設(shè)計中分支度量計算模塊采用只計算可能的分支度量值的方法,節(jié)省了資源;加比選模塊使用全并行結(jié)構(gòu)保證處理速度;幸存路徑管理模塊使用3指針偶算法的流水線結(jié)構(gòu),大大提高了譯碼速度。在Xilinx ISE8.2i環(huán)境下,用VHDL硬件描述語言編寫程序,實現(xiàn)(2,1,7)卷積碼的Viterbi譯碼器。在(2,1,7)卷積碼譯碼器基礎(chǔ)上,擴(kuò)展了Viterbi譯碼器的通用性,使其能夠?qū)Σ煌木矸e碼譯碼。譯碼器根據(jù)不同的工作模式,可以對(2,1,7)、(2,1,9)、(3,1,7)和(3,1,9)四種廣泛運用的卷積碼譯碼,并且可以修改譯碼深度等改變譯碼器性能的參數(shù)。 本文用Simulink搭建編譯碼系統(tǒng)的通信鏈路,生成測試Viterbi譯碼器所需的軟判決輸入。使用ModelSim SE6.0對各種模式的譯碼器進(jìn)行全面仿真驗證,Xilinx ISE8.2i時序分析報告表明譯碼器布局布線后最高譯碼速度可達(dá)200MHz。在FPGA和DSP組成的硬件平臺上進(jìn)一步測試譯碼器,譯碼器運行穩(wěn)定可靠。最后,使用Simulink產(chǎn)生的數(shù)據(jù)對本文設(shè)計的Viterbi譯碼器的譯碼性能進(jìn)行了分析,仿真結(jié)果表明,在同等條件下,本文設(shè)計的Viterbi譯碼器與Simulink中的Viterbi譯碼器模塊的譯碼性能相當(dāng)。
上傳時間: 2013-06-24
上傳用戶:myworkpost
#include<iom16v.h> #include<macros.h> #define uint unsigned int #define uchar unsigned char uint a,b,c,d=0; void delay(c) { for for(a=0;a<c;a++) for(b=0;b<12;b++); }; uchar tab[]={ 0xc0,0xf9,0xa4,0xb0,0x99,0x92,0x82,0xf8,0x80,0x90,
標(biāo)簽: AVR 單片機(jī) 數(shù)碼管
上傳時間: 2013-10-21
上傳用戶:13788529953
為了使音頻信號分析儀小巧可靠,成本低廉,設(shè)計了以2片MSP430F1611單片機(jī)為核心的系統(tǒng)。該系統(tǒng)將音頻信號送入八階巴特沃茲低通濾波器,對信號進(jìn)行限幅放大、衰減、電平位移、緩沖,并利用一單片機(jī)負(fù)責(zé)對前級處理后的模擬信號進(jìn)行采樣,將采集得到的音頻信號進(jìn)行4 096點基2的FFT計算,并對信號加窗函數(shù)提高分辨率,另一單片機(jī)負(fù)責(zé)對信號的分析及控制顯示設(shè)備。此設(shè)計精確的測量了音頻信號的功率譜、周期性、失真度指標(biāo),達(dá)到較高的頻率分辨率,并能將測量結(jié)果通過紅外遙控器顯示在液晶屏上。 Abstract: o make the audio signal analyzer cheaper, smaller and more reliable, this system sends the audio signal to the eight-order butterworth filter, and then amplifies, attenuates, buffers it in a limiting range, transfers the voltage level of the signal before utilizing two MSP430F1611 MCU to realize the audio analysis. One is charged for sampling and dealing with the processed audio signal collected by the 4096 point radix-2 FFT calculation and imposes the window function to improve the frequency resolution. The other one controls the display and realizes the spectrum, periodicity, power distortion analysis in high resolution which is displayed in the LCD screen through the infrared remote control.
上傳時間: 2013-12-11
上傳用戶:jasonheung
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1