專輯類-網絡及電腦相關專輯-114冊-4.31G -ASP.NET.2.0.入門經典-第4版-670頁-190.9M.pdf
上傳時間: 2013-07-23
上傳用戶:dianxin61
專輯類-網絡及電腦相關專輯-114冊-4.31G ipv6-4.7M-PDF.zip
上傳時間: 2013-04-24
上傳用戶:hxy200501
專輯類-網絡及電腦相關專輯-114冊-4.31G -ASP.NET.2.0.數據庫入門經典-第4版-409頁-35.6M.pdf
上傳時間: 2013-07-21
上傳用戶:yph853211
專輯類-網絡及電腦相關專輯-114冊-4.31G -ASP.NET.2.0.高級編程-第4版-1113頁-108.3M.pdf
上傳時間: 2013-05-26
上傳用戶:WS Rye
4-16V開關電源詳細設計 對開關電源設計沒有經驗的有幫助
上傳時間: 2013-05-26
上傳用戶:sk5201314
SPI接口實險,動態LED數據管顯示實驗。 1、程序通過SPI接口輸出數據到HC595芯片驅動LED數據管簡單顯示。 2、動態調度由片內定時器1中斷產生,中斷周期為5mS。 3、內部1 M晶振,程序采用單任務方式,軟件延時。 4、進行此實驗請插上JP1的所有8個短路塊,JP6(SPI_EN)短路塊。
上傳時間: 2013-06-30
上傳用戶:gokk
光伏陣列是光伏系統的重要組成部分,它決定了光伏系統的發電量,同時也是光伏系統成本的主要部分。因此合理配置光伏陣列,提高光伏陣列的利用效率一直是光伏系統設計的研究重點,也是降低光伏系統發電成本的重要措施。本文采用了可變電子負載現場測試方法,設計并研制出基于Philips公司的LPC2214的光伏陣列測試儀樣機。本文主要工作及創新在于: 1.在基于LPC2214測試控制部分的硬件電路設計中,為電壓和電流的采樣各設置了四路不同量程的采樣通道。采樣時系統自動選擇最合適的量程,提高電壓和電流大范圍測量時的精度; 2.通過對系統進行一次預采樣來確定光伏陣列的開路電壓和短路電流。預采樣的方法只需要使可變電子負載完成一次由阻值為零到阻值為無窮大的操作; 3.對測試得到的數據首先將電壓值進行從小到大的升序重組,其對應的電流值采用lagrange中值法對進行數字濾波處理,從而消除由于偶然出現的脈沖性干擾所引起的采樣值偏差; 4.對輔助電源、測試控制電路和液晶顯示進行了一體化的設計,使光伏陣列特性的測量和顯示可以在本測試儀上一次完成; 5.本測試儀樣機可以利用光伏陣列的數學模型以及測量的實時數據對光伏陣列的特性曲線進行預估和分析。 通過對光伏陣列進行實際測量,得到的實驗結果表明:該樣機測試系統運行穩定、攜帶方便、測量精度較高、一次完整的測試只需14ms左右,測試速度快,并且測量得到的伏安特性可以在液晶上直接以曲線的形式顯示,使測得的陣列特性更為直觀,能滿足工程應用的需要。
上傳時間: 2013-04-24
上傳用戶:fairy0212
隨著中國二代導航系統的建設,衛星導航的應用將普及到各個行業,具有自主知識產權的衛星導航接收機的研究與設計是該領域的一個研究熱點。在接收機的設計中,對于成熟技術將利用ASIC芯片進行批量生產,該芯片是專用芯片,一旦制造成型不能改變。但是對于正在研究的接收機技術,特別是在需要利用接收機平臺進行提高接收機性能研究時,利用FPGA通用可編程門陣列芯片是非常方便的。在FPGA上的研究成果,一旦成熟可以很方便的移植到ASIC芯片,進行批量生產。本課題就是基于FPGA研究GPS并行捕獲技術的硬件電路,著重進行了其中一個捕獲通道的設計和實現。 GPS信號捕獲時間是影響GPS接收機性能的一個關鍵因素,尤其是在高動態和實時性要求高的應用中或者對弱GPS信號的捕獲方面。因此,本文在滑動相關法基礎上引出了基于FFT的并行快速捕獲方法,采用自頂向下的方法對系統進行總體功能劃分和結構設計,并采用自底向上的方法對系統進行功能實現和驗證。 本課題以Xilinx公司的Spartan3E開發板為硬件開發平臺,以ISE9.2i為軟件開發平臺,采用Verilog HDL編程實現該系統。并利用Nemerix公司的GPS射頻芯片NJ1006A設計制作了GPS中頻信號產生平臺。該平臺可實時地輸出采樣頻率為16.367MHz的GPS數字中頻信號。 本課題主要是基于采樣率變換和FFT實現對GPS C/A碼的捕獲。該算法利用平均采樣的方法,將信號的采樣率降低到1.024 MHz,在低采樣率下利用成熟的1024點FFT IP核對C/A碼進行粗捕,給出GPS信號的碼相位(精度大約為1/4碼片)和載波的多普勒頻率,符合GPS后續跟蹤的要求。 同時,由于FFT算法是以資源換取時間的方法來提高GPS捕獲速度的,所以在設計時,合理地采用FPGA設計思想與技巧優化系統。基于實用性的要求,詳細的給出了基于FFT的GPS并行捕獲各個模塊的實現原理、實現結構以及仿真結果。并達到降低系統硬件資源,能夠快速、高效地實現對GPS C/A碼捕獲的要求。 本研究是導航研究所承擔的國家863課題“利用多徑信號提高GNSS接收機性能的新技術研究”中關于接收機信號捕獲算法的一部分,對接收機的設計具有一定的參考價值。
上傳時間: 2013-07-22
上傳用戶:user08x
軟件無線電思想的出現帶來了接收機實現方式的革新。隨著近年來軟件無線電理論和應用趨于成熟與完善,軟件無線電技術已經被越來越廣泛地應用于無線通信系統和電子測量測試儀器中。數字下變頻技術作為軟件無線電的核心技術之一,在頻譜分析儀中也得到了越來越普遍的應用。 本人參與的手持式頻譜分析儀項目采用的是中頻數字化實現方式,可滿足輕巧,可重配置和低功耗的需求。數字化中頻的關鍵部件數字下變頻器DDC采用的是Intersil公司的ISL5216,這個器件和高性能FPGA共同組成手持頻譜儀的數字信號處理前端。這個數字前端就手持頻譜分析儀來說存在一定的局限性,ISL5216的信號處理帶寬單通道為1 MHz,4個通道級聯為3MHz,未能滿足譜儀分析帶寬日益增加的需求;系統集成度不高,ISL5216的功能要是集成到FPGA,可進一步提高系統集成度,降低物料成本和系統功耗?;谝陨蟽蓚€方面的考慮,現正以手持頻譜分析儀項目為依托,基于Xilinx Spartan3A-DSP系列FPGA實現高速高處理帶寬的DDC。 本論文首先描述了數字下變頻基本理論和結構,對完成各級數字信號處理所涉及的數字正交變換、CORDIC算法、CIC、HB、多相濾波等關鍵算法做了適當介紹;然后介紹了當前主流FPGA的數字信號處理特性和其內部的DSP資源。接著詳細描述了數控振蕩器NCO、復數數字混頻器MIXER、5級CIC濾波器、5級HB濾波器和255階可編程FIR的設計和實現,并對各個模塊的不同實現方式作了對比和仿真測試數據作了分析。最后介紹了所設計DDC在手持頻譜分析儀中的主要應用。
上傳時間: 2013-04-24
上傳用戶:a155166
近年來,以FPGA為代表的數字系統現場集成技術取得了快速的發展,FPGA不但解決了信號處理系統小型化、低功耗、高可靠性等問題,而且基于大規模FPGA單片系統的片上可編程系統(SOPC)的靈活設計方式使其越來越多的取代ASIC的市場。傳統的通用信號處理系統使用DSP作為處理核心,系統的可重構型不強,FPGA解決了這一問題,并且現有的FPGA中,多數已集成DSP模塊,結合FPGA較強的信號并行處理特性使其與DSP信號處理能力差距很小。因此,FPGA作為處理核心的通用信號處理系統具有很強的可實施性。 @@ 基于上述要求,作者設計和完成了一個基于多FPGA的通用實時信號處理系統。該系統采用4片XC3SD1800A作為處理核心,使用DDR2 SDRAM高速存儲實時數據。作者通過全面的分析,設計了核心板、底板和應用板分離系統架構。該平臺能夠根據實際需求進行靈活的搭配,核心板之間的數據傳輸采用了LVDS(低電壓差分信號)技術,從而使得數據能夠穩定的以非常高的速率進行傳輸。 @@ 本系統屬于高速數字電路的設計范疇,因此必須重視信號完整性的設計與分析問題,作者根據高速電路的設計慣例和軟件輔助設計的方法,在分析和論證了阻抗控制、PCB堆疊、PCB布局布線等約束的基礎上,順利地完成了PCB繪制與調試工作。 @@ 作為系統設計的重要環節,作者還在文中研究了在系統設計過程中出現的電源完整性問題,并給出了解決辦法。 @@ LVDS高速數據通道接口和DDR2存儲器接口設計決定本系統的使用性能,本文基于所選的FPGA芯片進行了詳細的闡述和驗證。并結合系統的核心板和底板,完成了應用板,視頻圖像采集、USB、音頻、LCD和LED矩陣模塊顯示等接口的設計工作,對其中的部分接口進行了邏輯驗證。 @@ 經過測試,該通用的信號處理平臺具有實時性好、通用性強、可擴展和可重構等特點,能夠滿足當前一些信號處理系統對高速、實時處理的要求,可以廣泛應用于實時信號處理領域。通過本平臺的研究和開發工作,為進一步研究和設計通用、實時信號處理系統打下了堅實的基礎。 @@關鍵詞:通用實時信號處理;FPGA;信號完整性;DDR2;LVDS
上傳時間: 2013-05-27
上傳用戶:qiaoyue