亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

4通道

  • 實現UXGA解決方案的雙通道AD9884A設計準則

    借助AD9884A,利用一種雙芯片“乒乓”配置可以實現超過140 MHz的像素時鐘速率。雙芯片解決方案與交替像素采樣解決方案的不同之處在于,前者可以維持全速刷新率。雙通道AD9884A設計有多種實現方式。本應用筆記旨在讓用戶了解在實現這種乒乓配置時需要考慮的因素。相關變量包括布局和路由限制、時鐘選擇、圖形控制要求和最高速率要求等。

    標簽: 9884A UXGA 9884 AD

    上傳時間: 2013-10-28

    上傳用戶:448949

  • 2~4 GHz波段低噪聲放大器的仿真設計

    利用pHEMT工藝設計了一個2~4 GHz寬帶微波單片低噪聲放大器電路。本設計中采用了具有低噪聲、較高關聯增益、pHEMT技術設計的ATF-54143晶體管,電路采用二級級聯放大的結構形式,利用微帶電路實現輸入輸出和級間匹配,通過ADS軟件提供的功能模塊和優化環境對電路增益、噪聲系數、駐波比、穩定系數等特性進行了研究設計,最終使得該LNA在2~4 GHz波段內增益大于20 dB,噪聲小于1.2 dB,輸出電壓駐波比小于2,達到了設計指標的要求。

    標簽: GHz 波段 低噪聲放大器 仿真設計

    上傳時間: 2014-07-03

    上傳用戶:遠遠ssad

  • 基于AD9959的高精度多通道雷達信號源設計

    現代相控陣雷達為了保證空間功率合成精度需要高精度的雷達信號,設計實現了一種以AD9959為核心的高精度多通道雷達信號源。信號源利用多片AD9959產生32路正弦波、線性調頻以及相位編碼等多種信號形式,并設計采用AD8302對多路信號的幅度和相位進行檢測與調整。該信號源已應用實際工程中,現場實驗結果表明,該信號源系統產生的高頻信號頻率穩定度高、相位幅度一致性好,完全滿足對信號源的性能指標的要求。

    標簽: 9959 AD 高精度 多通道

    上傳時間: 2013-11-22

    上傳用戶:lo25643

  • 4-20mA轉RS485采集模塊

    4-20mA轉RS485采集模塊

    標簽: 485 20 mA RS

    上傳時間: 2013-10-28

    上傳用戶:6546544

  • 第4章 集成運算放大電路

    §4.1 概述 §4.2 集成運放中的電流源電路 §4.3 集成運放電路簡介 §4.4 集成運放的性能指標及低頻等效電路 §4.5 集成運放的種類及選擇 §4.6 集成運放的使用

    標簽: 集成運算 放大電路

    上傳時間: 2013-11-24

    上傳用戶:xuanchangri

  • 1149.4標準

    IEEE1149.4混合信號測試總線標準

    標簽: 1149.4 標準

    上傳時間: 2013-10-14

    上傳用戶:yuhaihua_tony

  • ISA總線多通道控制電路方案

    該電路集成了16路光耦隔離輸入電路和8路繼電器輸出電路,可在ISA總線的控制下完成數據信號、指令信號和電源信號的輸入輸出。實際應用結果表明,該多通道控制電路的信號分配傳輸頻率可達6.5 MHz,完全達到設計要求;該電路按國家軍用標準設計定型,在測試領域具有廣闊的應用前景。

    標簽: ISA 總線 多通道 控制電路

    上傳時間: 2013-11-24

    上傳用戶:zhangfx728

  • 高集成四通道工業控制應用的電壓輸出DAC

      Digital-to-analog converters (DACs) are prevalent inindustrial control and automated test applications.General-purpose automated test equipment often requiresmany channels of precisely controlled voltagesthat span several voltage ranges. The LTC2704 is ahighly integrated 16-bit, 4-channel DAC for high-endapplications. It has a wide range of features designed toincrease performance and simplify design.

    標簽: DAC 集成 四通道 工業

    上傳時間: 2013-11-22

    上傳用戶:元宵漢堡包

  • 適合過程控制應用的完全可編程通用模擬前端

      本電路針對過程控制應用提供一款完全可編程的通用模擬前端(AFE),支持2/3/4線RTD配置、帶冷結補償的熱電偶輸入、單極性和雙極性輸入電壓、4 mA至20 mA輸入,串行控制的8通道單刀單擲開關ADG1414用于配置選定的測量模式。

    標簽: 過程 控制應用 可編程 模擬前端

    上傳時間: 2013-10-23

    上傳用戶:taozhihua1314

  • 時鐘分相技術應用

    摘要: 介紹了時鐘分相技術并討論了時鐘分相技術在高速數字電路設計中的作用。 關鍵詞: 時鐘分相技術; 應用 中圖分類號: TN 79  文獻標識碼:A   文章編號: 025820934 (2000) 0620437203 時鐘是高速數字電路設計的關鍵技術之一, 系統時鐘的性能好壞, 直接影響了整個電路的 性能。尤其現代電子系統對性能的越來越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時鐘設計上面。但隨著系統時鐘頻率的升高。我們的系統設計將面臨一系列的問 題。 1) 時鐘的快速電平切換將給電路帶來的串擾(Crosstalk) 和其他的噪聲。 2) 高速的時鐘對電路板的設計提出了更高的要求: 我們應引入傳輸線(T ransm ission L ine) 模型, 并在信號的匹配上有更多的考慮。 3) 在系統時鐘高于100MHz 的情況下, 應使用高速芯片來達到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個系統所需要的電流增大, 發 熱量增多, 對系統的穩定性和集成度有不利的影響。 4) 高頻時鐘相應的電磁輻射(EM I) 比較嚴重。 所以在高速數字系統設計中對高頻時鐘信號的處理應格外慎重, 盡量減少電路中高頻信 號的成分, 這里介紹一種很好的解決方法, 即利用時鐘分相技術, 以低頻的時鐘實現高頻的處 理。 1 時鐘分相技術 我們知道, 時鐘信號的一個周期按相位來分, 可以分為360°。所謂時鐘分相技術, 就是把 時鐘周期的多個相位都加以利用, 以達到更高的時間分辨。在通常的設計中, 我們只用到時鐘 的上升沿(0 相位) , 如果把時鐘的下降沿(180°相位) 也加以利用, 系統的時間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時鐘分為4 個相位(0°、90°、180°和270°) , 系統的時間分辨就 可以提高為原來的4 倍(如圖1b 所示)。 以前也有人嘗試過用專門的延遲線或邏輯門延時來達到時鐘分相的目的。用這種方法產生的相位差不夠準確, 而且引起的時間偏移(Skew ) 和抖動 (J itters) 比較大, 無法實現高精度的時間分辨。 近年來半導體技術的發展, 使高質量的分相功能在一 片芯片內實現成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優異的時鐘 芯片。這些芯片的出現, 大大促進了時鐘分相技術在實際電 路中的應用。我們在這方面作了一些嘗試性的工作: 要獲得 良好的時間性能, 必須確保分相時鐘的Skew 和J itters 都 比較小。因此在我們的設計中, 通常用一個低頻、高精度的 晶體作為時鐘源, 將這個低頻時鐘通過一個鎖相環(PLL ) , 獲得一個較高頻率的、比較純凈的時鐘, 對這個時鐘進行分相, 就可獲得高穩定、低抖動的分 相時鐘。 這部分電路在實際運用中獲得了很好的效果。下面以應用的實例加以說明。2 應用實例 2. 1 應用在接入網中 在通訊系統中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時鐘分為4 個相位 數據, 與其同步的時鐘信號并不傳輸。 但本地接收到數據時, 為了準確地獲取 數據, 必須得到數據時鐘, 即要獲取與數 據同步的時鐘信號。在接入網中, 數據傳 輸的結構如圖2 所示。 數據以68MBös 的速率傳輸, 即每 個bit 占有14. 7ns 的寬度, 在每個數據 幀的開頭有一個用于同步檢測的頭部信息。我們要找到與它同步性好的時鐘信號, 一般時間 分辨應該達到1ö4 的時鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說, 系統時鐘頻率應在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對整個系統設計帶來很多的困擾。 我們在這里使用鎖相環和時鐘分相技術, 將一個16MHz 晶振作為時鐘源, 經過鎖相環 89429 升頻得到68MHz 的時鐘, 再經過分相芯片AMCCS4405 分成4 個相位, 如圖3 所示。 我們只要從4 個相位的68MHz 時鐘中選擇出與數據同步性最好的一個。選擇的依據是: 在每個數據幀的頭部(HEAD) 都有一個8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個相位的時鐘去鎖存數據, 如果經某個時鐘鎖存后的數據在這個指定位置最先檢測出這 個KWD, 就認為下一相位的時鐘與數據的同步性最好(相關)。 根據這個判別原理, 我們設計了圖4 所示的時鐘分相選擇電路。 在板上通過鎖相環89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時鐘: 用這4 個 時鐘分別將輸入數據進行移位, 將移位的數據與KWD 作比較, 若至少有7bit 符合, 則認為檢 出了KWD。將4 路相關器的結果經過優先判選控制邏輯, 即可輸出同步性最好的時鐘。這里, 我們運用AMCC 公司生產的 S4405 芯片, 對68MHz 的時鐘進行了4 分 相, 成功地實現了同步時鐘的獲取, 這部分 電路目前已實際地應用在某通訊系統的接 入網中。 2. 2 高速數據采集系統中的應用 高速、高精度的模擬- 數字變換 (ADC) 一直是高速數據采集系統的關鍵部 分。高速的ADC 價格昂貴, 而且系統設計 難度很高。以前就有人考慮使用多個低速 圖5 分相技術應用于采集系統 ADC 和時鐘分相, 用以替代高速的ADC, 但由 于時鐘分相電路產生的相位不準確, 時鐘的 J itters 和Skew 比較大(如前述) , 容易產生較 大的孔徑晃動(Aperture J itters) , 無法達到很 好的時間分辨。 現在使用時鐘分相芯片, 我們可以把分相 技術應用在高速數據采集系統中: 以4 分相后 圖6 分相技術提高系統的數據采集率 的80MHz 采樣時鐘分別作為ADC 的 轉換時鐘, 對模擬信號進行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號經過 緩沖、調理, 送入ADC 進行模數轉換, 采集到的數據寫入存儲器(M EM )。各個 采集通道采集的是同一信號, 不過采樣 點依次相差90°相位。通過存儲器中的數 據重組, 可以使系統時鐘為80MHz 的采 集系統達到320MHz 數據采集率(如圖6 所示)。 3 總結 靈活地運用時鐘分相技術, 可以有效地用低頻時鐘實現相當于高頻時鐘的時間性能, 并 避免了高速數字電路設計中一些問題, 降低了系統設計的難度。

    標簽: 時鐘 分相 技術應用

    上傳時間: 2013-12-17

    上傳用戶:xg262122

主站蜘蛛池模板: 阜宁县| 清镇市| 团风县| 靖西县| 波密县| 江口县| 荣昌县| 潞西市| 温宿县| 山阳县| 金坛市| 长垣县| 彩票| 康乐县| 青河县| 黄石市| 无棣县| 连南| 綦江县| 铅山县| 平江县| 达拉特旗| 洱源县| 嘉定区| 班玛县| 奈曼旗| 威海市| 独山县| 元江| 丰宁| 梅河口市| 南阳市| 文昌市| 华阴市| 沅陵县| 桦甸市| 黑山县| 博罗县| 金溪县| 天峻县| 象山县|