準(zhǔn)考證號(hào) 姓名 外國語成績 政治理論成績 業(yè)務(wù)課1成績 業(yè)務(wù)課2成績 總分 104416660000953 潘小梅 56 54 91 107 308
標(biāo)簽: 104416660000953 107 308 56
上傳時(shí)間: 2013-12-18
上傳用戶:daoxiang126
這是sqlite3.56的文檔。拿來給大家閱讀使用
上傳時(shí)間: 2013-12-24
上傳用戶:love_stanford
VIP專區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(56)資源包含以下內(nèi)容:1. 一個(gè)很好用的ARM調(diào)試代理,有了它你就可以不用再買ARM仿真器了.可以自己做一個(gè)了.2. 一種標(biāo)準(zhǔn).3. a gps program.4. ADS的安裝調(diào)似視頻教程.5. 包括:DSP定時(shí)器使用,DSP_DMA的使用,DSP_MCBSP的使用,GMSK基帶波形產(chǎn)生,學(xué)校學(xué)分績的計(jì)算.6. 本程序是用C 語言實(shí)實(shí)現(xiàn)模擬信號(hào)到數(shù)字信號(hào)的轉(zhuǎn)換,經(jīng)過驗(yàn)證..7. 用C語言實(shí)現(xiàn)LDC功能,有所改進(jìn),拿出來共享一下..8. 基于Plinps的SJA1000CAN總線控制器的CAN應(yīng)用開發(fā)程序.9. 基于菲利普的LPC2100的集成CAN控制器的應(yīng)用程序.10. 基于S3C44B0的嵌入式系統(tǒng)設(shè)計(jì)與開發(fā)實(shí)例詳解的部分源代碼.11. 基于S3C44B0x的嵌入式系統(tǒng)設(shè)計(jì)與開發(fā)實(shí)例詳解部分源代碼.12. 基于S3C44B0x的嵌入式系統(tǒng)設(shè)計(jì)與開發(fā)實(shí)例詳解部分源代碼.13. E680i腳本運(yùn)行器.14. 運(yùn)用protel99se,實(shí)現(xiàn)試驗(yàn)小板的原理圖設(shè)計(jì)、pcb板設(shè)計(jì).15. 1針對(duì)三星44B0的開發(fā)程序2對(duì)于網(wǎng)卡的驅(qū)動(dòng)程序3程序采用C語言編程4采用ARM指令集5全部代碼在 ADS1.2 中編譯調(diào)試.16. 1為LCM的驅(qū)動(dòng)程序 2采用匯編語言 3在WAVE6000編程軟件下編譯運(yùn)行.17. 自制JTAG調(diào)試代碼.18. 網(wǎng)上搜索到的時(shí)鐘芯片HYM8563的C51語言程序.19. 74hc595的C語音驅(qū)動(dòng)程序.20. 關(guān)于日本最著名的實(shí)時(shí)系統(tǒng)T-KERNEL的平臺(tái)下的AD鍵盤實(shí)現(xiàn)源碼.21. 基于I2C協(xié)議的讀寫程序,本人是用作IC卡讀卡器用的.22. 此二程序?yàn)镻IC和I2C實(shí)例程序.23. 包含一個(gè)完整的開發(fā)實(shí)例的源文件(包括LED驅(qū)動(dòng)),已經(jīng)通過編譯,供upsd3200開發(fā)參考..24. 包含一個(gè)完整的開發(fā)實(shí)例的源文件(包括adc,I2C,LCD,SPI,timer,LED),已經(jīng)通過編譯,供upsd3300開發(fā)參考..25. 學(xué)習(xí)FPGA CPLD的入門文檔.26. 這是一個(gè)基于ARM44B0X的串口實(shí)驗(yàn)程序..27. 關(guān)于dsPIC系列芯片乘法和除法運(yùn)算的詳細(xì)介紹.28. ZLG_LPC214x的USB固件程序C源碼。針對(duì)LPC214xLPC的USB設(shè)備控制器.29. arm-2410-文件系統(tǒng)額使用實(shí)例(1).30. arm-2410-文件系統(tǒng)額使用實(shí)例(2).31. 綜合微機(jī)通用總線、定時(shí)計(jì)數(shù)器、并行接口、中斷控制器等芯片等控制原理.32. MC68HC908EY16 LIN-BUS源碼(編譯環(huán)境:CodeWarriorV3.1).33. 一個(gè)很豐富的PID控制算法.34. 可錄放語音芯片ISD4003的放音驅(qū)動(dòng)程序.35. 三星44B0X原理圖資料.36. A six people s rushing replies an implement, use some s switches in toggle switch K0 ~ K5 is that ON.37. 該程序是在NIOS II環(huán)境下運(yùn)行的 使用LWIP協(xié)議棧實(shí)現(xiàn)了HTTP協(xié)議的接受請(qǐng)求 SOCKET編程.38. cpld fpga 一些應(yīng)用實(shí)例程序的源代碼..39. 剛剛學(xué)習(xí)CPLD的絕對(duì)有用.40. 一個(gè)LED顯示程序.
標(biāo)簽: 線性
上傳時(shí)間: 2013-04-15
上傳用戶:eeworm
2004年《電子零件e購指南》 56篇 pdf版
上傳時(shí)間: 2013-05-30
上傳用戶:eeworm
2004年《電子零件e購指南》 56篇 pdf版
上傳時(shí)間: 2013-07-22
上傳用戶:eeworm
專輯類-開關(guān)電源相關(guān)專輯-119冊(cè)-749M 雙電源切換電路圖-低壓-56頁-3.7M.pdf
上傳時(shí)間: 2013-06-24
上傳用戶:GeekyGeek
專輯類-器件數(shù)據(jù)手冊(cè)專輯-120冊(cè)-2.15G 2004年《電子零件e購指南》-56篇-79.8M-pdf版.zip
上傳時(shí)間: 2013-07-17
上傳用戶:13517191407
專輯類-元器件樣本專輯-116冊(cè)-3.03G 2004年《電子零件e購指南》-56篇-79.8M-pdf版.zip
上傳時(shí)間: 2013-04-24
上傳用戶:sssl
專輯類-EDA仿真相關(guān)專輯-56冊(cè)-2.30G 電子技術(shù)仿真實(shí)驗(yàn)教程-271頁-56.0M.pdf
上傳時(shí)間: 2013-07-10
上傳用戶:ryb
Hyperlynx仿真應(yīng)用:阻抗匹配.下面以一個(gè)電路設(shè)計(jì)為例,簡單介紹一下PCB仿真軟件在設(shè)計(jì)中的使用。下面是一個(gè)DSP硬件電路部分元件位置關(guān)系(原理圖和PCB使用PROTEL99SE設(shè)計(jì)),其中DRAM作為DSP的擴(kuò)展Memory(64位寬度,低8bit還經(jīng)過3245接到FLASH和其它芯片),DRAM時(shí)鐘頻率133M。因?yàn)轭l率較高,設(shè)計(jì)過程中我們需要考慮DRAM的數(shù)據(jù)、地址和控制線是否需加串阻。下面,我們以數(shù)據(jù)線D0仿真為例看是否需要加串阻。模型建立首先需要在元件公司網(wǎng)站下載各器件IBIS模型。然后打開Hyperlynx,新建LineSim File(線路仿真—主要用于PCB前仿真驗(yàn)證)新建好的線路仿真文件里可以看到一些虛線勾出的傳輸線、芯片腳、始端串阻和上下拉終端匹配電阻等。下面,我們開始導(dǎo)入主芯片DSP的數(shù)據(jù)線D0腳模型。左鍵點(diǎn)芯片管腳處的標(biāo)志,出現(xiàn)未知管腳,然后再按下圖的紅線所示線路選取芯片IBIS模型中的對(duì)應(yīng)管腳。 3http://bbs.elecfans.com/ 電子技術(shù)論壇 http://www.elecfans.com 電子發(fā)燒友點(diǎn)OK后退到“ASSIGN Models”界面。選管腳為“Output”類型。這樣,一樣管腳的配置就完成了。同樣將DRAM的數(shù)據(jù)線對(duì)應(yīng)管腳和3245的對(duì)應(yīng)管腳IBIS模型加上(DSP輸出,3245高阻,DRAM輸入)。下面我們開始建立傳輸線模型。左鍵點(diǎn)DSP芯片腳相連的傳輸線,增添傳輸線,然后右鍵編輯屬性。因?yàn)槲覀兪褂盟膶影澹诒韺幼呔€,所以要選用“Microstrip”,然后點(diǎn)“Value”進(jìn)行屬性編輯。這里,我們要編輯一些PCB的屬性,布線長度、寬度和層間距等,屬性編輯界面如下:再將其它傳輸線也添加上。這就是沒有加阻抗匹配的仿真模型(PCB最遠(yuǎn)直線間距1.4inch,對(duì)線長為1.7inch)。現(xiàn)在模型就建立好了。仿真及分析下面我們就要為各點(diǎn)加示波器探頭了,按照下圖紅線所示路徑為各測試點(diǎn)增加探頭:為發(fā)現(xiàn)更多的信息,我們使用眼圖觀察。因?yàn)闀r(shí)鐘是133M,數(shù)據(jù)單沿采樣,數(shù)據(jù)翻轉(zhuǎn)最高頻率為66.7M,對(duì)應(yīng)位寬為7.58ns。所以設(shè)置參數(shù)如下:之后按照芯片手冊(cè)制作眼圖模板。因?yàn)槲覀冏铌P(guān)心的是接收端(DRAM)信號(hào),所以模板也按照DRAM芯片HY57V283220手冊(cè)的輸入需求設(shè)計(jì)。芯片手冊(cè)中要求輸入高電平VIH高于2.0V,輸入低電平VIL低于0.8V。DRAM芯片的一個(gè)NOTE里指出,芯片可以承受最高5.6V,最低-2.0V信號(hào)(不長于3ns):按下邊紅線路徑配置眼圖模板:低8位數(shù)據(jù)線沒有串阻可以滿足設(shè)計(jì)要求,而其他的56位都是一對(duì)一,經(jīng)過仿真沒有串阻也能通過。于是數(shù)據(jù)線不加串阻可以滿足設(shè)計(jì)要求,但有一點(diǎn)需注意,就是寫數(shù)據(jù)時(shí)因?yàn)榇嬖诨貨_,DRAM接收高電平在位中間會(huì)回沖到2V。因此會(huì)導(dǎo)致電平判決裕量較小,抗干擾能力差一些,如果調(diào)試過程中發(fā)現(xiàn)寫RAM會(huì)出錯(cuò),還需要改版加串阻。
上傳時(shí)間: 2013-11-05
上傳用戶:dudu121
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1