給予quartus II 軟件 verilog 描述的 74ls161 包含仿真波形
給予quartus II 軟件 verilog 描述的 74ls161 包含仿真波形...
給予quartus II 軟件 verilog 描述的 74ls161 包含仿真波形...
倒計(jì)時(shí)定時(shí)器A【74LS161 74LS192】Multisim仿真源文件,Multisim10以上版本可打開(kāi)運(yùn)行...
計(jì)數(shù)器是常用的時(shí)序邏輯電路器件,文中介紹了以四位同步二進(jìn)制集成計(jì)數(shù)器74LS161和異步二-五-十模值計(jì)數(shù)器74LS290為主要芯片,設(shè)計(jì)實(shí)現(xiàn)了任意模值計(jì)數(shù)器電路,并用Multisim軟件進(jìn)行了仿真。仿真驗(yàn)證了設(shè)計(jì)的正確性和可靠性,設(shè)計(jì)與仿真結(jié)果表明,中規(guī)模集成計(jì)數(shù)器可有效實(shí)現(xiàn)任意模值計(jì)數(shù)功能,并且...
計(jì)數(shù)器是一種重要的時(shí)序邏輯電路,廣泛應(yīng)用于各類數(shù)字系統(tǒng)中。介紹以集成計(jì)數(shù)器74LS161和74LS160為基礎(chǔ),用歸零法設(shè)計(jì)N進(jìn)制計(jì)數(shù)器的原理與步驟。用此方法設(shè)計(jì)了3種36進(jìn)制計(jì)數(shù)器,并用Multisim10軟件進(jìn)行仿真。計(jì)算機(jī)仿真結(jié)果表明設(shè)計(jì)的計(jì)數(shù)器實(shí)現(xiàn)了36進(jìn)制計(jì)數(shù)的功能。基于集成計(jì)數(shù)器的N進(jìn)制...
流水燈制作...