三相相序缺相檢測(cè)電路TC783A TC783A為三相相序和缺相檢測(cè)電路,可用作檢測(cè)三相正弦波電壓的相序和缺相狀態(tài),同時(shí)有保護(hù)功能,具有單電源,功耗小,功能強(qiáng),輸入阻抗高,采樣方便,外接元件少等優(yōu)點(diǎn)。使用在控制板上,對(duì)三相電壓進(jìn)行指示;也可在電機(jī)上使用,對(duì)電機(jī)的正反轉(zhuǎn)進(jìn)行控制和缺相進(jìn)行保護(hù)。一.TC783A電路具備以下特點(diǎn):?jiǎn)坞娫垂ぷ鳎娫措妷?-15V。對(duì)輸入正弦波電壓設(shè)計(jì)為施密特檢測(cè),有效去除干擾。動(dòng)態(tài)檢測(cè)三相的存在,分別對(duì)三相輸出指示。正反序輸出指示。有過壓保護(hù)的設(shè)計(jì),外電壓和內(nèi)基準(zhǔn)比較,有鎖定和不鎖定兩種輸出。二、電路框圖與工作原理三相電壓信號(hào)A、B、C經(jīng)分壓電阻網(wǎng)絡(luò)分別進(jìn)入電路1、2、3腳,通過對(duì)正弦波進(jìn)行施密特檢測(cè)了解信號(hào)的存在并送入缺相檢測(cè)電路檢測(cè)后輸出指示,電路13腳為內(nèi)部脈沖發(fā)生電路的外接電容約為0.1-0.15u。三相正弦輸入正常時(shí),對(duì)應(yīng)A、B、C輸入1、2、3腳的輸出端12、11、10腳輸出為低電平;當(dāng)某一相沒有輸入信號(hào)時(shí),對(duì)應(yīng)的輸出腳上將有高電平。根據(jù)缺相檢測(cè)的結(jié)果,在不缺相的情況下相序指示電路將輸出相序,在三相電壓信號(hào)A、B、C進(jìn)入電路1、2、3腳的狀態(tài)下,9腳輸出高電平指示正序;而在三相電壓信號(hào)A、C、B進(jìn)入電路1、2、3腳的狀態(tài)下,8腳輸出高電平指示反序。在缺相狀態(tài)下,9腳8腳皆輸出低電平。電路另外還設(shè)計(jì)了保護(hù)電路,可對(duì)過流、過壓信號(hào)進(jìn)行檢測(cè)和輸出。5腳為采樣輸入端,輸入信號(hào)與電路內(nèi)的6V基準(zhǔn)比較,并在電路6腳輸出。如果采樣高于6V,輸出高電平。4腳對(duì)輸出方式將有兩種控制選擇:4腳接低電平,輸出為不鎖定輸出,即輸入高輸出高,輸入低輸出低;4腳接高電平,輸出為鎖定輸出,這時(shí)輸入高輸出高,而輸入低后輸出仍高,需要4腳接地復(fù)位才能輸出低。用戶進(jìn)行選擇。
上傳時(shí)間: 2022-06-25
上傳用戶:
最近在某寶上買了一塊RC522模塊,試玩了下,讀寫卡正常。想學(xué)習(xí)使用新的東西時(shí),有必要了解它的工作原理和工作過程,不清楚或者不知道的可以參考相關(guān)數(shù)據(jù)手冊(cè)和參考文獻(xiàn),在這里為了節(jié)省自己的時(shí)間,我只對(duì)我的51程序做一個(gè)小小的筆記~~想要驅(qū)動(dòng)RC522模塊對(duì)IC卡(這里用的是M1卡型號(hào)是S50)進(jìn)行讀寫操作,一定要有以下5個(gè)步驟:一、尋卡二、防沖突三、選擇卡 四、驗(yàn)證扇區(qū)密碼(每個(gè)扇區(qū)都有密匙A和密匙B,驗(yàn)證正確才能對(duì)該扇區(qū)的某塊進(jìn)行讀寫) 五、讀/寫
上傳時(shí)間: 2022-07-19
上傳用戶:
CPU:MSP430系列單片機(jī)的CPU和通用微處理器基本相同,只是在設(shè)計(jì)上采用了面向控制的結(jié)構(gòu)和指令系統(tǒng)。MSP430的內(nèi)核CPU結(jié)構(gòu)是按照精簡(jiǎn)指令集和高透明的宗旨而設(shè)計(jì)的,使用的指令有硬件執(zhí)行的內(nèi)核指令和基于現(xiàn)有硬件結(jié)構(gòu)的仿真指令。這樣可以提高指令執(zhí)行速度和效率,增強(qiáng)了MSP430的實(shí)時(shí)處理能力。存儲(chǔ)器:存儲(chǔ)程序、數(shù)據(jù)以及外圍模塊的運(yùn)行控制信息。有程序存儲(chǔ)器和數(shù)據(jù)存儲(chǔ)器。對(duì)程序存儲(chǔ)器訪問總是以字形式取得代碼,而對(duì)數(shù)據(jù)可以用字或字節(jié)方式訪問。其中MSP430各系列單片機(jī)的程序存儲(chǔ)器有ROM、OTP、EPROM和FLASH型。外圍模塊:經(jīng)過MAB、MDB、中斷服務(wù)及請(qǐng)求線與CPU相連。MSP430不同系列產(chǎn)品所包含外圍模塊的種類及數(shù)目可能不同。它們分別是以下一些外圍模塊的組合:時(shí)鐘模塊、看門狗、定時(shí)器A、定時(shí)器B、比較器A、串口0、1、硬件乘法器、液晶驅(qū)動(dòng)器、模數(shù)轉(zhuǎn)換、數(shù)模轉(zhuǎn)換、端口、基本定時(shí)器、DMA控制器等。
上傳時(shí)間: 2022-07-28
上傳用戶:slq1234567890
Abstract: A laser module designer can use a fixed resistor, mechanical pot, digital pot, or a digital-to-analogconverter (DAC) to control the laser driver's modulation and bias currents. The advantages of a programmablemethod (POT or DAC) are that the manufacturing process can be automated and digital control can be applied(e.g., to compensate for temperature). Using POTs can be a more simple approach than a DAC. There can be aslight cost advantage to using a POT, but this is usually not significant relative to other pieces of the design.Using a DAC can offer advantages, including improved linearity (translating to ease of software implementationand ability to hit the required accuracy), increased board density, a wider range of resolutions, a betteroptimization range, ease of use with a negative voltage laser driver, and unit-to-unit consistency
標(biāo)簽: POT DAC 應(yīng)用筆記 校準(zhǔn)
上傳時(shí)間: 2013-11-13
上傳用戶:ca05991270
This unique guide to designing digital VLSI circuits takes a top-down approach, reflecting the natureof the design process in industry. Starting with architecture design, the book explains the why andhow of digital design, using the physics that designers need to know, and no more.Covering system and component aspects, design verification, VHDL modelling, clocking, signalintegrity, layout, electricaloverstress, field-programmable logic, economic issues, and more, thescope of the book is singularly comprehensive.
標(biāo)簽: Integrated Digital Circuit Design
上傳時(shí)間: 2013-11-04
上傳用戶:life840315
減小電磁干擾的印刷電路板設(shè)計(jì)原則 內(nèi) 容 摘要……1 1 背景…1 1.1 射頻源.1 1.2 表面貼裝芯片和通孔元器件.1 1.3 靜態(tài)引腳活動(dòng)引腳和輸入.1 1.4 基本回路……..2 1.4.1 回路和偶極子的對(duì)稱性3 1.5 差模和共模…..3 2 電路板布局…4 2.1 電源和地…….4 2.1.1 感抗……4 2.1.2 兩層板和四層板4 2.1.3 單層板和二層板設(shè)計(jì)中的微處理器地.4 2.1.4 信號(hào)返回地……5 2.1.5 模擬數(shù)字和高壓…….5 2.1.6 模擬電源引腳和模擬參考電壓.5 2.1.7 四層板中電源平面因該怎么做和不應(yīng)該怎么做…….5 2.2 兩層板中的電源分配.6 2.2.1 單點(diǎn)和多點(diǎn)分配.6 2.2.2 星型分配6 2.2.3 格柵化地.7 2.2.4 旁路和鐵氧體磁珠……9 2.2.5 使噪聲靠近磁珠……..10 2.3 電路板分區(qū)…11 2.4 信號(hào)線……...12 2.4.1 容性和感性串?dāng)_……...12 2.4.2 天線因素和長度規(guī)則...12 2.4.3 串聯(lián)終端傳輸線…..13 2.4.4 輸入阻抗匹配...13 2.5 電纜和接插件……...13 2.5.1 差模和共模噪聲……...14 2.5.2 串?dāng)_模型……..14 2.5.3 返回線路數(shù)目..14 2.5.4 對(duì)板外信號(hào)I/O的建議14 2.5.5 隔離噪聲和靜電放電ESD .14 2.6 其他布局問題……...14 2.6.1 汽車和用戶應(yīng)用帶鍵盤和顯示器的前端面板印刷電路板...15 2.6.2 易感性布局…...15 3 屏蔽..16 3.1 工作原理…...16 3.2 屏蔽接地…...16 3.3 電纜和屏蔽旁路………………..16 4 總結(jié)…………………………………………17 5 參考文獻(xiàn)………………………17
標(biāo)簽: 印刷電路板 設(shè)計(jì)原則
上傳時(shí)間: 2013-10-24
上傳用戶:18165383642
WP369可擴(kuò)展式處理平臺(tái)-各種嵌入式系統(tǒng)的理想解決方案 :Delivering unrivaled levels of system performance,flexibility, scalability, and integration to developers,Xilinx's architecture for a new Extensible Processing Platform is optimized for system power, cost, and size. Based on ARM's dual-core Cortex™-A9 MPCore processors and Xilinx’s 28 nm programmable logic,the Extensible Processing Platform takes a processor-centric approach by defining a comprehensive processor system implemented with standard design methods. This approach provides Software Developers a familiar programming environment within an optimized, full featured,powerful, yet low-cost, low-power processing platform.
標(biāo)簽: 369 WP 擴(kuò)展式 處理平臺(tái)
上傳時(shí)間: 2013-10-22
上傳用戶:685
摘要: 串行傳輸技術(shù)具有更高的傳輸速率和更低的設(shè)計(jì)成本, 已成為業(yè)界首選, 被廣泛應(yīng)用于高速通信領(lǐng)域。提出了一種新的高速串行傳輸接口的設(shè)計(jì)方案, 改進(jìn)了Aurora 協(xié)議數(shù)據(jù)幀格式定義的弊端, 并采用高速串行收發(fā)器Rocket I/O, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps的高速串行傳輸。關(guān)鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協(xié)議 為促使FPGA 芯片與串行傳輸技術(shù)更好地結(jié)合以滿足市場(chǎng)需求, Xilinx 公司適時(shí)推出了內(nèi)嵌高速串行收發(fā)器RocketI/O 的Virtex II Pro 系列FPGA 和可升級(jí)的小型鏈路層協(xié)議———Aurora 協(xié)議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時(shí)鐘生成及恢復(fù)等功能, 可以理想地適用于芯片之間或背板的高速串行數(shù)據(jù)傳輸。Aurora 協(xié)議是為專有上層協(xié)議或行業(yè)標(biāo)準(zhǔn)的上層協(xié)議提供透明接口的第一款串行互連協(xié)議, 可用于高速線性通路之間的點(diǎn)到點(diǎn)串行數(shù)據(jù)傳輸, 同時(shí)其可擴(kuò)展的帶寬, 為系統(tǒng)設(shè)計(jì)人員提供了所需要的靈活性[4]。但該協(xié)議幀格式的定義存在弊端,會(huì)導(dǎo)致系統(tǒng)資源的浪費(fèi)。本文提出的設(shè)計(jì)方案可以改進(jìn)Aurora 協(xié)議的固有缺陷,提高系統(tǒng)性能, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應(yīng)用前景。
標(biāo)簽: Rocket 2.5 高速串行 收發(fā)器
上傳時(shí)間: 2013-11-06
上傳用戶:smallfish
Keil C51 V8 專業(yè)開發(fā)工具(PK51) PK51是為8051系列單片機(jī)所設(shè)計(jì)的開發(fā)工具,支持所有8051系列衍生產(chǎn)品,,支持帶擴(kuò)展存儲(chǔ)器和擴(kuò)展指令集(例如Dallas390/5240/400,Philips 51MX,Analog Devices MicroConverters)的新設(shè)備,以及支持很多公司的一流的設(shè)備和IP內(nèi)核,比如Analog Devices, Atmel, Cypress Semiconductor, Dallas Semiconductor, Goal, Hynix, Infineon, Intel, NXP(founded by Philips), OKI, Silicon Labs,SMSC, STMicroeleectronics,Synopsis, TDK, Temic, Texas Instruments,Winbond等。 通過PK51專業(yè)級(jí)開發(fā)工具,可以輕松地了解8051的On-chip peripherals與及其它關(guān)鍵特性。 The PK51專業(yè)級(jí)開發(fā)工具包括… l μVision Ø 集成開發(fā)環(huán)境 Ø 調(diào)試器 Ø 軟件模擬器 l Keil 8051擴(kuò)展編譯工具 Ø AX51宏匯編程序 Ø ANSI C編譯工具 Ø LX51 連接器 Ø OHX51 Object-HEX 轉(zhuǎn)換器 l Keil 8051編譯工具 Ø A51宏匯編程序 Ø C51 ANSI C編譯工具 Ø BL51 代碼庫連接器 Ø OHX51 Object-HEX 轉(zhuǎn)換器 Ø OC51 集合目標(biāo)轉(zhuǎn)換器 l 目標(biāo)調(diào)試器 Ø FlashMON51 目標(biāo)監(jiān)控器 Ø MON51目標(biāo)監(jiān)控器 Ø MON390 (Dallas 390)目標(biāo)監(jiān)控器 Ø MONADI (Analog Devices 812)目標(biāo)監(jiān)控器 Ø ISD51 在系統(tǒng)調(diào)試 l RTX51微實(shí)時(shí)內(nèi)核 你應(yīng)該考慮PK51開發(fā)工具包,如果你… l 需要用8051系列單片機(jī)來開發(fā) l 需要開發(fā) Dallas 390 或者 Philips 51MX代碼 l 需要用C編寫代碼 l 需要一個(gè)軟件模擬器或是沒有硬件仿真器 l 需要在單芯片上基于小實(shí)時(shí)內(nèi)核創(chuàng)建復(fù)雜的應(yīng)用
上傳時(shí)間: 2013-10-30
上傳用戶:yy_cn
多維多選擇背包問題(MMKP)是0-1背包問題的延伸,背包核已經(jīng)被用來設(shè)計(jì)解決背包問題的高效算法。目的是研究如何獲得一種背包核,并以此高效處理多維多選擇背包問題。首先給出了一種方法確定MMKP的核,然后闡述了利用核精確解決MMKP問題的B&B算法,列出了具體的算法步驟。在分析了算法的存儲(chǔ)復(fù)雜度后,將算法在各種實(shí)例上的運(yùn)行效果與目前解決MMKP問題的常用算法的運(yùn)行效果進(jìn)行了比較,發(fā)現(xiàn)本文的算法性能優(yōu)于以往任何算法。
上傳時(shí)間: 2013-11-20
上傳用戶:wangw7689
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1