JPEG2000是由ISO/ITU-T組織下的IEC JTC1/SC29/WG1小組制定的下一代靜止圖像壓縮標(biāo)準(zhǔn).與JPEG(Joint Photographic Experts Group)相比,JPEG2000能夠提供更好的數(shù)據(jù)壓縮比,并且提供了一些JPEG所不具有的功能[1].JPEG2000具有的多種特性使得它具有廣泛的應(yīng)用前景.但是,JPEG2000是一個復(fù)雜編碼系統(tǒng),目前為止的軟件實現(xiàn)方案的執(zhí)行時間和所需的存儲量較大,若想將JPEG2000應(yīng)用于實際中,有著較大的困難,而用硬件電路實現(xiàn)JPEG2000或者其中的某些模塊,必然能夠減少JPEG200的執(zhí)行時間,因而具有重要的意義.本文首先簡單介紹了JPEG2000這一新的靜止圖像壓縮標(biāo)準(zhǔn),然后對算術(shù)編碼的原理及實現(xiàn)算法進行了深入的研究,并重點探討了JPEG2000中算術(shù)編碼的硬件實現(xiàn)問題,給出了一種硬件最優(yōu)化的算術(shù)編碼實現(xiàn)方案.最后使用硬件描述語言(Very High Speed Integrated Circuit Hardware Description Language,VHDL)在寄存器傳輸級(Register Transfer Level,RTL描述了該硬件最優(yōu)化的算術(shù)編碼實現(xiàn)方案,并以Altera 20K200E FPGA為基礎(chǔ),在ACtive-HDL環(huán)境中進行了功能仿真,在Quartus Ⅱ集成開發(fā)環(huán)境下完成了綜合以及后仿真,綜合得到的最高工作時鐘頻率達45.81MHz.在相同的輸入條件下,輸出結(jié)果表明,本文設(shè)計的硬件算術(shù)編碼器與實現(xiàn)JPEG2000的軟件:Jasper[2]中的算術(shù)編碼模塊相比,處理時間縮短了30﹪左右.因而本文的研究對于JPEG2000應(yīng)用于數(shù)字監(jiān)控系統(tǒng)等實際應(yīng)用有著重要的意義.
標(biāo)簽: JPEG 2000 FPGA 算術(shù)編碼
上傳時間: 2013-05-16
上傳用戶:671145514
傅里葉變換是信號處理領(lǐng)域中較完善、應(yīng)用較廣泛的一種分析手段.但傅里葉變換只是一種時域或頻域的分析方法,它要求信號具有統(tǒng)計平穩(wěn),即時不變的特性.但是實際應(yīng)用中存在很多非平穩(wěn)信號,它們并不能很好的用傅立葉變換來處理.小波變換的出現(xiàn)解決了這個問題,它在處理非平穩(wěn)信號方面具有傅立葉變換無法比擬的優(yōu)越性.小波變換在通信技術(shù)、信號處理、地球物理、水利電力、醫(yī)療等領(lǐng)域中獲得了日益廣泛的應(yīng)用.小波變換的研究成為了當(dāng)今學(xué)術(shù)界的一個熱點.隨著現(xiàn)代數(shù)字信號處理朝著高速實時的方向發(fā)展,純軟件的程序式信號處理方法越來越不能滿足實際應(yīng)用的需求,因此人們希望用硬件電路來實現(xiàn)高速信號處理問題.基于以上原因,該文在研究了小波變換的基本理論和特點的基礎(chǔ)上,重點研究了小波變換的VLSI電路構(gòu)架,并用FPGA實現(xiàn)了它的功能.毫無疑問,該文所做的具體工作在理論和實踐上都有參考價值.論文中,在簡單介紹了小波變換的基本理論、特點和應(yīng)用;對信號小波變換分解,重構(gòu)的MATLAB算法進行了分析,為硬件實現(xiàn)奠定了理論基礎(chǔ).論文在研究了小波核心算法MALLAT算法的基礎(chǔ)上,以直觀的圖形方式描述了算法的流程圖;并由此提出了基于VLSI的電路模塊架構(gòu).根據(jù)上述模塊結(jié)構(gòu),對相關(guān)模塊進行了硬件描述語言(VERILOG-HDL)的建模,并且在仿真平臺上(ACtive-HDL)進行了仿真.在仿真正確的前提下,該文選用了EP20K100BC356-1V芯片作為目標(biāo)器件進行了綜合和后仿真,并且將仿真結(jié)果通過MATLAB與理論參數(shù)進行了比較,結(jié)果表明設(shè)計是正確的.對設(shè)計中存在的誤差和部分模塊的進一步優(yōu)化,該文也作了分析和說明,為下一步實現(xiàn)通用IP核設(shè)計奠定了基礎(chǔ).
上傳時間: 2013-06-27
上傳用戶:zhaoq123
FPGA 技術(shù)是圖像處理領(lǐng)域的一個重要的研究課題,近年來倍受人們的關(guān)注。本文研究了視頻信號的采集、顯示以及通過網(wǎng)絡(luò)進行傳輸?shù)姆椒ā2⑻岢隽艘惶谆贔PGA 的實現(xiàn)方案。 系統(tǒng)可以分為采集控制模塊、顯示控制模塊和網(wǎng)絡(luò)傳輸控制模塊3 部分。視頻信號的采集用到了視頻處理芯片SAA7113,通過FPGA 對其初始化,可以得到經(jīng)過A/D 轉(zhuǎn)換的YUV 格式視頻信號,利用采集控制模塊可以將這些視頻信號保存到SRAM 中去。顯示控制模塊讀出SRAM 中的視頻信號,進行YUV 格式到RGB 格式的轉(zhuǎn)換以及幀頻變換等操作,再利用VGA 顯示芯片THS8134 就可以將采集到的視頻信號在LCD 上顯示出來。基于IEEE802.3 協(xié)議的網(wǎng)絡(luò)傳輸控制模塊將YUV 格式的視頻信號進行添加報頭、CRC 校驗碼等操作后,將其變成一個MAC 幀,可以在以太網(wǎng)絡(luò)中傳輸。 設(shè)計選用硬件描述語言Verilog HDL,在開發(fā)工具QuartusII 中完成軟核的綜合、布局布線、匯編,并最終在QuartusII 和ACtive-HDL 中進行時序仿真驗證。 對設(shè)計的驗證采取的是由里及外的方式,先對系統(tǒng)主模塊的功能進行驗證,再模擬外部器件對設(shè)計的接口進行驗證。驗證流程是功能仿真、時序仿真、板級調(diào)試,最終通過了系統(tǒng)測試,驗證了該設(shè)計的功能。
標(biāo)簽: FPGA 視頻采集 傳輸 實現(xiàn)技術(shù)
上傳時間: 2013-07-21
上傳用戶:baobao9437
Abstract: Class D amplifiers are typically very efficient, making them ideal candidates for portable applications that require longbattery life and low thermal dissipation. However, electromagnetic interference (EMI) is an issue that commonly accompanies theClass D switching topology. ACtive-emissions limiting reduces radiated emissions and enables "filterless" operation, allowingdesigners to create small, efficient portable applications with low EMI.
標(biāo)簽: EMI D類放大器 保持 便攜式產(chǎn)品
上傳時間: 2013-11-23
上傳用戶:哈哈hah
Power conversion by virtue of its basic role produces harmonics due to theslicing of either voltages or currents. To a large extent the pollution in theutility supply and the deterioration of the power quality has been generatedor created by non-linear converters. It is therefore ironic that power convertersshould now be used to clean up the pollution that they helped to create inthe first place.In a utility system, it is desirable to prevent harmonic currents (which resultin EMI and resonance problems) and limit reACtive power flows (whichresult in transmission losses).Traditionally, shunt passive filters, comprised of tuned LC elements andcapacitor banks, were used to filter the harmonics and to compensate forreACtive current due to non-linear loads. However, in practical applicationsthese methods have many disadvantages.
上傳時間: 2013-11-05
上傳用戶:AISINI005
模擬集成電路的設(shè)計與其說是一門技術(shù),還不如說是一門藝術(shù)。它比數(shù)字集成電路設(shè)計需要更嚴(yán)格的分析和更豐富的直覺。嚴(yán)謹(jǐn)堅實的理論無疑是嚴(yán)格分析能力的基石,而設(shè)計者的實踐經(jīng)驗無疑是誕生豐富直覺的源泉。這也正足初學(xué)者對學(xué)習(xí)模擬集成電路設(shè)計感到困惑并難以駕馭的根本原因。.美國加州大學(xué)洛杉機分校(UCLA)Razavi教授憑借著他在美國多所著名大學(xué)執(zhí)教多年的豐富教學(xué)經(jīng)驗和在世界知名頂級公司(AT&T,Bell Lab,HP)卓著的研究經(jīng)歷為我們提供了這本優(yōu)秀的教材。本書自2000午出版以來得到了國內(nèi)外讀者的好評和青睞,被許多國際知名大學(xué)選為教科書。同時,由于原著者在世界知名頂級公司的豐富研究經(jīng)歷,使本書也非常適合作為CMOS模擬集成電路設(shè)計或相關(guān)領(lǐng)域的研究人員和工程技術(shù)人員的參考書。... 本書介紹模擬CMOS集成電路的分析與設(shè)計。從直觀和嚴(yán)密的角度闡述了各種模擬電路的基本原理和概念,同時還闡述了在SOC中模擬電路設(shè)計遇到的新問題及電路技術(shù)的新發(fā)展。本書由淺入深,理論與實際結(jié)合,提供了大量現(xiàn)代工業(yè)中的設(shè)計實例。全書共18章。前10章介紹各種基本模塊和運放及其頻率響應(yīng)和噪聲。第11章至第13章介紹帶隙基準(zhǔn)、開關(guān)電容電路以及電路的非線性和失配的影響,第14、15章介紹振蕩器和鎖相環(huán)。第16章至18章介紹MOS器件的高階效應(yīng)及其模型、CMOS制造工藝和混合信號電路的版圖與封裝。 1 Introduction to Analog Design 2 Basic MOS Device Physics 3 Single-Stage Amplifiers 4 Differential Amplifiers 5 Passive and ACtive Current Mirrors 6 Frequency Response of Amplifiers 7 Noise 8 Feedback 9 Operational Amplifiers 10 Stability and Frequency Compensation 11 Bandgap References 12 Introduction to Switched-Capacitor Circuits 13 Nonlinearity and Mismatch 14 Oscillators 15 Phase-Locked Loops 16 Short-Channel Effects and Device Models 17 CMOS Processing Technology 18 Layout and Packaging
標(biāo)簽: analog design cmos of
上傳時間: 2014-12-23
上傳用戶:杜瑩12345
有源功率因數(shù)校正可減少用電設(shè)備對電網(wǎng)的諧波污染,提高電器設(shè)備輸入端的功率因數(shù)。詳細(xì)分析了有源功率因數(shù)校正APFC(ACtive power factor corrector)原理,采用平均電流控制模式控制原理,設(shè)計了基于UC3854BN芯片的一種有源功率因數(shù)校正電路方案,著重分析了電路主要參數(shù)的選擇和設(shè)計。實踐證明,采用APFC后,大大減小了輸入電流的諧波分量,實現(xiàn)了功率因數(shù)校正。
標(biāo)簽: 開關(guān)電源 有源功率因數(shù) 校正電路 設(shè)計方案
上傳時間: 2013-10-21
上傳用戶:immanuel2006
ACtive Power提供各種系統(tǒng)可見性和管理工具,使您能更好了解有關(guān)電源的各種事件并最終提高電源系統(tǒng)的可靠性。從將基本數(shù)據(jù)集成 ACtive Power獨有的CleanSource View(CSView)監(jiān)控軟件,到全托管式遠程監(jiān)控服務(wù) – 我們都可為您提供相應(yīng)管理關(guān)鍵電源基礎(chǔ)架構(gòu)所需的系統(tǒng)可見性和服務(wù)。
標(biāo)簽: 關(guān)鍵電源
上傳時間: 2013-11-24
上傳用戶:685
The CAT823, CAT824, and CAT825 provide basic reset and monitoring functions for the electronic systems. Each device monitors the system voltage and maintains a reset output until that voltage reaches the device’s specified trip value and then maintains the reset output ACtive condition until the device’s internal timer, after a minimum timer of 140ms; toallow the systems power supply to stabilize.
上傳時間: 2014-11-18
上傳用戶:BOBOniu
The PCA9544A provides 4 interrupt inputs, one for each channeland one open drain interrupt output. When an interrupt is generated byany device, it will be detected by the PCA9544A and the interruptoutput will be driven LOW. The channel need not be ACtive fordetection of the interrupt. A bit is also set in the control byte.Bits 4 – 7 of the control byte correspond to channels 0 – 3 of thePCA9544A, respectively. Therefore, if an interrupt is generated byany device connected to channel 2, the state of the interrupt inputs isloaded into the control register when a read is accomplished.Likewise, an interrupt on any device connected to channel 0 wouldcause bit 4 of the control register to be set on the read. The mastercan then address the PCA9544A and read the contents of thecontrol byte to determine which channel contains the devicegenerating the interrupt. The master can then reconfigure thePCA9544A to select this channel, and locate the device generatingthe interrupt and clear it. The interrupt clears when the deviceoriginating the interrupt clears.
標(biāo)簽: 4channel multiple 9544A 9544
上傳時間: 2014-12-28
上傳用戶:潛水的三貢
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1