g a w k或GNU awk是由Alfred V. A h o,Peter J.We i n b e rg e r和Brian W. K e r n i g h a n于1 9 7 7年為U N I X創(chuàng)建的a w k編程語言的較新版本之一。a w k出自創(chuàng)建者姓的首字母。a w k語言(在其所有的版本中)是一種具有很強能力的模式匹配和過程語言。a w k獲取一個文件(或多個文件)來查找匹配特定模式的記錄。當(dāng)查到匹配后,即執(zhí)行所指定的動作。作為一個程序員,你不必操心通過文件打開、循環(huán)讀每個記錄,控制文件的結(jié)束,或執(zhí)行完后關(guān)閉文件。
上傳時間: 2014-01-02
上傳用戶:hwl453472107
AD 中有時為了方便查 看文件或者進行器裝配,會經(jīng)常打印成紙張中有時為了方便查 看文件或者進行器裝配,會經(jīng)常打印成紙張看與參考,下面對其文件的打印進行詳細介紹:
標(biāo)簽: 打印
上傳時間: 2013-12-20
上傳用戶:蒼山觀海
AD 中有時為了方便查 看文件或者進行器裝配,會經(jīng)常打印成紙張中有時為了方便查 看文件或者進行器裝配,會經(jīng)常打印成紙張看與參考,下面對其文件的打印進行詳細介紹:
標(biāo)簽: 打印
上傳時間: 2014-01-21
上傳用戶:shengyj12345
/*最大k乘積問題 問題描述: 設(shè)I是一個n位十進制整數(shù)。如果將I劃分為k段,則可得到k個整數(shù)。這k個整數(shù)的乘積稱為I的一個k乘積 。 試設(shè)計一個算法,對于給定的I和k,求出I的最大k乘積(n<=10)。 示例:輸入為 : 4 3 結(jié)果:1234 */
上傳時間: 2013-12-14
上傳用戶:caixiaoxu26
已知:Sn= 1+1/2+1/3+…+1/n。顯然對于任意一個整數(shù)K,當(dāng)n足夠大的時候,Sn大于K。 現(xiàn)給出一個整數(shù)K(1<=k<=15),要求計算出一個最小的n;使得Sn>K。 Input 鍵盤輸入 k Output 屏幕輸出 n Sample Input 1 Sample Output 2 Source
上傳時間: 2014-01-25
上傳用戶:ruixue198909
有限元分析軟件ANSYS中LS—DYNA模擬兩塊平板接觸摩擦生熱過程的K文件。
標(biāo)簽: friction2heat.k
上傳時間: 2015-03-11
上傳用戶:yhaha
二號元件庫 帶3D元件庫 - 0個人收集的Altium Designer常用元件庫.zip - 16.62MBMultisim&Utilboard(Circuit Design Suite)13.0.zip - 812.04MBAltera官方元件庫.zip - 39.03MBAD元件庫和例子.iso - 1.64GB個人購買的元件庫和3D模型.iso - 137.97MBNEW.rar - 19.84MBLibs_CAndreatta.rar - 9.87MBAltium.rar - 348.67MB3 D Model lib.rar - 43.94MB2013-12-17.rar - 17.11MB
標(biāo)簽: altium designer 元件庫
上傳時間: 2022-06-06
上傳用戶:默默
VIP專區(qū)-PCB源碼精選合集系列(5)資源包含以下內(nèi)容:1. 51單片機開發(fā)板原理圖+pcb+sch文件.2. protues 7.0器件庫名大全.3. 華為的電路板設(shè)計規(guī)范.4. ARM開發(fā)板原理圖和PCB.5. AD9.4.0.20159破解補丁.6. protel99鼠標(biāo)增強工具.7. Altium Designer 10破解工具.8. STC15xx-protel-lib.9. 按鍵消抖的方法.10. win7系統(tǒng)Protel99庫文件添加小軟件.exe.11. ALLEGRO封裝庫.12. mil與mm單位換算器.13. PCB封裝庫_99SE和DXP.14. 一款小巧PCB繪制軟件.15. protel技術(shù)大全.16. PCB庫及原理圖庫.17. AD09自制元件庫.18. protel99元件庫.19. PadsHelper 2726 Setup(cn).20. 封裝庫尺寸.21. cadence16.3安裝與破解.22. 實踐電磁兼容設(shè)計-PCB布線基本措施.23. si9000.24. CadenceAllegro16.5-破解方法.25. PADS Layout四層板設(shè)置學(xué)習(xí)教材.26. 電路設(shè)計與制版Protel99高級應(yīng)用.27. pcb_layout_的指導(dǎo)思想與基本走線要求.28. PADS Logic_Layout原理圖與電路板設(shè)計.29. 山寨制作電路板七種方法.30. DC-DC經(jīng)典PCB布局.31. [Altium.Designer.6(6.6含破解文件)安裝、升級總結(jié)].AD66Crack.32. 電子電焊機保護器之自恢復(fù)保險絲.33. 關(guān)于AD中如何添加LOGO的方法.34. protel_dxp規(guī)則設(shè)置.35. Altium.Designer.v10.0+keygen.36. AD中關(guān)于文件的打?。≒DF).37. 一個畫板十年工程師總結(jié)PCB設(shè)計的經(jīng)驗(經(jīng)典).38. AD中關(guān)于Gerber文件的輸出.39. protel_DXP第8章.40. PCB走線寬度標(biāo)準(zhǔn)(軍用).
上傳時間: 2013-06-21
上傳用戶:eeworm
VIP專區(qū)-PCB源碼精選合集系列(10)資源包含以下內(nèi)容:1. Cadence_SPB16.2入門教程——PCB布線(三).2. Allegro中遇到的問題.3. Cadence_SPB16.2入門教程——PCB布線(一).4. Proteus的基本操作.5. Cadence_SPB16.2入門教程——PCB布線(二).6. PCB設(shè)計制造常見問題.7. Cadence_SPB16.2入門教程——輸出底片文件(一).8. Altium_Designer電子工程師培訓(xùn).9. pcb設(shè)計資料畢看.10. 熱轉(zhuǎn)印制PCB板中的打印設(shè)置.11. 10項protel常用設(shè)置.12. altium designer 10 正式版下載及安裝PDF.13. PADS Layout把非中心對稱封裝的元件坐標(biāo)導(dǎo)出所修改的Basic Scr.14. CH375評估板的原理圖和PCB及USB的PCB布線示例.15. cadence講義(清華大學(xué)微電子所).16. AD快捷鍵匯總.17. 240*128液晶的驅(qū)動電路(PCB).18. pcb經(jīng)驗(耗費多年整理于論壇).19. PCB設(shè)計要求簡介.20. PADS學(xué)習(xí)資料.21. 印刷電路板的設(shè)計過程.22. ipc7351標(biāo)準(zhǔn)介紹.23. Mark點(基準(zhǔn)點)設(shè)計規(guī)范.24. Altium Designer 6 三維元件庫建模教程.25. 印制電路板圖設(shè)計指南.26. 中興通訊硬件巨作:信號完整性基礎(chǔ)知識.27. 華為pcb培訓(xùn).28. ORCAD使用中常見問題匯集及答案.29. 簡述PCB線寬和電流關(guān)系.30. AltiumDesignerSummer9Build9破解.31. ORCAD基本問題集成.32. 射頻電路板設(shè)計技巧.33. PCB設(shè)計基礎(chǔ)知識(全 ).34. ORCAD原理圖中替換器件屬性.35. PCB設(shè)計時銅箔厚度,走線寬度和電流的關(guān)系.36. PADS9.0Demo.37. PCB元件封裝設(shè)計規(guī)范.38. DDR走線要點.39. 2007 Release Highlight CN.40. Genesis2000線路的處理步驟.
標(biāo)簽: 壓電器件
上傳時間: 2013-06-23
上傳用戶:eeworm
Altium Designer 6 三維元件庫建模教程 文檔名稱:AD系列軟件三維元件庫建模教程 文檔描述:介紹在 AltiumDesigner集成開發(fā)平臺下三維模型建立和使用方法 文檔版本:V1.0 作 者:林加添(lineay) 編寫時間:2009 年1 月 QQ:181346072 第一章:介紹 在傳統(tǒng)的電子整機設(shè)計過程中,電路設(shè)計部門和結(jié)構(gòu)設(shè)計部門(或者由外部設(shè)計工作室設(shè)計)往往是被分為 兩個完全獨立的部門,因此在新產(chǎn)品開發(fā)過程中,都是結(jié)構(gòu)設(shè)計好了,然后出內(nèi)部 PCB 位置圖給 PCB 工程師, 而結(jié)構(gòu)工程師并不了解電路設(shè)計過程中一些要點。對 PCB布局一些高度較高元器件位置很多并不符合 PCB 工程 師電路設(shè)計的要求。以至 PCB 工程師不得不將就結(jié)構(gòu)工程師所設(shè)計的元件布局。最后產(chǎn)品出來時,因為 PCB 布 局不合理等各種因素,問題百出。這不僅影響產(chǎn)品開發(fā)速度。也會導(dǎo)致企業(yè)兩部門之間發(fā)生沖突。 然而目前國內(nèi)大多的電子企業(yè)都是停留于這種狀態(tài),關(guān)鍵原因目前電路部門和結(jié)構(gòu)部門沒有一個有效、快捷 的軟件協(xié)作接口來幫助兩個部分之間更好協(xié)調(diào)工作、來有效提高工作效率。而面對競爭日益激烈的市場。時間就 是金錢,產(chǎn)品開發(fā)周期加長而導(dǎo)致開發(fā)成本加劇,也延誤了產(chǎn)品上市的時間。這不僅降低了企業(yè)在市場的競爭力 也加速了企業(yè)倒退的步伐。對于企業(yè)來說,都希望有一個有效的協(xié)調(diào)接口來加速整機的開發(fā)速度,從而提高產(chǎn)品
標(biāo)簽: Designer Altium 元件庫 建模
上傳時間: 2013-10-22
上傳用戶:moerwang
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1