新型8 通道24 位模數(shù)轉(zhuǎn)換器ADS1216 及其應用
上傳時間: 2013-04-24
上傳用戶:lmeeworm
STC單片機AD轉(zhuǎn)換子程序,采用C語言編寫,姚公的匯編看起來費勁兒,還有內(nèi)部EEPROM的讀寫
上傳時間: 2013-07-10
上傳用戶:111111112
變頻器在各行各業(yè)中的各種設備上迅速普及應用,已成為當今節(jié)電、改造傳統(tǒng)工業(yè)、改善工藝流程、提高生產(chǎn)過程自動化水平、提高產(chǎn)品質(zhì)量以及推動技術進步的主要手段之一,是國民經(jīng)濟和生活中普遍需要的新技術。但是現(xiàn)有變頻器的調(diào)制算法尚存在一些缺點,如開關損耗大和共模電流大等,因此有必要研究和設計高性能調(diào)制算法的變頻控制器。鑒于此,開展了以下工業(yè)變頻器高性能調(diào)制算法為對象的研究內(nèi)容: 在闡述了工業(yè)變頻器系統(tǒng)的結(jié)構、調(diào)制算法、調(diào)速算法的基礎上,結(jié)合數(shù)學模型,分析了共模電壓產(chǎn)生的原理、共模電流其影響和危害,給出了共模電壓和共模電流的關系。總結(jié)其他的抑制共模電壓的方案基礎上,提出一種新的共模電壓抑制SVPWM;還闡述了死區(qū)產(chǎn)生的原因及其影響,以及死區(qū)補償?shù)脑聿⑸鲜鰞蓚€調(diào)制算法利用MATLAB/SIMULINK軟件對該系統(tǒng)給予了全面的仿真分析。 變頻器硬件部分設計包括整流濾波電路、逆變器功率電路、上電保護電路、DSP控制系統(tǒng)及其外圍電路、IGBT驅(qū)動及保護電路以及反激式開關電源,對于傳感器檢測濾波電路的具體電路參數(shù)設計,是在PSPICE上仿真基礎上得出。并在考慮成本、EMC、效率等因素后考慮完成了所有硬件相關的原理圖繪制和PCB繪制; 變頻器軟件部分設計包括主程序、鍵盤掃描程序、系統(tǒng)狀態(tài)處理程序、PWM發(fā)送中斷程序、電機啟動函數(shù)、電壓調(diào)整程序、AD采樣中斷程序以及故障保護中斷程序。在實現(xiàn)一般SVPWM的基礎上,根據(jù)之前理論和仿真得到的共模電壓抑制SVPWM、以及死區(qū)補償算法,將這兩個對SVPWM進行改進的調(diào)制算法在硬件平臺上實現(xiàn)。 在硬件電路完成設計的各個階段,逐漸編制相應的控制程序,并進行調(diào)試,并完成整個程序的編制和調(diào)試。此外,還調(diào)試了系統(tǒng)所需的反激式開關電源。整個系統(tǒng)調(diào)試中遇到了很多問題,如鍵盤消除抖動問題、共模電壓抑制SVPWM出現(xiàn)的直通現(xiàn)象等。最終完成了工業(yè)變頻器樣機,并且采用的是文章中研究的調(diào)制算法,效果良好,達到設計的目的; 提出了一種將有源功率因數(shù)校正(PFC)技術引用到串級調(diào)速中來提高定子側(cè)功率因數(shù)的新方法。通過建立電動機折算到轉(zhuǎn)子側(cè)的等值電路,重點分析了有源PFC技術代替?zhèn)鹘y(tǒng)串級調(diào)速系統(tǒng)中的不控整流橋后,系統(tǒng)可以等效為轉(zhuǎn)子串電阻調(diào)速。得到了等效串電阻的計算公式和變化趨勢,對電動機功率因數(shù)、電磁轉(zhuǎn)矩脈動也進行了分析,發(fā)現(xiàn)能夠比傳統(tǒng)串級調(diào)速時有所提升。鑒于電動機轉(zhuǎn)子側(cè)電勢頻率非常低,分析了有源PFC的具體實現(xiàn)的特殊考慮和參數(shù)選取方法,并基于對稱平衡的Scott變壓器和兩個單相有源PFC電路實現(xiàn)了繞線電動機轉(zhuǎn)子側(cè)的三相有源低頻PFC,得到超低紋波的直流輸出電壓。利用MATLAB建立了完整的仿真平臺,所得結(jié)果驗證了理論分析的正確性。
上傳時間: 2013-07-09
上傳用戶:qq442012091
隨著電力電子技術的發(fā)展,開關電源的小型化、高頻化成為趨勢,其中各個部分工作時的電磁干擾問題也越來越嚴重,因此開關電源的電磁兼容性也越來越引起人們的重視。目前,軟開關技術因其能減少開關損耗和提高效率,在開關電源中應用越來越廣泛。本文的主要目的是針對開關電源中的電磁干擾進行分析,研究軟開關技術對電磁干擾的影響,并且提出一種抑制共模干擾的濾波方法。 本文首先介紹了電磁兼容的定義、開關電源EMI的特點,論述了開關電源中EMI的研究現(xiàn)狀。從電磁干擾的三要素出發(fā),介紹了開關電源中電磁干擾的干擾源和干擾的耦合通路。分析了電感、電容、高頻變壓器等器件的高頻特性,并介紹了線性阻抗穩(wěn)定系統(tǒng)(LISN)的定義和作用。在了解了軟開關基本概念的基礎上,本文以全橋變換器為對象,介紹了移相全橋ZVS的工作原理,分析了它在實現(xiàn)過程中對共模干擾的影響,并在考慮IGBT寄生電容的情況下,對其共模干擾通道進行了分析。然后以UC3875為核心,設計了移相全橋ZVS的控制電路和主電路,實現(xiàn)了軟開關。為了對共模干擾進行抑制,本文提出了一種新型的有源和無源相結(jié)合的EMI濾波器,即無源部分采用匹配網(wǎng)絡法,將阻抗失配的影響降到最低;有源部分采用前饋控制,對共模電流進行補償。 針對以上提出的問題,本文通過Saber軟件對移相全橋ZVS進行了仿真,并和硬開關條件下的傳導干擾進行了比較,得出了在高頻段,ZVS的共模干擾小于硬開關,在較低頻段改善不大,甚至更加嚴重,而差模干擾有較大衰減的結(jié)論。通過對混合濾波器進行仿真,取得了良好的濾波效果,和傳統(tǒng)的無源EMI濾波器相比,在體積和重量上都有一定優(yōu)勢。
上傳時間: 2013-05-28
上傳用戶:iswlkje
滑模控制理論的基本原理,各種滑模控制器的MATLAB仿真源程序,程序代碼詳細,正確,能直接運行。
標簽: MATLAB 滑模變結(jié)構 控制
上傳時間: 2013-04-24
上傳用戶:253189838
基于at89c52單片機,用ad芯片lm358,測量模擬電壓
上傳時間: 2013-04-24
上傳用戶:腳趾頭
數(shù)據(jù)采集是信號與信息系統(tǒng)中一個重要的組成部分,也是數(shù)字信號處理的關鍵環(huán)節(jié)。本論文主要介紹一種基于FPGA的數(shù)據(jù)采集系統(tǒng),提出一種由高速A/D轉(zhuǎn)換芯片、高性能FPGA和PCI總線接口組成的數(shù)據(jù)采集系統(tǒng)方案及其的硬件電路實現(xiàn)方法。該系統(tǒng)利用AD器件對信號進行放大、差分轉(zhuǎn)換和模數(shù)轉(zhuǎn)換,利用FPGA設計內(nèi)部模塊和時鐘信號來進行電路控制及實現(xiàn)數(shù)據(jù)緩存、數(shù)據(jù)傳遞等功能,最后通過PCI邏輯接口把暫存在FPGA的數(shù)據(jù)傳送到PC主機。FPGA作為采集系統(tǒng)的核心部件,完成了內(nèi)部數(shù)字電路設計,使系統(tǒng)具有很高的可適應性、可擴展性和可調(diào)試性。 本論文從研究數(shù)據(jù)采集的理論出發(fā),重點研究了A/D模數(shù)轉(zhuǎn)換、FPGA芯片設計及PCI總結(jié)接口設計,完成了系統(tǒng)的各級電路硬件設計,并通過系統(tǒng)仿真驗證了系統(tǒng)的可行性。
標簽: FPGA 數(shù)據(jù)采集 系統(tǒng)研究
上傳時間: 2013-04-24
上傳用戶:小楊高1
隨著計算機技術的突飛猛進以及移動通訊技術在日常生活中的不斷深入,數(shù)據(jù)采集不斷地向多路、高速、智能化的方向發(fā)展。本文針對此需求,實現(xiàn)了一種應用FPGA的多路、高速的數(shù)據(jù)采集系統(tǒng),從而為測量儀器提供良好的采集數(shù)據(jù)。 本文設計了一種基于AD+FPGA+DSP的多路數(shù)據(jù)采集處理系統(tǒng),針對此系統(tǒng)設計了基于AD9446的模數(shù)轉(zhuǎn)換采集板,再將模數(shù)轉(zhuǎn)換采集板的數(shù)據(jù)傳送至基于FPGA的采集控制模塊進行數(shù)據(jù)的壓縮以及緩沖存儲,最后由DSP調(diào)入數(shù)據(jù)進行數(shù)據(jù)的處理。本文的設計主要分為兩部分,一部分為模數(shù)轉(zhuǎn)換采集板的設計與調(diào)試,另一部分為采集控制模塊的設計與仿真。 經(jīng)設計與調(diào)試,模數(shù)轉(zhuǎn)換模塊可為系統(tǒng)提供穩(wěn)定可靠的數(shù)據(jù),能穩(wěn)定工作在百兆的頻率下;采集控制模塊能實時地完成數(shù)據(jù)壓縮與數(shù)據(jù)緩沖,并能通過時鐘管理模塊來控制前端AD的采樣,該模塊也能穩(wěn)定工作在百兆的頻率下。該系統(tǒng)為多路、高速的數(shù)據(jù)采集系統(tǒng),并能穩(wěn)定工作,從而能滿足電子測量儀器的要求。關鍵詞:數(shù)據(jù)采集;FPGA;AD9446
標簽: FPGA 高速數(shù)據(jù) 采集
上傳時間: 2013-06-04
上傳用戶:zzy7826
基于微處理器的數(shù)字PID控制器改變了傳統(tǒng)模擬PID控制器參數(shù)整定不靈活的問題。但是常規(guī)微處理器容易在環(huán)境惡劣的情況下出現(xiàn)程序跑飛的問題,如果實現(xiàn)PID軟算法的微處理器因為強干擾或其他原因而出現(xiàn)故障,會引起輸出值的大幅度變化或停止響應。而FPGA的應用可以從本質(zhì)上解決這個問題。因此,利用FPGA開發(fā)技術,實現(xiàn)智能控制器算法的芯片化,使之能夠廣泛的用于各種場合,具有很大的應用意義。 首先分析FPGA的內(nèi)部結(jié)構特點,總結(jié)FPGA設計技術及開發(fā)流程,指出實現(xiàn)結(jié)構優(yōu)化設計,降低設計難度,是擴展設計功能、提高芯片性能和產(chǎn)品性價比的關鍵。控制系統(tǒng)由四個模塊組成,主要包括核心控制器模塊、輸入輸出模塊以及人機接口。其中控制器部分為系統(tǒng)的關鍵部件。在分析FPGA設計結(jié)構類型和特點的基礎上,提出一種基于FPGA改進型并行結(jié)構的PID溫度控制器設計方法。在PID算法與FPGA的運算器邏輯映像過程中,采用將補碼的加法器代替減法器設計,增加整數(shù)運算結(jié)果的位擴展處理,進行不同數(shù)據(jù)類型的整數(shù)歸一化等不同角度的處理方法融合為一體,可以有效地減少邏輯運算部件。應用Ouartus Ⅱ圖形輸入與Verilog HDL語言相結(jié)合設計實現(xiàn)了PID控制器,用Modelsim仿真驗證了設計結(jié)果的正確性,用Synplify Pro進行電路綜合,在Quaitus Ⅱ軟件中實現(xiàn)布局布線,最后生成FPGA的編程文件。根據(jù)控制系統(tǒng)的要求,論文設計完成了12位模數(shù)AD轉(zhuǎn)換器、數(shù)據(jù)顯示器、按鍵等相關外圍接口電路。 將一階、純滯后、大慣性電阻爐溫作為控制對象,以EP1C3T144 FPGA為核心,構建PID控制系統(tǒng)。在采用Pt100溫度傳感器、分辨率為2℃、最大溫度控制范圍0~400℃的條件下,實驗結(jié)果表明,達到無超調(diào)的穩(wěn)定控制要求,為降低FPGA實現(xiàn)PID控制器的設計難度提供了有效的方法。
上傳時間: 2013-06-13
上傳用戶:15071087253
點陣取模軟件,取字模和數(shù)字以及符號,LED點陣大小8*8,16*16.
上傳時間: 2013-08-06
上傳用戶:jacking