adi公司的bf706開發(fā)板的使用手冊,該器件是ADSP-BF70x Blackfin數(shù)字信號處理器(DSP)產(chǎn)品系列中的一員。 新款Blackfin+處理器內(nèi)核將16位雙MAC、32位MAC和16位復(fù)雜MAC結(jié)合為最先進的信號處理引擎。
上傳時間: 2017-02-15
上傳用戶:a993593944
ADSP Computer Exercise
標簽: ADSP
上傳時間: 2017-12-23
上傳用戶:詹姆斯邵
是bf533使用SPORT模擬SPI通信的實例,對使用Blackfin ADSP的讀者很有用
上傳時間: 2014-12-08
上傳用戶:cazjing
隨著現(xiàn)代DSP、FPGA等數(shù)字芯片的信號處理能力不斷提高,基于軟件無線電技術(shù)的現(xiàn)代通信與信息處理系統(tǒng)也得到了更為廣泛的應(yīng)用。軟件無線電的基本思想是以一個通用、標準、模塊化的硬件系統(tǒng)作為其應(yīng)用平臺,把盡可能多的無線及個人通信和信號處理的功能用軟件來實現(xiàn),從而將無線通信新系統(tǒng)、新產(chǎn)品的開發(fā)逐步轉(zhuǎn)移到軟件上來。另一方面,現(xiàn)代信號處理系統(tǒng)對數(shù)據(jù)的處理速度、處理精度和動態(tài)范圍的要求也越來越高,需要每秒完成幾千萬到幾百億次運算。因此研制具備高速實時信號處理能力的通用硬件平臺越來越受到業(yè)界的重視。 @@ 目前的高速實時信號處理系統(tǒng)一般均采用DSP+FPGA的架構(gòu),其中DSP主要負責(zé)完成系統(tǒng)通信和基帶信號處理算法,而FPGA主要完成信號預(yù)處理等前端算法,并提供系統(tǒng)常用的各種外部接口邏輯。本文的主要工作就在于完成通用型高速實時信號處理系統(tǒng)的FPGA軟件設(shè)計。 @@ 本文提出了一種基于多DSP與FPGA的通用高速實時信號處理系統(tǒng)的架構(gòu)。綜合考慮各方面因素,作者選擇使用兩片ADSP-TS201浮點DSP以混合耦合模型構(gòu)成系統(tǒng)信號處理核心;以Xilinx公司最新的高性能FPGA Virtex-5系列的XC5VLX50T提供系統(tǒng)所需的各種接口,包括與ADSP-TS201的高速Linkport接口以及SPI、UART、SPORT等常用外設(shè)接口。此外,作者還選擇了ADSP-BF533定點DSP加入系統(tǒng)當中以擴展系統(tǒng)音視頻信號處理能力,體現(xiàn)系統(tǒng)的通用性。 @@ 基于FPGA的嵌入式系統(tǒng)設(shè)計正逐漸成為現(xiàn)代FPGA應(yīng)用的一個熱點。結(jié)合課題需要,作者以Xilinx公司的MicroBlze軟核處理器為核心在Virtex-5片內(nèi)設(shè)計了一個嵌入式系統(tǒng),完成了對CF卡、DDR2 SDRAM存儲器的讀寫控制,并利用片內(nèi)集成的三態(tài)以太網(wǎng)MAC硬核模塊,實現(xiàn)了系統(tǒng)與上位PC機之間的以太網(wǎng)通信鏈路。此外,為擴展系統(tǒng)功能,適應(yīng)未來可能的軟件升級,進一步提高系統(tǒng)的通用性,還將嵌入式實時操作系統(tǒng)μC/OS-II移植到MicroBlaze處理器上。 @@ 最后,作者介紹了基于Xilinx RocketIO GTP收發(fā)器的高速串行傳輸設(shè)計的關(guān)鍵技術(shù)和基本的設(shè)計方法,充分體現(xiàn)了目前高速實時信號處理系統(tǒng)的發(fā)展要求和趨勢。 @@關(guān)鍵詞:高速實時信號處理;FPGA;Virtex-5;嵌入式系統(tǒng);MicroBlaze
標簽: FPGA 實時信號 處理系統(tǒng)
上傳時間: 2013-05-17
上傳用戶:wangchong
文中提出了一種基于ADSP-BF533硬件平臺的數(shù)字音頻均衡器設(shè)計,其音頻處理算法包括譜分析和均衡算法。經(jīng)過測試表明,該系統(tǒng)可達到理想的音頻均衡效果,用戶可對各種音效進行選擇和自定義音效。
上傳時間: 2014-12-28
上傳用戶:yzhl1988
This Document provides the High Level Design specification for the Bootloader development and library porting for ADSP-BF533 based EZ-Kit Lite Board and STAMP Board. This document is meant to be the one of the inputs for the System Test Plan and the overall implementation of the same. This document also details the approach and assumptions made for the design
標簽: specification development Bootloader the
上傳時間: 2015-10-14
上傳用戶:D&L37
在uCosii操作系統(tǒng)中進行以太網(wǎng)控制芯片lan91c111的控制傳輸程序,處理器為ADSP BF533芯片
上傳時間: 2014-01-08
上傳用戶:Thuan
點陣式LCD控制,針對ADSP-BF533開發(fā)板的應(yīng)用代碼,在VisualDSP++軟件環(huán)境下運行
上傳時間: 2014-11-02
上傳用戶:lacsx
本課題設(shè)計和完成了一套基于DSP+FPGA結(jié)構(gòu)的小波變換實時圖像處理系統(tǒng)。采用小波算法對圖像進行邊緣提取、圖像增強、圖像融合等處理,并在ADSP-BF535上實現(xiàn)了小波算法,分析了其運行小波算法的性能。圖像處理的數(shù)據(jù)量比較大,而且運算比較復(fù)雜,DSP的特殊結(jié)構(gòu)和性能很好地滿足了系統(tǒng)實現(xiàn)的需要,而FPGA的高速性和靈活性也滿足了系統(tǒng)實時性和穩(wěn)定性的需要,所以采用DSP+FPGA來實現(xiàn)圖像處理系統(tǒng)是可靠的,也是可行的。系統(tǒng)的硬件設(shè)計以DSP和FPGA為平臺,DSP實現(xiàn)算法、管理系統(tǒng)運行、并實現(xiàn)了系統(tǒng)的自啟動;FPGA實現(xiàn)一些接口、時序控制等,簡化了外圍電路,提高了系統(tǒng)的可靠性。結(jié)果表明,在ADSP-BF535上實現(xiàn)小波算法,效果良好,而且滿足系統(tǒng)實時性的要求。最后,總結(jié)了系統(tǒng)的設(shè)計和調(diào)試經(jīng)驗,對調(diào)試時遇到的一些問題進行了分析。
上傳時間: 2013-04-24
上傳用戶:Kecpolo
ADI將創(chuàng)新、業(yè)績和卓越作為企業(yè)的文化支柱,并基此成長為該技術(shù)領(lǐng)域最持久高速增長的企業(yè)之一。ADI公司是業(yè)界廣泛認可的數(shù)據(jù)轉(zhuǎn)換和信號處理技術(shù)全球領(lǐng)先的供應(yīng)商,擁有遍布世界各地的60,000客戶,涵蓋了全部類型的電子設(shè)備制造商。作為領(lǐng)先業(yè)界40多年的高性能模擬集成電路(IC)制造商,ADI的產(chǎn)品廣泛用于模擬信號和數(shù)字信號處理領(lǐng)域。公司總部設(shè)在美國馬薩諸塞州諾伍德市,設(shè)計和制造基地遍布全球。ADI公司的股票在紐約證券交易所上市,并被納入標準普爾500指數(shù)(S&P 500 Index )。 ADI生產(chǎn)的數(shù)字信號處理芯片(DSP:Digital Singal Processor),代表系列有 ADSP Sharc 211xx (低端領(lǐng)域),ADSP TigerSharc 101,201,....(高端領(lǐng)域),ADSP Blackfin 系列(消費電子領(lǐng)域).
標簽: ADI
上傳時間: 2013-07-17
上傳用戶:小火車啦啦啦
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1