亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

ADSP-BF531???????????????????????????????????????????????????????????????£????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????ADSP-BF532???????????????????????????????????????????????????????????????£????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????ADSP-BF533

  • adsp-bf706開(kāi)發(fā)板資料

    adi公司的bf706開(kāi)發(fā)板的使用手冊(cè),該器件是ADSP-BF70x Blackfin數(shù)字信號(hào)處理器(DSP)產(chǎn)品系列中的一員。 新款Blackfin+處理器內(nèi)核將16位雙MAC、32位MAC和16位復(fù)雜MAC結(jié)合為最先進(jìn)的信號(hào)處理引擎。

    標(biāo)簽: adsp-bf 706 開(kāi)發(fā)板

    上傳時(shí)間: 2017-02-15

    上傳用戶(hù):a993593944

  • ADSP大作業(yè)

    ADSP Computer Exercise

    標(biāo)簽: ADSP

    上傳時(shí)間: 2017-12-23

    上傳用戶(hù):詹姆斯邵

  • 是bf533使用SPORT模擬SPI通信的實(shí)例

    是bf533使用SPORT模擬SPI通信的實(shí)例,對(duì)使用Blackfin ADSP的讀者很有用

    標(biāo)簽: SPORT 533 SPI bf

    上傳時(shí)間: 2014-12-08

    上傳用戶(hù):cazjing

  • 高速實(shí)時(shí)信號(hào)處理系統(tǒng)的FPGA軟件設(shè)計(jì)與實(shí)現(xiàn).rar

    隨著現(xiàn)代DSP、FPGA等數(shù)字芯片的信號(hào)處理能力不斷提高,基于軟件無(wú)線(xiàn)電技術(shù)的現(xiàn)代通信與信息處理系統(tǒng)也得到了更為廣泛的應(yīng)用。軟件無(wú)線(xiàn)電的基本思想是以一個(gè)通用、標(biāo)準(zhǔn)、模塊化的硬件系統(tǒng)作為其應(yīng)用平臺(tái),把盡可能多的無(wú)線(xiàn)及個(gè)人通信和信號(hào)處理的功能用軟件來(lái)實(shí)現(xiàn),從而將無(wú)線(xiàn)通信新系統(tǒng)、新產(chǎn)品的開(kāi)發(fā)逐步轉(zhuǎn)移到軟件上來(lái)。另一方面,現(xiàn)代信號(hào)處理系統(tǒng)對(duì)數(shù)據(jù)的處理速度、處理精度和動(dòng)態(tài)范圍的要求也越來(lái)越高,需要每秒完成幾千萬(wàn)到幾百億次運(yùn)算。因此研制具備高速實(shí)時(shí)信號(hào)處理能力的通用硬件平臺(tái)越來(lái)越受到業(yè)界的重視。 @@ 目前的高速實(shí)時(shí)信號(hào)處理系統(tǒng)一般均采用DSP+FPGA的架構(gòu),其中DSP主要負(fù)責(zé)完成系統(tǒng)通信和基帶信號(hào)處理算法,而FPGA主要完成信號(hào)預(yù)處理等前端算法,并提供系統(tǒng)常用的各種外部接口邏輯。本文的主要工作就在于完成通用型高速實(shí)時(shí)信號(hào)處理系統(tǒng)的FPGA軟件設(shè)計(jì)。 @@ 本文提出了一種基于多DSP與FPGA的通用高速實(shí)時(shí)信號(hào)處理系統(tǒng)的架構(gòu)。綜合考慮各方面因素,作者選擇使用兩片ADSP-TS201浮點(diǎn)DSP以混合耦合模型構(gòu)成系統(tǒng)信號(hào)處理核心;以Xilinx公司最新的高性能FPGA Virtex-5系列的XC5VLX50T提供系統(tǒng)所需的各種接口,包括與ADSP-TS201的高速Linkport接口以及SPI、UART、SPORT等常用外設(shè)接口。此外,作者還選擇了ADSP-BF533定點(diǎn)DSP加入系統(tǒng)當(dāng)中以擴(kuò)展系統(tǒng)音視頻信號(hào)處理能力,體現(xiàn)系統(tǒng)的通用性。 @@ 基于FPGA的嵌入式系統(tǒng)設(shè)計(jì)正逐漸成為現(xiàn)代FPGA應(yīng)用的一個(gè)熱點(diǎn)。結(jié)合課題需要,作者以Xilinx公司的MicroBlze軟核處理器為核心在Virtex-5片內(nèi)設(shè)計(jì)了一個(gè)嵌入式系統(tǒng),完成了對(duì)CF卡、DDR2 SDRAM存儲(chǔ)器的讀寫(xiě)控制,并利用片內(nèi)集成的三態(tài)以太網(wǎng)MAC硬核模塊,實(shí)現(xiàn)了系統(tǒng)與上位PC機(jī)之間的以太網(wǎng)通信鏈路。此外,為擴(kuò)展系統(tǒng)功能,適應(yīng)未來(lái)可能的軟件升級(jí),進(jìn)一步提高系統(tǒng)的通用性,還將嵌入式實(shí)時(shí)操作系統(tǒng)μC/OS-II移植到MicroBlaze處理器上。 @@ 最后,作者介紹了基于Xilinx RocketIO GTP收發(fā)器的高速串行傳輸設(shè)計(jì)的關(guān)鍵技術(shù)和基本的設(shè)計(jì)方法,充分體現(xiàn)了目前高速實(shí)時(shí)信號(hào)處理系統(tǒng)的發(fā)展要求和趨勢(shì)。 @@關(guān)鍵詞:高速實(shí)時(shí)信號(hào)處理;FPGA;Virtex-5;嵌入式系統(tǒng);MicroBlaze

    標(biāo)簽: FPGA 實(shí)時(shí)信號(hào) 處理系統(tǒng)

    上傳時(shí)間: 2013-05-17

    上傳用戶(hù):wangchong

  • 基于DSP的數(shù)字音頻均衡器設(shè)計(jì)

    文中提出了一種基于ADSP-BF533硬件平臺(tái)的數(shù)字音頻均衡器設(shè)計(jì),其音頻處理算法包括譜分析和均衡算法。經(jīng)過(guò)測(cè)試表明,該系統(tǒng)可達(dá)到理想的音頻均衡效果,用戶(hù)可對(duì)各種音效進(jìn)行選擇和自定義音效。

    標(biāo)簽: DSP 數(shù)字音頻 均衡器

    上傳時(shí)間: 2014-12-28

    上傳用戶(hù):yzhl1988

  • This Document provides the High Level Design specification for the Bootloader development and librar

    This Document provides the High Level Design specification for the Bootloader development and library porting for ADSP-BF533 based EZ-Kit Lite Board and STAMP Board. This document is meant to be the one of the inputs for the System Test Plan and the overall implementation of the same. This document also details the approach and assumptions made for the design

    標(biāo)簽: specification development Bootloader the

    上傳時(shí)間: 2015-10-14

    上傳用戶(hù):D&L37

  • 在uCosii操作系統(tǒng)中進(jìn)行以太網(wǎng)控制芯片lan91c111的控制傳輸程序

    在uCosii操作系統(tǒng)中進(jìn)行以太網(wǎng)控制芯片lan91c111的控制傳輸程序,處理器為ADSP BF533芯片

    標(biāo)簽: uCosii c111 lan 111

    上傳時(shí)間: 2014-01-08

    上傳用戶(hù):Thuan

  • 點(diǎn)陣式LCD控制

    點(diǎn)陣式LCD控制,針對(duì)ADSP-BF533開(kāi)發(fā)板的應(yīng)用代碼,在VisualDSP++軟件環(huán)境下運(yùn)行

    標(biāo)簽: LCD 點(diǎn)陣式 控制

    上傳時(shí)間: 2014-11-02

    上傳用戶(hù):lacsx

  • 基于DSP+FPGA的小波變換實(shí)時(shí)圖像處理系統(tǒng)設(shè)計(jì)

      本課題設(shè)計(jì)和完成了一套基于DSP+FPGA結(jié)構(gòu)的小波變換實(shí)時(shí)圖像處理系統(tǒng)。采用小波算法對(duì)圖像進(jìn)行邊緣提取、圖像增強(qiáng)、圖像融合等處理,并在ADSP-BF535上實(shí)現(xiàn)了小波算法,分析了其運(yùn)行小波算法的性能。圖像處理的數(shù)據(jù)量比較大,而且運(yùn)算比較復(fù)雜,DSP的特殊結(jié)構(gòu)和性能很好地滿(mǎn)足了系統(tǒng)實(shí)現(xiàn)的需要,而FPGA的高速性和靈活性也滿(mǎn)足了系統(tǒng)實(shí)時(shí)性和穩(wěn)定性的需要,所以采用DSP+FPGA來(lái)實(shí)現(xiàn)圖像處理系統(tǒng)是可靠的,也是可行的。系統(tǒng)的硬件設(shè)計(jì)以DSP和FPGA為平臺(tái),DSP實(shí)現(xiàn)算法、管理系統(tǒng)運(yùn)行、并實(shí)現(xiàn)了系統(tǒng)的自啟動(dòng);FPGA實(shí)現(xiàn)一些接口、時(shí)序控制等,簡(jiǎn)化了外圍電路,提高了系統(tǒng)的可靠性。結(jié)果表明,在ADSP-BF535上實(shí)現(xiàn)小波算法,效果良好,而且滿(mǎn)足系統(tǒng)實(shí)時(shí)性的要求。最后,總結(jié)了系統(tǒng)的設(shè)計(jì)和調(diào)試經(jīng)驗(yàn),對(duì)調(diào)試時(shí)遇到的一些問(wèn)題進(jìn)行了分析。

    標(biāo)簽: FPGA DSP 小波變換 實(shí)時(shí)圖像

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):Kecpolo

  • ADI產(chǎn)品資料

    ADI將創(chuàng)新、業(yè)績(jī)和卓越作為企業(yè)的文化支柱,并基此成長(zhǎng)為該技術(shù)領(lǐng)域最持久高速增長(zhǎng)的企業(yè)之一。ADI公司是業(yè)界廣泛認(rèn)可的數(shù)據(jù)轉(zhuǎn)換和信號(hào)處理技術(shù)全球領(lǐng)先的供應(yīng)商,擁有遍布世界各地的60,000客戶(hù),涵蓋了全部類(lèi)型的電子設(shè)備制造商。作為領(lǐng)先業(yè)界40多年的高性能模擬集成電路(IC)制造商,ADI的產(chǎn)品廣泛用于模擬信號(hào)和數(shù)字信號(hào)處理領(lǐng)域。公司總部設(shè)在美國(guó)馬薩諸塞州諾伍德市,設(shè)計(jì)和制造基地遍布全球。ADI公司的股票在紐約證券交易所上市,并被納入標(biāo)準(zhǔn)普爾500指數(shù)(S&P 500 Index )。   ADI生產(chǎn)的數(shù)字信號(hào)處理芯片(DSP:Digital Singal Processor),代表系列有 ADSP Sharc 211xx (低端領(lǐng)域),ADSP TigerSharc 101,201,....(高端領(lǐng)域),ADSP Blackfin 系列(消費(fèi)電子領(lǐng)域).

    標(biāo)簽: ADI

    上傳時(shí)間: 2013-07-17

    上傳用戶(hù):小火車(chē)?yán)怖怖?/p>

主站蜘蛛池模板: 渭南市| 繁昌县| 明星| 偏关县| 大埔区| 三都| 德昌县| 轮台县| 绥中县| 西乌| 浪卡子县| 隆尧县| 洛川县| 微博| 包头市| 保定市| 十堰市| 肇东市| 玉门市| 合作市| 东乌珠穆沁旗| 沾化县| 达尔| 盖州市| 齐齐哈尔市| 阿拉善右旗| 鄂尔多斯市| 青川县| 璧山县| 永胜县| 弥渡县| 开封县| 尼玛县| 宝山区| 汉沽区| 横峰县| 大英县| 英吉沙县| 防城港市| 西宁市| 县级市|