《CPLDFPGA嵌入式應(yīng)用開(kāi)發(fā)技術(shù)白金手冊(cè)》源代碼,涉及FPGA/CPLD的各個(gè)方面,鍵盤(pán)掃描,LED掃描等簡(jiǎn)單程序及濾波器等的設(shè)計(jì)
標(biāo)簽: CPLDFPGA 嵌入式應(yīng)用 開(kāi)發(fā)技術(shù)
上傳時(shí)間: 2017-07-02
上傳用戶(hù):253189838
EDA課件 了解認(rèn)識(shí)FPGA/CPLD原理,初步學(xué)習(xí)VHDL
標(biāo)簽: EDA課件
上傳時(shí)間: 2016-09-15
上傳用戶(hù):3012585828
硬件設(shè)計(jì)中常見(jiàn)模塊電路設(shè)計(jì)1. LDO電源電路設(shè)計(jì)2. DC-DC電源設(shè)計(jì)3. 時(shí)鐘電路設(shè)計(jì)4. 復(fù)位電路設(shè)計(jì)5. MCU電路設(shè)計(jì)6. FPGA/CPLD電路設(shè)計(jì)7. 存儲(chǔ)電路設(shè)計(jì)8. 電平轉(zhuǎn)換電路設(shè)硬件設(shè)計(jì)中常見(jiàn)接口電路設(shè)計(jì)1. RS323/RS485等接口電路設(shè)計(jì)2. PS/2接口電路設(shè)計(jì)3. 按鍵電路設(shè)計(jì)4. GigE接口電路設(shè)計(jì)5. CAN總線(xiàn)接口設(shè)計(jì)6. USB接口電路設(shè)計(jì)7. DVI/HDMI接口設(shè)計(jì)
上傳時(shí)間: 2022-03-30
上傳用戶(hù):20125101110
Cadence Allegro是一款專(zhuān)業(yè)的PCB設(shè)計(jì)軟件,是世界上最大的電子設(shè)計(jì)技術(shù)和配套服務(wù)的 EDA 供貨商之一,在EDA工具中屬于高端的PCB設(shè)計(jì)軟件,它的知名度在全球電子設(shè)計(jì)行業(yè)領(lǐng)域內(nèi)如雷貫耳,是電子行業(yè)創(chuàng)新的領(lǐng)導(dǎo)者。allegro主要用于PCB設(shè)計(jì)布線(xiàn),為當(dāng)前高速、高密度、多層的復(fù)雜 PCB 設(shè)計(jì)布線(xiàn)提供了最完美解決方案。allegro 功能包括原理圖輸入、生成、模擬數(shù)字/混合電路仿真,fpga設(shè)計(jì),pcb編輯和自動(dòng)布局布線(xiàn)mcm電路設(shè)計(jì)、高速pcb版圖的設(shè)計(jì)仿真等等。包括:* Concept HDL原理圖設(shè)計(jì)輸入工具,有for NT和for Unix的產(chǎn)品。* Check Plus HDL原理圖設(shè)計(jì)規(guī)則檢查工具。(NT & Unix)* SPECTRA Quest Engineer PCB版圖布局規(guī)劃工具(NT & Unix)* Allegro Expert專(zhuān)家級(jí)PCB版圖編輯工具 (NT & Unix)* SPECTRA Expert AutoRouter 專(zhuān)家級(jí)pcb自動(dòng)布線(xiàn)工具* SigNoise信噪分析工具* EMControl電磁兼容性檢查工具* Synplify FPGA / CPLD綜合工具* HDL Analyst HDL分析器* Advanced Package Designer先進(jìn)的MCM封裝設(shè)計(jì)工具allegro 特點(diǎn)1.系統(tǒng)軟件互聯(lián)服務(wù)平臺(tái)可以跨集成電路、封裝和PCB協(xié)同設(shè)計(jì)性能卓越互聯(lián)。2.應(yīng)用平臺(tái)的協(xié)同設(shè)計(jì)方式,技術(shù)工程師能夠 快速提升I/O油壓緩沖器中間和跨集成電路、封裝和PCB的系統(tǒng)軟件互連。3.該方式能防止硬件返修并減少硬件成本費(fèi)和減少設(shè)計(jì)周期時(shí)間。4.管束驅(qū)動(dòng)器的Allegro步驟包含高級(jí)作用用以設(shè)計(jì)捕獲、信號(hào)完整性和物理學(xué)完成。5.因?yàn)樗€獲得CadenceEncounter與Virtuoso服務(wù)平臺(tái)的適用。6.Allegro協(xié)同設(shè)計(jì)方式促使高效率的設(shè)計(jì)鏈協(xié)作變成實(shí)際。
標(biāo)簽: Allegro
上傳時(shí)間: 2022-06-20
上傳用戶(hù):canderile
Cadence Allegro是一款專(zhuān)業(yè)的PCB設(shè)計(jì)軟件,是世界上最大的電子設(shè)計(jì)技術(shù)和配套服務(wù)的 EDA 供貨商之一,在EDA工具中屬于高端的PCB設(shè)計(jì)軟件,它的知名度在全球電子設(shè)計(jì)行業(yè)領(lǐng)域內(nèi)如雷貫耳,是電子行業(yè)創(chuàng)新的領(lǐng)導(dǎo)者。allegro主要用于PCB設(shè)計(jì)布線(xiàn),為當(dāng)前高速、高密度、多層的復(fù)雜 PCB 設(shè)計(jì)布線(xiàn)提供了最完美解決方案。allegro 功能包括原理圖輸入、生成、模擬數(shù)字/混合電路仿真,fpga設(shè)計(jì),pcb編輯和自動(dòng)布局布線(xiàn)mcm電路設(shè)計(jì)、高速pcb版圖的設(shè)計(jì)仿真等等。包括:* Concept HDL原理圖設(shè)計(jì)輸入工具,有for NT和for Unix的產(chǎn)品。* Check Plus HDL原理圖設(shè)計(jì)規(guī)則檢查工具。(NT & Unix)* SPECTRA Quest Engineer PCB版圖布局規(guī)劃工具(NT & Unix)* Allegro Expert專(zhuān)家級(jí)PCB版圖編輯工具 (NT & Unix)* SPECTRA Expert AutoRouter 專(zhuān)家級(jí)pcb自動(dòng)布線(xiàn)工具* SigNoise信噪分析工具* EMControl電磁兼容性檢查工具* Synplify FPGA / CPLD綜合工具* HDL Analyst HDL分析器* Advanced Package Designer先進(jìn)的MCM封裝設(shè)計(jì)工具allegro 特點(diǎn)1.系統(tǒng)軟件互聯(lián)服務(wù)平臺(tái)可以跨集成電路、封裝和PCB協(xié)同設(shè)計(jì)性能卓越互聯(lián)。2.應(yīng)用平臺(tái)的協(xié)同設(shè)計(jì)方式,技術(shù)工程師能夠 快速提升I/O油壓緩沖器中間和跨集成電路、封裝和PCB的系統(tǒng)軟件互連。3.該方式能防止硬件返修并減少硬件成本費(fèi)和減少設(shè)計(jì)周期時(shí)間。4.管束驅(qū)動(dòng)器的Allegro步驟包含高級(jí)作用用以設(shè)計(jì)捕獲、信號(hào)完整性和物理學(xué)完成。5.因?yàn)樗€獲得CadenceEncounter與Virtuoso服務(wù)平臺(tái)的適用。6.Allegro協(xié)同設(shè)計(jì)方式促使高效率的設(shè)計(jì)鏈協(xié)作變成實(shí)際。
標(biāo)簽: Allegro
上傳時(shí)間: 2022-06-20
上傳用戶(hù):canderile
Cadence Allegro是一款專(zhuān)業(yè)的PCB設(shè)計(jì)軟件,是世界上最大的電子設(shè)計(jì)技術(shù)和配套服務(wù)的 EDA 供貨商之一,在EDA工具中屬于高端的PCB設(shè)計(jì)軟件,它的知名度在全球電子設(shè)計(jì)行業(yè)領(lǐng)域內(nèi)如雷貫耳,是電子行業(yè)創(chuàng)新的領(lǐng)導(dǎo)者。allegro主要用于PCB設(shè)計(jì)布線(xiàn),為當(dāng)前高速、高密度、多層的復(fù)雜 PCB 設(shè)計(jì)布線(xiàn)提供了最完美解決方案。allegro 功能包括原理圖輸入、生成、模擬數(shù)字/混合電路仿真,fpga設(shè)計(jì),pcb編輯和自動(dòng)布局布線(xiàn)mcm電路設(shè)計(jì)、高速pcb版圖的設(shè)計(jì)仿真等等。包括:* Concept HDL原理圖設(shè)計(jì)輸入工具,有for NT和for Unix的產(chǎn)品。* Check Plus HDL原理圖設(shè)計(jì)規(guī)則檢查工具。(NT & Unix)* SPECTRA Quest Engineer PCB版圖布局規(guī)劃工具(NT & Unix)* Allegro Expert專(zhuān)家級(jí)PCB版圖編輯工具 (NT & Unix)* SPECTRA Expert AutoRouter 專(zhuān)家級(jí)pcb自動(dòng)布線(xiàn)工具* SigNoise信噪分析工具* EMControl電磁兼容性檢查工具* Synplify FPGA / CPLD綜合工具* HDL Analyst HDL分析器* Advanced Package Designer先進(jìn)的MCM封裝設(shè)計(jì)工具allegro 特點(diǎn)1.系統(tǒng)軟件互聯(lián)服務(wù)平臺(tái)可以跨集成電路、封裝和PCB協(xié)同設(shè)計(jì)性能卓越互聯(lián)。2.應(yīng)用平臺(tái)的協(xié)同設(shè)計(jì)方式,技術(shù)工程師能夠 快速提升I/O油壓緩沖器中間和跨集成電路、封裝和PCB的系統(tǒng)軟件互連。3.該方式能防止硬件返修并減少硬件成本費(fèi)和減少設(shè)計(jì)周期時(shí)間。4.管束驅(qū)動(dòng)器的Allegro步驟包含高級(jí)作用用以設(shè)計(jì)捕獲、信號(hào)完整性和物理學(xué)完成。5.因?yàn)樗€獲得CadenceEncounter與Virtuoso服務(wù)平臺(tái)的適用。6.Allegro協(xié)同設(shè)計(jì)方式促使高效率的設(shè)計(jì)鏈協(xié)作變成實(shí)際。
標(biāo)簽: Allegro
上傳時(shí)間: 2022-06-20
上傳用戶(hù):canderile
Cadence Allegro是一款專(zhuān)業(yè)的PCB設(shè)計(jì)軟件,是世界上最大的電子設(shè)計(jì)技術(shù)和配套服務(wù)的 EDA 供貨商之一,在EDA工具中屬于高端的PCB設(shè)計(jì)軟件,它的知名度在全球電子設(shè)計(jì)行業(yè)領(lǐng)域內(nèi)如雷貫耳,是電子行業(yè)創(chuàng)新的領(lǐng)導(dǎo)者。allegro主要用于PCB設(shè)計(jì)布線(xiàn),為當(dāng)前高速、高密度、多層的復(fù)雜 PCB 設(shè)計(jì)布線(xiàn)提供了最完美解決方案。allegro 功能包括原理圖輸入、生成、模擬數(shù)字/混合電路仿真,fpga設(shè)計(jì),pcb編輯和自動(dòng)布局布線(xiàn)mcm電路設(shè)計(jì)、高速pcb版圖的設(shè)計(jì)仿真等等。包括:* Concept HDL原理圖設(shè)計(jì)輸入工具,有for NT和for Unix的產(chǎn)品。* Check Plus HDL原理圖設(shè)計(jì)規(guī)則檢查工具。(NT & Unix)* SPECTRA Quest Engineer PCB版圖布局規(guī)劃工具(NT & Unix)* Allegro Expert專(zhuān)家級(jí)PCB版圖編輯工具 (NT & Unix)* SPECTRA Expert AutoRouter 專(zhuān)家級(jí)pcb自動(dòng)布線(xiàn)工具* SigNoise信噪分析工具* EMControl電磁兼容性檢查工具* Synplify FPGA / CPLD綜合工具* HDL Analyst HDL分析器* Advanced Package Designer先進(jìn)的MCM封裝設(shè)計(jì)工具allegro 特點(diǎn)1.系統(tǒng)軟件互聯(lián)服務(wù)平臺(tái)可以跨集成電路、封裝和PCB協(xié)同設(shè)計(jì)性能卓越互聯(lián)。2.應(yīng)用平臺(tái)的協(xié)同設(shè)計(jì)方式,技術(shù)工程師能夠 快速提升I/O油壓緩沖器中間和跨集成電路、封裝和PCB的系統(tǒng)軟件互連。3.該方式能防止硬件返修并減少硬件成本費(fèi)和減少設(shè)計(jì)周期時(shí)間。4.管束驅(qū)動(dòng)器的Allegro步驟包含高級(jí)作用用以設(shè)計(jì)捕獲、信號(hào)完整性和物理學(xué)完成。5.因?yàn)樗€獲得CadenceEncounter與Virtuoso服務(wù)平臺(tái)的適用。6.Allegro協(xié)同設(shè)計(jì)方式促使高效率的設(shè)計(jì)鏈協(xié)作變成實(shí)際。
標(biāo)簽: Allegro
上傳時(shí)間: 2022-06-20
上傳用戶(hù):canderile
VIP專(zhuān)區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(56)資源包含以下內(nèi)容:1. 一個(gè)很好用的ARM調(diào)試代理,有了它你就可以不用再買(mǎi)ARM仿真器了.可以自己做一個(gè)了.2. 一種標(biāo)準(zhǔn).3. a gps program.4. ADS的安裝調(diào)似視頻教程.5. 包括:DSP定時(shí)器使用,DSP_DMA的使用,DSP_MCBSP的使用,GMSK基帶波形產(chǎn)生,學(xué)校學(xué)分績(jī)的計(jì)算.6. 本程序是用C 語(yǔ)言實(shí)實(shí)現(xiàn)模擬信號(hào)到數(shù)字信號(hào)的轉(zhuǎn)換,經(jīng)過(guò)驗(yàn)證..7. 用C語(yǔ)言實(shí)現(xiàn)LDC功能,有所改進(jìn),拿出來(lái)共享一下..8. 基于Plinps的SJA1000CAN總線(xiàn)控制器的CAN應(yīng)用開(kāi)發(fā)程序.9. 基于菲利普的LPC2100的集成CAN控制器的應(yīng)用程序.10. 基于S3C44B0的嵌入式系統(tǒng)設(shè)計(jì)與開(kāi)發(fā)實(shí)例詳解的部分源代碼.11. 基于S3C44B0x的嵌入式系統(tǒng)設(shè)計(jì)與開(kāi)發(fā)實(shí)例詳解部分源代碼.12. 基于S3C44B0x的嵌入式系統(tǒng)設(shè)計(jì)與開(kāi)發(fā)實(shí)例詳解部分源代碼.13. E680i腳本運(yùn)行器.14. 運(yùn)用protel99se,實(shí)現(xiàn)試驗(yàn)小板的原理圖設(shè)計(jì)、pcb板設(shè)計(jì).15. 1針對(duì)三星44B0的開(kāi)發(fā)程序2對(duì)于網(wǎng)卡的驅(qū)動(dòng)程序3程序采用C語(yǔ)言編程4采用ARM指令集5全部代碼在 ADS1.2 中編譯調(diào)試.16. 1為L(zhǎng)CM的驅(qū)動(dòng)程序 2采用匯編語(yǔ)言 3在WAVE6000編程軟件下編譯運(yùn)行.17. 自制JTAG調(diào)試代碼.18. 網(wǎng)上搜索到的時(shí)鐘芯片HYM8563的C51語(yǔ)言程序.19. 74hc595的C語(yǔ)音驅(qū)動(dòng)程序.20. 關(guān)于日本最著名的實(shí)時(shí)系統(tǒng)T-KERNEL的平臺(tái)下的AD鍵盤(pán)實(shí)現(xiàn)源碼.21. 基于I2C協(xié)議的讀寫(xiě)程序,本人是用作IC卡讀卡器用的.22. 此二程序?yàn)镻IC和I2C實(shí)例程序.23. 包含一個(gè)完整的開(kāi)發(fā)實(shí)例的源文件(包括LED驅(qū)動(dòng)),已經(jīng)通過(guò)編譯,供upsd3200開(kāi)發(fā)參考..24. 包含一個(gè)完整的開(kāi)發(fā)實(shí)例的源文件(包括adc,I2C,LCD,SPI,timer,LED),已經(jīng)通過(guò)編譯,供upsd3300開(kāi)發(fā)參考..25. 學(xué)習(xí)FPGA CPLD的入門(mén)文檔.26. 這是一個(gè)基于ARM44B0X的串口實(shí)驗(yàn)程序..27. 關(guān)于dsPIC系列芯片乘法和除法運(yùn)算的詳細(xì)介紹.28. ZLG_LPC214x的USB固件程序C源碼。針對(duì)LPC214xLPC的USB設(shè)備控制器.29. arm-2410-文件系統(tǒng)額使用實(shí)例(1).30. arm-2410-文件系統(tǒng)額使用實(shí)例(2).31. 綜合微機(jī)通用總線(xiàn)、定時(shí)計(jì)數(shù)器、并行接口、中斷控制器等芯片等控制原理.32. MC68HC908EY16 LIN-BUS源碼(編譯環(huán)境:CodeWarriorV3.1).33. 一個(gè)很豐富的PID控制算法.34. 可錄放語(yǔ)音芯片ISD4003的放音驅(qū)動(dòng)程序.35. 三星44B0X原理圖資料.36. A six people s rushing replies an implement, use some s switches in toggle switch K0 ~ K5 is that ON.37. 該程序是在NIOS II環(huán)境下運(yùn)行的 使用LWIP協(xié)議棧實(shí)現(xiàn)了HTTP協(xié)議的接受請(qǐng)求 SOCKET編程.38. cpld fpga 一些應(yīng)用實(shí)例程序的源代碼..39. 剛剛學(xué)習(xí)CPLD的絕對(duì)有用.40. 一個(gè)LED顯示程序.
標(biāo)簽: 線(xiàn)性
上傳時(shí)間: 2013-04-15
上傳用戶(hù):eeworm
VIP專(zhuān)區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(62)資源包含以下內(nèi)容:1. pci8360v jiemianchengxu jimokuai.2. 做以太網(wǎng)時(shí)可能有幫助的!其中是些原理圖和使用說(shuō)明.3. 5000系列DSP實(shí)驗(yàn)常用程序.4. FPGA/CPLD集成開(kāi)發(fā)環(huán)境ISE的使用詳解 示例代碼1.5. FPGA/CPLD集成開(kāi)發(fā)環(huán)境ISE使用詳解實(shí)例-2.6. FPGA/CPLD集成開(kāi)發(fā)環(huán)境ISE使用詳解實(shí)例-3.7. FPGA/CPLD集成開(kāi)發(fā)環(huán)境ISE使用詳解實(shí)例-4.8. FPGA/CPLD集成開(kāi)發(fā)環(huán)境ISE使用詳解實(shí)例-5.9. FPGA/CPLD集成開(kāi)發(fā)環(huán)境ISE使用詳解實(shí)例-6.10. 最簡(jiǎn)單的在C語(yǔ)言中嵌入?yún)R編語(yǔ)言的方法實(shí)現(xiàn)匯編與C的銜接.11. 幾種實(shí)現(xiàn)電機(jī)調(diào)速方法的源程序.12. TMS320F2812全套原理圖.13. STR712評(píng)估板的電路原理圖.14. STR71x開(kāi)發(fā)板上做AD轉(zhuǎn)換的代碼.15. EVC實(shí)現(xiàn)LCD屏.16. LPC2148 通過(guò) CH375 讀寫(xiě)U盤(pán)的例子.17. 飛利浦ARM芯片LPC2148的PROTEL格式的原理圖.18. 實(shí)現(xiàn)基于CPLD的CCD采集系統(tǒng)設(shè)計(jì)源碼.19. USB2.0 高速OTG控制芯片isp1761的stack.20. STR71系列ARM例子程序源代碼.21. MCU51_CPLD開(kāi)發(fā)板電路圖。在整個(gè)200M的開(kāi)發(fā)資料中感覺(jué)這副電路圖紙最重要.22. str912芯片的串口燒寫(xiě)程序源代碼.23. atmel關(guān)于SPI方面的PPT中文版本 估計(jì)對(duì)大家有用.24. URM3751距離測(cè)量模板驅(qū)動(dòng)程序,最近到0.5CM,精度0.1CM.25. 通過(guò)計(jì)算不了1S內(nèi)下降沿個(gè)數(shù),達(dá)到測(cè)頻目的..26. 紅外程序.27. 很好c語(yǔ)言編寫(xiě)的pid算法,具有很好的參考價(jià)值.28. 用于CPLD的控制.29. 漢字點(diǎn)陣源碼 漢字點(diǎn)陣源碼 漢字點(diǎn)陣源碼.30. 自動(dòng)報(bào)警系統(tǒng) 自動(dòng)報(bào)警系統(tǒng) 自動(dòng)報(bào)警系統(tǒng).31. usb原理圖可以進(jìn)行usb仿真應(yīng)該是很好用的.32. 基于AT91SAM7A3的usb鼠標(biāo)源代碼。在keil for arm 3.1上運(yùn)行通過(guò)。希望對(duì)需要的同行有所幫助。.33. 豆?jié){機(jī)開(kāi)發(fā)相關(guān)資料.34. 在VS2005環(huán)境中,可以實(shí)現(xiàn)藍(lán)牙的搜索.35. maxim的AD191的AD采樣控制程序.36. UART nios中文使用說(shuō)明,使用的是uart的控制的基本指令而不是用的基本輸入輸出命令.37. 1、鏈接存儲(chǔ)方法 鏈接方式存儲(chǔ)的線(xiàn)性表簡(jiǎn)稱(chēng)為鏈表(Linked List)。 鏈表的具體存儲(chǔ)表示為: ① 用一組任意的存儲(chǔ)單元來(lái)存放線(xiàn)性表的結(jié)點(diǎn)(這組存儲(chǔ)單元既可以是連續(xù)的.38. philips i2c turner fi1256.39. I2C協(xié)議的小程序.40. 一款朋友自制的USB聲卡.
標(biāo)簽: 機(jī)械制圖 國(guó)家標(biāo)準(zhǔn)
上傳時(shí)間: 2013-06-29
上傳用戶(hù):eeworm
VIP專(zhuān)區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(66)資源包含以下內(nèi)容:1. 適用與S3C2410A和S3C2440A的SD卡驅(qū)動(dòng)程序.2. 這款無(wú)線(xiàn)報(bào)警主機(jī)對(duì)任何發(fā)射頻率為315M.3. 精密可調(diào)基準(zhǔn)電壓發(fā)生器源程序 --- 2006-3-18 16:58:.4. 漢字點(diǎn)陣滾動(dòng)指示牌源程序 --- 2006-3-18 16:59:00.5. 近日對(duì)農(nóng)歷計(jì)算感興趣.6. 串口通訊實(shí)例 高精度電壓表(24bit).7. 我剛下的原碼,不知道可以用嗎,大家?guī)臀铱纯?.8. at89s51加上ptr2000模塊實(shí)現(xiàn)短距離無(wú)線(xiàn)通信.9. FPGA/CPLD集成開(kāi)發(fā)環(huán)境ise的使用詳解 示例代碼7.10. FPGA/CPLD集成開(kāi)發(fā)環(huán)境ise的使用詳解 示例代碼8.11. FPGA/CPLD集成開(kāi)發(fā)環(huán)境ise的使用詳解 示例代碼9.12. FPGA/CPLD集成開(kāi)發(fā)環(huán)境ise的使用詳解 示例代碼10.13. FPGA/CPLD集成開(kāi)發(fā)環(huán)境ise的使用詳解 示例代碼.14. 主要介紹藍(lán)牙鼠標(biāo)的接口程序,與目前多人研究的方向一致..15. 系統(tǒng)控制程序代碼 智能電表主控程序 1、計(jì)算電量、電費(fèi) 6 2、接受鍵盤(pán)輸入.16. zigbee開(kāi)發(fā)基礎(chǔ)知識(shí),包括應(yīng)用領(lǐng)域,ZIGBEE優(yōu)勢(shì)和初步的802.14.5協(xié)議介紹,四個(gè)文檔.17. 鍵盤(pán)掃描程序.18. 介紹音頻數(shù)字水印的制作.19. MInigui的消息框?qū)嶒?yàn),針對(duì)Smartarm2200開(kāi)發(fā)板.20. MInigui的對(duì)話(huà)框?qū)嶒?yàn),針對(duì)Smartarm2200開(kāi)發(fā)板.21. MInigui的控件實(shí)驗(yàn),針對(duì)Smartarm2200開(kāi)發(fā)板.22. MInigui的自定義控件實(shí)驗(yàn),針對(duì)Smartarm2200開(kāi)發(fā)板.23. MInigui的編輯框?qū)嶒?yàn),針對(duì)Smartarm2200開(kāi)發(fā)板.24. MInigui的位圖實(shí)驗(yàn),針對(duì)Smartarm2200開(kāi)發(fā)板.25. 在用IAR開(kāi)發(fā)AT91SAMSE系列中外擴(kuò)sdram的源碼。.26. AT91SAM7SE系列IAR編程中外擴(kuò)NAND的源碼。.27. 這是sd卡驅(qū)動(dòng)的源代碼.28. MiniGUI圖形界面實(shí)驗(yàn)系列之桌面主題實(shí)驗(yàn)例程。.29. MiniGUI圖形界面實(shí)驗(yàn)系列之位圖操作例程.30. MiniGUI圖形界面實(shí)驗(yàn)系列之對(duì)話(huà)框?qū)嶒?yàn)例程。.31. MiniGUI圖形界面實(shí)驗(yàn)系列之gdi繪圖實(shí)驗(yàn)例程。.32. MiniGUI圖形界面實(shí)驗(yàn)系列之控件應(yīng)用實(shí)驗(yàn)例程。.33. CC1000通信.34. Two pdf format ZigBee overviews. It is useful for known ZigBee technology..35. 基于CPLD的USB下載電纜設(shè)計(jì).36. 這是一個(gè)MAX518的驅(qū)動(dòng)程序,已調(diào)試過(guò)的,歡迎大家下載.37. 使用STK500_2 協(xié)議的bootloader.38. 如果有的壓縮文件解壓需要密碼.39. 打開(kāi)壓縮文件后安裝.EXE文件,在安裝的目錄下有MPLAB MCC18的工程文件MassStorage,即USB大容量存儲(chǔ)器的源代碼.40. 基于ST7920A控制器的128*64液晶驅(qū)動(dòng)程序.
上傳時(shí)間: 2013-05-19
上傳用戶(hù):eeworm
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1