Altera FPGA CPLD學(xué)習(xí)筆記
上傳時間: 2022-07-08
上傳用戶:
Altera FPGA和CPLD設(shè)計學(xué)習(xí)筆記(特權(quán)完善)
上傳時間: 2022-07-08
上傳用戶:
Altera FPGA封裝庫Cyclone系列
上傳時間: 2022-07-25
上傳用戶:
AlteraFPGA設(shè)計基篇.pdf,Altera FPGACPLD設(shè)計高級篇.pdf
上傳時間: 2013-08-07
上傳用戶:9牛10
可編程邏輯器件(PLD)是嵌入式工業(yè)設(shè)計的關(guān)鍵元器件。在工業(yè)設(shè)計中,PLD已經(jīng)從提供簡單的膠合邏輯發(fā)展到使用FPGA作為協(xié)處理器。該技術(shù)在通信、電機(jī)控制、I/O模塊以及圖像處理等應(yīng)用中支持 I/O 擴(kuò)展,替代基本的微控制器 (MCU) 或者數(shù)字信號處理器 (DSP)。 隨著系統(tǒng)復(fù)雜度的提高,F(xiàn)PGA還能夠集成整個芯片系統(tǒng)(SoC),與分立的 MCU、DSP、ASSP,以及 ASIC解決方案相比,大幅度降低了成本。不論是用作協(xié)處理器還是SoC,Altera FPGA在您的工業(yè)應(yīng)用中都具有以下優(yōu)點(diǎn): 1. 設(shè)計集成——使用FPGA作為協(xié)處理器或者SoC,在一個器件平臺上集成 IP和軟件堆棧,從而降低成本。 2. 可重新編程能力——在一個公共開發(fā)平臺的一片 FPGA中,使工業(yè)設(shè)計能夠適應(yīng)協(xié)議、IP以及新硬件功能的發(fā)展變化。 3. 性能調(diào)整——通過FPGA中的嵌入式處理器、定制指令和IP模塊,增強(qiáng)性能,滿足系統(tǒng)要求。 4. 過時保護(hù)——較長的 FPGA 產(chǎn)品生命周期,通過 FPGA 新系列的器件移植,延長工業(yè)產(chǎn)品的生命周期,保護(hù)硬件不會過時。 5. 熟悉的工具——使用熟悉的、功能強(qiáng)大的集成工具,簡化設(shè)計和軟件開發(fā)、IP集成以及調(diào)試。
標(biāo)簽: FPGA 工業(yè)應(yīng)用
上傳時間: 2014-12-28
上傳用戶:rnsfing
這些ppt文件詳細(xì)介紹了使用Altera公司FPGA芯片編程時的注意問題,包含時序、EBA、LPM庫等,還有一些實(shí)用技巧供學(xué)習(xí)。對于使用Altera FPGA的同志會有幫助,但全部為英文編寫,請注意。
標(biāo)簽: Altera FPGA 詳細(xì)介紹
上傳時間: 2014-01-27
上傳用戶:偷心的海盜
本文檔是Altera(INTEL)FPGA的封裝信息大全,所有INTEL FPGA的封裝信息均可找到,適用于PCB工程師,結(jié)構(gòu)工程師使用
上傳時間: 2022-03-09
上傳用戶:
網(wǎng)上關(guān)于Altera的教程很多,可謂浩如煙海。大體來說有兩類:一是,step by step的指導(dǎo)如何操作Quartus軟件,這類方法的優(yōu)點(diǎn)是上手快,但卻有知其然不知其所以然之惑;二是,從一個很高的起點(diǎn)分析一些具體問題,優(yōu)點(diǎn)是有深度,但也把大部分初學(xué)者拒之門外,不知路在何方。本系列教程的宗旨是在力求全面介紹Altera及其QuartusⅡ軟件原理的基礎(chǔ)上,對何如使用Altera FPGA進(jìn)行基礎(chǔ)設(shè)計、時序分析、驗(yàn)證、優(yōu)化四大方面進(jìn)行講解。本篇為時序篇,推薦用兩天時間掌握。其余的,基礎(chǔ)篇需一天,驗(yàn)證、優(yōu)化各需兩天,一共七天。本教程大部分內(nèi)容參考翻譯 altera 官方handbook和對應(yīng)的paper等資料,1.2、1.4、1.6、2.1系熱心網(wǎng)友riple所創(chuàng),筆者基本原文引用,只為閱讀流暢性和更易理解做了少許改動,如造成原作者的不適,可聯(lián)系筆者刪除之。后續(xù)教程視讀者反映情況進(jìn)行適當(dāng)調(diào)整和發(fā)布。
上傳時間: 2022-07-27
上傳用戶:
語音編碼技術(shù)始終是語音研究的熱點(diǎn)。語音編碼作為多媒體通信中信息傳輸?shù)囊粋€重要環(huán)節(jié),越來越受到廣泛的重視。G729是由美國、法國、日本和加拿大的幾家著名國際電信實(shí)體聯(lián)合開發(fā)的,國際電信聯(lián)盟(ITU-T)于1995年11月正式通過了G729。96年ITU-T又制定了G729的簡化方案G729A,主要降低了計算的復(fù)雜度以便于實(shí)時實(shí)現(xiàn)。因其具有良好的合成語音質(zhì)量、適中的復(fù)雜度、較低的時延等優(yōu)點(diǎn),G729A標(biāo)準(zhǔn)已被廣泛應(yīng)用在VOIP網(wǎng)關(guān)、IP電話中。 論文利用Altera公司的新一代可編程邏輯器件在數(shù)字信號處理領(lǐng)域的優(yōu)勢,對G729A語音編碼中的線性預(yù)測(LP)濾波器系數(shù)提取的FPGA(現(xiàn)場可編程門陣列,F(xiàn)ield Programmable Gate Array)實(shí)現(xiàn)進(jìn)行了深入研究。論文首先對語音信號處理及其發(fā)展進(jìn)行介紹,深入討論了G729A語音編解碼技術(shù)。第二,對Altera公司的Stratix系列可編程器件的內(nèi)部結(jié)構(gòu)進(jìn)行了研究,分析了在QuartusII開發(fā)平臺上進(jìn)行FPGA設(shè)計的流程。第三,基于FPGA,對G729A編碼系統(tǒng)的LP分析部分做了具體設(shè)計,其中包括自相關(guān)函數(shù)和杜賓(Durbin)遞推兩個主要功能模塊,并對其工作過程進(jìn)行了詳細(xì)的分析。第四,針對系統(tǒng)所使用的除法運(yùn)算都是商小于1的特點(diǎn),設(shè)計并實(shí)現(xiàn)了一個系統(tǒng)專用的除法器模塊。最后,在Altera FPGA目標(biāo)芯片EP1S30F780C7上,對LP分析系統(tǒng)進(jìn)行了驗(yàn)證,證明了方案的可行性。
上傳時間: 2013-06-20
上傳用戶:pwcsoft
本白皮書介紹SATA和SAS協(xié)議,怎樣使用這些協(xié)議,解釋SATA和SAS在FPGA應(yīng)用中的價值,闡述了怎樣使用Altera FPGA來開發(fā)SATA或者SAS解決方案。
上傳時間: 2013-06-12
上傳用戶:tonyshao
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1