專輯類-Pro-E教程及相關(guān)資料專輯-134冊-38.9G 林清安proe零件裝配與產(chǎn)品設計.iso
上傳時間: 2013-04-24
上傳用戶:dang2959809956
專輯類-Pro-E教程及相關(guān)資料專輯-134冊-38.9G 林清安PROE多媒體教程高級篇上.iso
上傳時間: 2013-06-29
上傳用戶:ommshaggar
專輯類-Pro-E教程及相關(guān)資料專輯-134冊-38.9G ProE機械設計習題精解(1).iso
上傳時間: 2013-07-04
上傳用戶:1047385479
專輯類-Pro-E教程及相關(guān)資料專輯-134冊-38.9G PTC.PRO.ENGINEER.WILDFIRE.V2.0-cd1.iso
上傳時間: 2013-04-24
上傳用戶:1234xhb
專輯類-超聲-紅外-激光-無線-通訊相關(guān)專輯-183冊-1.48G ISO-15693-識別卡-無觸點的集成電路卡-第2部分-67頁-1.5M.pdf
上傳時間: 2013-04-24
上傳用戶:qb1993225
專輯類-多媒體相關(guān)專輯-48個-11.7G ISO-ICE-13818-MPEG-2-協(xié)議標準詳解-440頁-17.4M.pdf
上傳時間: 2013-07-05
上傳用戶:15528028198
專輯類-機械五金類專輯-84冊-3.02G 機械設計手冊-新編軟件版2008-625M-iso版.zip
上傳時間: 2013-04-24
上傳用戶:wangchong
ISO 4-20mA電流環(huán)隔離芯片是單片兩線制隔離接口芯片,該IC內(nèi)部包含有電流信號調(diào)制解調(diào)電路、信號耦合隔離變換電路等。很小的輸入等效電阻,使該IC的輸入電壓達到超寬范圍(7.5—32V),以滿足用
上傳時間: 2013-07-29
上傳用戶:kiklkook
目 錄 第一章 概述 3 第一節(jié) 硬件開發(fā)過程簡介 3 §1.1.1 硬件開發(fā)的基本過程 4 §1.1.2 硬件開發(fā)的規(guī)范化 4 第二節(jié) 硬件工程師職責與基本技能 4 §1.2.1 硬件工程師職責 4 §1.2.1 硬件工程師基本素質(zhì)與技術(shù) 5 第二章 硬件開發(fā)規(guī)范化管理 5 第一節(jié) 硬件開發(fā)流程 5 §3.1.1 硬件開發(fā)流程文件介紹 5 §3.2.2 硬件開發(fā)流程詳解 6 第二節(jié) 硬件開發(fā)文檔規(guī)范 9 §2.2.1 硬件開發(fā)文檔規(guī)范文件介紹 9 §2.2.2 硬件開發(fā)文檔編制規(guī)范詳解 10 第三節(jié) 與硬件開發(fā)相關(guān)的流程文件介紹 11 §3.3.1 項目立項流程: 11 §3.3.2 項目實施管理流程: 12 §3.3.3 軟件開發(fā)流程: 12 §3.3.4 系統(tǒng)測試工作流程: 12 §3.3.5 中試接口流程 12 §3.3.6 內(nèi)部驗收流程 13 第三章 硬件EMC設計規(guī)范 13 第一節(jié) CAD輔助設計 14 第二節(jié) 可編程器件的使用 19 §3.2.1 FPGA產(chǎn)品性能和技術(shù)參數(shù) 19 §3.2.2 FPGA的開發(fā)工具的使用: 22 §3.2.3 EPLD產(chǎn)品性能和技術(shù)參數(shù) 23 §3.2.4 MAX + PLUS II開發(fā)工具 26 §3.2.5 VHDL語音 33 第三節(jié) 常用的接口及總線設計 42 §3.3.1 接口標準: 42 §3.3.2 串口設計: 43 §3.3.3 并口設計及總線設計: 44 §3.3.4 RS-232接口總線 44 §3.3.5 RS-422和RS-423標準接口聯(lián)接方法 45 §3.3.6 RS-485標準接口與聯(lián)接方法 45 §3.3.7 20mA電流環(huán)路串行接口與聯(lián)接方法 47 第四節(jié) 單板硬件設計指南 48 §3.4.1 電源濾波: 48 §3.4.2 帶電插拔座: 48 §3.4.3 上下拉電阻: 49 §3.4.4 ID的標準電路 49 §3.4.5 高速時鐘線設計 50 §3.4.6 接口驅(qū)動及支持芯片 51 §3.4.7 復位電路 51 §3.4.8 Watchdog電路 52 §3.4.9 單板調(diào)試端口設計及常用儀器 53 第五節(jié) 邏輯電平設計與轉(zhuǎn)換 54 §3.5.1 TTL、ECL、PECL、CMOS標準 54 §3.5.2 TTL、ECL、MOS互連與電平轉(zhuǎn)換 66 第六節(jié) 母板設計指南 67 §3.6.1 公司常用母板簡介 67 §3.6.2 高速傳線理論與設計 70 §3.6.3 總線阻抗匹配、總線驅(qū)動與端接 76 §3.6.4 布線策略與電磁干擾 79 第七節(jié) 單板軟件開發(fā) 81 §3.7.1 常用CPU介紹 81 §3.7.2 開發(fā)環(huán)境 82 §3.7.3 單板軟件調(diào)試 82 §3.7.4 編程規(guī)范 82 第八節(jié) 硬件整體設計 88 §3.8.1 接地設計 88 §3.8.2 電源設計 91 第九節(jié) 時鐘、同步與時鐘分配 95 §3.9.1 時鐘信號的作用 95 §3.9.2 時鐘原理、性能指標、測試 102 第十節(jié) DSP技術(shù) 108 §3.10.1 DSP概述 108 §3.10.2 DSP的特點與應用 109 §3.10.3 TMS320 C54X DSP硬件結(jié)構(gòu) 110 §3.10.4 TMS320C54X的軟件編程 114 第四章 常用通信協(xié)議及標準 120 第一節(jié) 國際標準化組織 120 §4.1.1 ISO 120 §4.1.2 CCITT及ITU-T 121 §4.1.3 IEEE 121 §4.1.4 ETSI 121 §4.1.5 ANSI 122 §4.1.6 TIA/EIA 122 §4.1.7 Bellcore 122 第二節(jié) 硬件開發(fā)常用通信標準 122 §4.2.1 ISO開放系統(tǒng)互聯(lián)模型 122 §4.2.2 CCITT G系列建議 123 §4.2.3 I系列標準 125 §4.2.4 V系列標準 125 §4.2.5 TIA/EIA 系列接口標準 128 §4.2.5 CCITT X系列建議 130 參考文獻 132 第五章 物料選型與申購 132 第一節(jié) 物料選型的基本原則 132 第二節(jié) IC的選型 134 第三節(jié) 阻容器件的選型 137 第四節(jié) 光器件的選用 141 第五節(jié) 物料申購流程 144 第六節(jié) 接觸供應商須知 145 第七節(jié) MRPII及BOM基礎(chǔ)和使用 146
標簽: 硬件工程師
上傳時間: 2013-05-28
上傳用戶:pscsmon
ADM2582E/ADM2587E是具備±15 kV ESD保護功能的完全集成式隔離數(shù)據(jù)收發(fā)器,適合用于多點傳輸線路上的高速通信應用。ADM2582E/ADM2587E包含一個集成式隔離DC-DC電源,不再需要外部DC/DC隔離模塊。 該器件針對均衡的傳輸線路而設計,符合ANSI TIA/EIA-485-A-98和ISO 8482:1987(E)標準。 它采用ADI公司的iCoupler®技術(shù),在單個封裝內(nèi)集成了一個三通道隔離器、一個三態(tài)差分線路驅(qū)動器、一個差分輸入接收器和一個isoPower DC/DC轉(zhuǎn)換器。該器件采用5V或3.3V單電源供電,從而實現(xiàn)了完全集成的信號和電源隔離RS-485解決方案。 ADM2582E/ADM2587E驅(qū)動器帶有一個高電平有效使能電路,并且還提供一個高電平接收機有效禁用電路,可使接收機輸出進入高阻抗狀態(tài)。 該器件具備限流和熱關(guān)斷特性,能夠防止輸出短路。 隔離的RS-485/RS-422收發(fā)器,可配置成半雙工或全雙工模式 isoPower™集成式隔離DC/DC轉(zhuǎn)換器 在RS-485輸入/輸出引腳上提供±15 kV ESD保護功能 符合ANSI/TIA/EIA-485-A-98和ISO 8482:1987(E)標準 ADM2587E數(shù)據(jù)速率: 500 kbps 5 V或3.3V電源供電 總線上擁有256個節(jié)點 開路和短路故障安全接收機輸入 高共模瞬態(tài)抑制能力: >25 kV/μs 熱關(guān)斷保護
上傳時間: 2013-10-27
上傳用戶:名爵少年
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1