純組合邏輯構成的乘法器雖然工作速度比較快,但過于占用硬件資源,難以實現寬位乘法器,基于PLD器件外接ROM九九表的乘法器則無法構成單片系統,也不實用。這里介紹由八位加法器構成的以時序邏輯方式設計的八位乘法器,具有一定的實用價值,而且由FPGA構成實驗系統后,可以很容易的用ASIC大型集成芯片來完成,性價比高,可操作性強。
上傳時間: 2017-02-03
上傳用戶:xzt
基于VHDL的異步串行通信電路設計 隨著電子技術的發展,現場可編程門陣列FPGA和復雜可編程邏輯器件CPLD的出現,使得電子系統的設計者利用與器件相應的電子CAD軟件,在實驗室里就可以設計自己的專用集成電路ASIC器件。這種可編程ASIC不僅使設計的產品
上傳時間: 2014-01-12
上傳用戶:270189020
本文首先對MCS8051單片機的原理進行介紹和分析;接著介紹使用EDA技術,用VHDL語言完成了8051單片機的設計工作;MCS8051單片機的CPU和數模轉換器的設計運用了算術邏輯單元ALU算術運算的算法實現和控制單元的狀態機;以及數模轉換器的∑-△調制方法的實現。通過如上的算法實現,可以看出VHDL語言在算法級的設計上具有很多的優勢和特點。使用EDA技術設計的結果既可以用FPGA/CPLD來實施驗證,也可以直接做成專用集成電路(ASIC)。
上傳時間: 2013-11-27
上傳用戶:cooran
Although some FX1-based devices may use the FX1鈥檚 CPU to process USB data directly (Port I/O Mode), most applica- tions use the FX1 simply as a conduit between the USB and external data-processing logic (e.g., an ASIC or DSP, or the IDE controller on a hard disk drive).
標簽: Although directly devices process
上傳時間: 2014-01-08
上傳用戶:2467478207
一個在WinCE下的媒體播放器,可用于MP3,MP4 開發的源碼,可以給于參考學習。
上傳時間: 2017-06-22
上傳用戶:thinode
In communication systems channel poses an important role. channels can convolve many different kind of distortions to our information. In perticular wireless channels multipath distortion is sevear. and more sevear is such distortion is random. To handle this, multipath affected channels require Equalizers at receaver end. such equalizer uses different learning Algorithms for identifying channels continuously. This project is VHDL implementation of LMS learning algorithm with pipelined architecture. so this implementation can work with higher data rates with less clock speed requirments and so with less power consumpiton It uses Fixed point arithmatic blocks for filtering so suitable for coustom asic.
標簽: communication important different channels
上傳時間: 2013-12-08
上傳用戶:litianchu
The emphasis of this book is on real-time application of Synopsys tools, used to combat various problems seen at VDSM geometries. Readers will be exposed to an effective design methodology for handling complex, submicron ASIC designs. Significance is placed on HDL coding styles, synthesis and optimization, dynamic simulation, formal verification, DFT scan insertion, links to layout, physical synthesis, and static timing analysis. At each step, problems related to each phase of the design flow are identified, with solutions and work-around described in detail. In addition, crucial issues related to layout, which includes clock tree synthesis and back-end integration (links to layout) are also discussed at length. Furthermore, the book contains in-depth discussions on the basics of Synopsys technology libraries and HDL coding styles, targeted towards optimal synthesis solution.
標簽: application real-time Synopsys emphasis
上傳時間: 2017-07-05
上傳用戶:waitingfy
嵌入式系統的硬/軟件協同設計研究(復旦博士論文) 需CAJ軟件查看 嵌入式計算機系統是用于完成特定功能的計算機系統,例如,激光打印機、移動電話、微波爐、汽車的防抱死控制器等,它一般是由微處理器、ASIC、總線、存儲器等組成。隨著微電子技術中的深亞微米技術的發展,嵌入式系統可以被集成到一塊芯片上,形成片上系統“SOC”。如果說靠手工可以滿足一些簡單的,低性能的嵌入式系統的設計的話,那么,對于復雜的、高性能的嵌入式系統,手工設計將會非常困難。解決這個問題的有效方法是采用嵌入式系統的設計自動化技術。 嵌入式系統的設計自動化技術可以縮短系統的開發周期,降低開發費用,提高設計質量,使產品具有更強的市場競爭力。因此,它已經成為當前EDA領域的熱點研究問題。目前,國內外許多大學、公司都有項目組在從事這項技術的研究工作。本文研究了嵌入式系統自動化設計技術中的一些問題,主要進行了以下4個方面的工作: 1.介紹和分析了具有代表性的嵌入式系統設計自動化系統,如Cool、Cosyma、SpecSyn、Chinook、Polis和Corsair等。提出了一個基于UML系統描述的,SystemC模擬驗證的,利用CoCentric SystemC Complier進行硬
上傳時間: 2014-11-09
上傳用戶:縹緲
ZGL7289全套中文資料+實例 ZLG7289B是廣州周立功單片機發展有限公司自行設計的,具有SPI串行接口功能的可同時驅動8位共陰式數碼管(或64只獨立LED)的智能顯示驅動芯片,該芯片同時還可連接多達64鍵的鍵盤矩陣,單片即可完成LED顯示﹑鍵盤接口的全部功能,該芯片經過了多年的驗證,現正式轉化為ASIC芯片,一次性流片成功,讓您使用無憂!。ZLG7289B內部含有譯碼器,可直接接受BCD碼或16進制碼,并同時具有2種譯碼方式,此外,還具有多種控制指令,如消隱﹑閃爍﹑左移﹑右移﹑段尋址等。ZLG7289B具有片選信號,可方便地實現多于8位的顯示或多于64鍵的鍵盤接口。
上傳時間: 2017-08-31
上傳用戶:wweqas
第三章縱覽了開發瀏覽器應用軟件使用的工具。第四章描述了瀏覽器的用戶界面元 素、鍵盤和顯示屏。第五章介紹了XHTML 應用軟件的基本結構。第六章大致闡述了諾基亞 Series 60 移動瀏覽器支持的一些XHTML MP 元素。第七章介紹了WAP CSS。第八章介紹了諾基 亞Series 60 移動瀏覽器支持的附加功能。
上傳時間: 2017-09-02
上傳用戶:ardager