1.3 FPGA的設計流程。
標簽: FPGA 1.3 設計流程
上傳時間: 2013-10-09
上傳用戶:lwwhust
使用QUARTUS II做開發全流程,傻瓜式詳細教程
標簽: QUARTUS 流程
上傳時間: 2013-10-12
上傳用戶:731140412
電子發燒友網核心提示:Altera公司昨日宣布,在業界率先在28 nm FPGA器件上成功測試了復數高性能浮點數字信號處理(DSP)設計。獨立技術分析公司Berkeley設計技術有限公司(BDTI)驗證了能夠在 Altera Stratix V和Arria V 28 nm FPGA開發套件上簡單方便的高效實現Altera浮點DSP設計流程,同時驗證了要求較高的浮點DSP應用的性能。本文是BDTI完整的FPGA浮點DSP分析報告。 Altera的浮點DSP設計流程經過規劃,能夠快速適應可參數賦值接口的設計更改,其工作環境包括來自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級模塊庫,支持FPGA設計人員比傳統HDL設計更迅速的實現并驗證復數浮點算法。這一設計流程非常適合設計人員在應用中采用高性能 DSP,這些應用包括,雷達、無線基站、工業自動化、儀表和醫療圖像等。
標簽: Altera FPGA DSP 28
上傳時間: 2014-12-28
上傳用戶:18888888888
ISE13[1].1_設計流程詳解
標簽: ISE 13 設計流程
上傳時間: 2013-10-14
上傳用戶:hebmuljb
本文詳細介紹了有關FPGA的開發流程,對初學者會有很大的指導作用。
標簽: Quest Time FPGA 開發流程
上傳時間: 2013-11-18
上傳用戶:simonpeng
Alter FPGA的設計流程以及DSP設計.
標簽: Alter FPGA DSP 設計流程
上傳時間: 2013-11-13
上傳用戶:caixiaoxu26
本部門所承擔的FPGA設計任務主要是兩方面的作用:系統的原型實現和ASIC的原型驗證。編寫本流程的目的是: l 在于規范整個設計流程,實現開發的合理性、一致性、高效性。 l 形成風格良好和完整的文檔。 l 實現在FPGA不同廠家之間以及從FPGA到ASIC的順利移植。 l 便于新員工快速掌握本部門FPGA的設計流程。
標簽: FPGA 華為 設計流程
上傳時間: 2013-11-24
上傳用戶:xmsmh
J-Link V8個人使用經驗寫成的用戶手冊
標簽: J-Link 經驗 用戶手冊
上傳時間: 2013-10-07
上傳用戶:hulee
教你如何制作一個J-Link V8仿真器! 已經成功!
標簽: J-Link DIY 仿真器
上傳時間: 2013-10-15
上傳用戶:truth12
電容式觸摸屏結構、流程及控制點
標簽: 電容式觸摸屏 流程 控制
上傳時間: 2013-10-26
上傳用戶:lanhuaying
蟲蟲下載站版權所有 京ICP備2021023401號-1