亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Altera-FPGA-CPLD

  • CPLD/FPGA常用模塊與綜合系統設計實例精講 452頁 65M 高清書簽.pdf

    可編程邏輯器件相關專輯 96冊 1.77GCPLD/FPGA常用模塊與綜合系統設計實例精講 452頁 65M 高清書簽.pdf

    標簽:

    上傳時間: 2014-05-05

    上傳用戶:時代將軍

  • 電子書-Altera FPGA_CPLD設計 Quartus ii軟件FPGA設計 基礎篇+高級篇

    電子書-Altera FPGA_CPLD設計 Quartus ii軟件FPGA設計 基礎篇+高級篇合集

    標簽: fpga cpld

    上傳時間: 2022-02-16

    上傳用戶:

  • FPGA_ASIC-基于CPLD FPGA的半整數分頻器的設計講解

    該文檔為FPGA_ASIC-基于CPLD、FPGA的半整數分頻器的設計講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………

    標簽: fpga cpld

    上傳時間: 2022-02-26

    上傳用戶:slq1234567890

  • Altera-軟件無線電數字下變頻技術研究及FPGA實現

    該文檔為Altera-軟件無線電數字下變頻技術研究及FPGA實現講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………

    標簽: 無線電 變頻技術

    上傳時間: 2022-03-11

    上傳用戶:

  • FPGA筆試題及答案

    1.       目前世界上有十幾家生產CPLD/FPGA的公司,最大的兩家是:( )和 ( )。答案:Xilinx、Altera目的:知識面考點:fpga熟悉2.       FPGA的基本結構由3種可編程單元和一個用于存放編程數據的靜態存儲器組成。這3種可編程的單元分別是()、()和()。答案:IOB——輸入輸出模塊目的:知識面            CLB——可編程邏輯模塊IR—互聯資源或可編程內部連線目的:fpga基本結構的了解考點:fpga基本知識 3.       Verilog語言信號賦值包括非阻塞賦值和阻塞賦值,一般非阻塞賦值用在( )描述中,阻塞賦值用在( )描述中;答案:時序電路、組合邏輯目的:verilog語言的了解考點:硬件語言知識

    標簽: fpga

    上傳時間: 2022-05-09

    上傳用戶:

  • 基于Altera的FPGA設計的硬件除法器

    基于Altera的FPGA設計的硬件除法器,適合感興趣的學習者學習,可以提高自己的能力,大家可以多交流哈

    標簽: fpga 硬件除法器

    上傳時間: 2022-05-20

    上傳用戶:

  • 基于CPLD與MCU的激光雷達系統控制及信號處理電路研制

    作為一種全新的探測技術,激光雷達已廣泛應用于大氣、陸地、海洋探測、空中交會對接、偵察成像、化學試劑探測等領域。與傳統雷達技術相比,激光雷達是一種通過發射特定波長的激光,處理并分析回波信號,實現目標探測的技術,具有高測量精度、精細的時間和空間分辨率,以及極大的探測距離等優點,目前已成為一種重要的探測手段。激光雷達探測系統需采用硬件電路實現系統的控制以及回波信號的處理、分析,從而實現目標距離、速度、姿態等參數的測量,因此研制高速、高精度、性能穩定、性價比高、保密性強的處理電路,對提升激光雷達探測系統的整體性能有著十分重要的意義。  激光雷達系統控制及信號處理電路有多種實現方案,傳統的MCU實現方案較為普遍,但受線程的帶寬限制,且難以提高系統的精度與復雜性;采用 FPGA、ARM或DSP實現信號處理架構,一定程度上提高了系統的帶寬與復雜度,但成本較高,功耗較大,且開發周期較長。針對目前激光目標探測系統中,對系統控制復雜度,信號處理實時性,整體性能與功耗等要求,論文提出了一種基于 CPLD與MCU架構的電路改進方案。該方案采用高速并行的現場可編程PLD器件,完成相關電路的控制與回波信號的實時處理、分析;同時選用線程處理優勢較強的MCU,實現相關信號的控制與高速串口的收發,完成PC軟件終端的通信。  本文結合所提出的基于 CPLD與 MCU架構的硬件電路設計方案,選用了Altera的MAX II CPLD器件EPM240T100C5N,以及宏晶科技公司的增強型單片機STC12LE5A60S2,實現了激光雷達系統控制及信號處理等功能。文中詳細介紹了實驗系統的設備資源與硬件電路的模塊化設計,完成了相關外設的驅動控制,并采用 CPLD與 MCU完成了回波信號的采集、處理與分析,最終通過與所設計PC軟件終端的通信,實現與硬件電路板的實時數據上傳。  目前板卡在100MHz主頻下工作,可完成10kHz激光器的觸發,并行實現回波信號的實時處理與分析,以及921600波特率下的高速串口通信。結合激光雷達實驗系統,多次進行硬件電路的測試與實驗,表明本文設計的激光雷達系統控制及信號處理硬件電路功能正常,性能穩定,且功耗低,保密性強,符合設計的需求,實驗證明本文所提出方案的具有一定的可...

    標簽: cpld mcu 激光雷達

    上傳時間: 2022-05-28

    上傳用戶:xsr1983

  • 碩士論文:基于FPGA的PCIE數據采集卡設計

    廣東工業大學碩士學位論文 (工學碩士) 基于FPGA的PCIE數據采集卡設計數據采集處理技術與傳感器技術、信號處理技術和PC機技術共同構成檢測 技術的基礎,其中數據采集處理技術作為實現自動化檢測的前提,在整個數字化 系統中處于尤為重要的地位。對于核磁共振這樣復雜的系統設備,實現自動化測 試顯得尤為必要,又因為核磁共振成像系統的特殊性,對數據的采集有特殊要求, 需要根據各種脈沖序列的不同要求設置采樣點數和采樣間隔,根據待采信號的不 同帶寬來設置采樣率,將系統成像的數據采集下來進行處理,最后重建圖像和顯 示。因此本文基于現有的采集技術開發專門應用于核磁共振成像的數據采集卡。 該采集卡從軟件與硬件兩個方面對基于FPGA的PCIE數據采集卡進行了研 究,并完成了實物設計。軟件方面以FPGA為核心芯片完成數據采集卡的接口控 制以及數據處理。通過Altera的GXB IP核對數據進行捕捉,同時根據實際需要 設計了傳輸協議,由數據處理模塊將捕捉到的數據通過CIC濾波器進行抽取濾 波,然后將信號存入DDR2 SDRAM存儲芯片中。在傳輸接口設計上采用PCIE 總線接口的數據傳輸模式,并利用FPGA的IP核資源完成接口的邏輯控制。 硬件部分分為FPGA外圍配置電路、DDR2接口電路、PCIE接口電路等模 塊。該采集卡硬件系統由Flash對FPGA進行初始化,通過FPGA配置PCIE總 線,根據FPGA中PCIE通道引腳的要求進行布局布線。DDR2接口電路模塊依 據DDR2芯片驅動和接收端的電平標準、端接方式確定DDR2與FPGA之間通 信的各信號走線。針對各個模塊接口電路的特點分別進行眼圖測試,分析了板卡 的通信質量,對整個原理圖布局進行了設計優化。 通過測試,該數據采集卡實現了通過CPLD對FPGA進行加載,并在FPGA 內部實現了抽取濾波等高速數字信號處理,各種接IsI和控制邏輯以及通過大容量 的DDR2 SDRAM緩存各種數據處理結果正確。經系統成像,該采集卡采集下來 的數字信息可通過圖像重建準確成像,為核磁共振成像系統的工程實現打下了良 好的成像基礎。 

    標簽: 核磁共振 信號處理 FPGA PCIE DDR2

    上傳時間: 2022-06-21

    上傳用戶:fliang

  • EDA技術與CPLD FPGA編程實驗指導書

    EDA技術與CPLD FPGA編程實驗指導書                

    標簽: eda cpld fpga

    上傳時間: 2022-07-08

    上傳用戶:slq1234567890

  • 單片機、DSP、PLC、CPLD、FPGA、嵌入式的區別

    單片機、DSP、PLC、CPLD、FPGA、嵌入式的區別  

    標簽: 單片機 dsp plc cpld fpga 嵌入式

    上傳時間: 2022-07-10

    上傳用戶:

主站蜘蛛池模板: 浏阳市| 上饶市| 醴陵市| 汝城县| 新河县| 都安| 灵宝市| 阿巴嘎旗| 平陆县| 马尔康县| 隆回县| 论坛| 黄山市| 云梦县| 湖北省| 龙南县| 祥云县| 武宣县| 台北县| 土默特左旗| 黄梅县| 广饶县| 青铜峡市| 屯昌县| 大兴区| 体育| 南木林县| 土默特右旗| 古交市| 中江县| 莆田市| 越西县| 新巴尔虎左旗| 慈利县| 琼海市| 雅安市| 仙桃市| 湖南省| 靖宇县| 新邵县| 当阳市|