uc/os-ii 2.52的源代碼中文註釋版本.PDF格式,最後還介紹了在BC4.5編譯環(huán)境下成功編譯了UC/OS-II系統(tǒng),是學(xué)習(xí)UC/OS-II一份不錯的參考資料.
標(biāo)簽: OS-II os-ii 2.52 UC
上傳時間: 2017-05-05
上傳用戶:GavinNeko
用Verilog實(shí)現(xiàn)的移位寄存器,可以實(shí)現(xiàn)左移、右移等功能
標(biāo)簽: Verilog 移位寄存器
上傳時間: 2014-01-23
上傳用戶:520
FPGA開發(fā)板配套Verilog HDL代碼。芯片為Mars EP1C6F。是基礎(chǔ)實(shí)驗(yàn)的源碼。包括加法器、減法器、乘法器、多路選擇器等。
標(biāo)簽: Verilog EP1C6F FPGA Mars
上傳時間: 2014-11-10
上傳用戶:15736969615
L3_1.m: 純量量化器的設(shè)計(jì)(程式) L3_2.m: 量化造成的假輪廓(程式) L3_3.m: 向量量化器之碼簿的產(chǎn)生(程式) L3_4.m: 利用LBG訓(xùn)練三個不同大小與維度的碼簿並分別進(jìn)行VQ(程式) gau.m: ML量化器設(shè)計(jì)中分母的計(jì)算式(函式) gau1.m: ML量化器設(shè)計(jì)中分子的計(jì)算式(函式) LBG.m: LBG訓(xùn)練法(函式) quantize.m:高斯機(jī)率密度函數(shù)的非均勻量化(函式) VQ.m: 向量量化(函式) L3_2.bmp: 影像檔 lena.mat: Matlab的矩陣變數(shù)檔
標(biāo)簽: 量化 程式 LBG 向量
上傳時間: 2013-12-26
上傳用戶:jiahao131
半整數(shù)分頻器的實(shí)現(xiàn)(verilog),本文以6.5分頻為例!很實(shí)用的!
標(biāo)簽: verilog 整數(shù) 分頻器
上傳時間: 2014-08-20
上傳用戶:pompey
ep2c5 實(shí)現(xiàn) 段寄存器,實(shí)驗(yàn)一 verilog語言,quartus 2 仿真
標(biāo)簽: verilog ep2c5 寄存器 實(shí)驗(yàn)
上傳時間: 2017-06-18
上傳用戶:jichenxi0730
verilog實(shí)現(xiàn)的奇數(shù)分頻器 針對任何規(guī)模的奇數(shù)分頻
標(biāo)簽: verilog 分頻器 分頻 模
上傳時間: 2017-06-19
H.264標(biāo)準(zhǔn)解碼器全部verilog源碼,包括幀內(nèi)、幀間、變換編碼、熵編碼、濾波等所有模塊
標(biāo)簽: verilog 264 標(biāo)準(zhǔn) 解碼器
上傳時間: 2013-12-25
上傳用戶:nanfeicui
verilog 寫的 電話計(jì)費(fèi)器程序
標(biāo)簽: verilog 電話計(jì)費(fèi)器 程序
上傳時間: 2017-07-01
上傳用戶:cylnpy
基于verilog的時鐘定時器的硬件實(shí)現(xiàn),可以實(shí)現(xiàn)時鐘定時報時功能
標(biāo)簽: verilog 時鐘 定時器 硬件實(shí)現(xiàn)
上傳時間: 2017-07-18
上傳用戶:yyq123456789
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1