亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Bit-error-rate

  • MT7628手冊(英文版)

    The following table covers the main features offered by the MT7628KN and MT7628AN. Overall, the MT7628KN supports the requirements of an entry level AP/router, while the more advanced MT7628AN supports a number of interfaces together with a large maximum RAM capacity.Features· Embedded MIPS24KEc (575/580 MHz) with 64KBl-Cache and 32KB D-Cache·2T2R 2.4GHz with 300 Mbps PHY data rate· Legacy 802.11b/g and HT 802.11n modes·20/40 MHz channel bandwidth· Reverse Data Grant(RDG)· Maximal Ratio Combining(MRC)· Space Time Block Coding(STBC)· MCM 8 Mbytes DDR1 KGD(MT7628KN)·16-bit DDR1/2 up to 128/256 Mbytes(MT7628AN/KN)· SPI/SD-XC/eMMC·x1 USB 2.0 Host,x1 Ple Root Complex·5-port 10/100 FE PHY

    標簽: mt7628

    上傳時間: 2022-07-25

    上傳用戶:

  • 基于FPGA的語音增強算法研究與實現.rar

    現實生活中的語音不可避免的要受到周圍環境的影響,背景噪聲例如機械噪聲、街頭音樂噪音,其他說話者的話音等均會嚴重地影響語音信號的質量:此外傳輸系統本身也會產生各種噪聲,因此接收端的信號為帶噪語音信號。混疊在語音信號中的噪聲按類別可分為環境噪聲等的加法性噪聲及電器線路干擾等的乘法性噪聲;按性質可分為平穩噪聲和非平穩噪聲。 語音增強的根本目的就是凈化語音質量。把不需要的噪音減低到最小程度。但是由于噪音的復雜性,很難歸納出一個統一的特征,因此不可能尋求一種算法完全適應于所有的噪音消除,因此語音增強是一個復雜的工程。 有關抗噪聲技術的研究以及實際環境下的語音信號處理系統的開發,在國內外已經成為語音信號處理非常重要的研究課題,已經作了大量的研究工作,取得了豐富的研究成果。本文僅對加性噪聲下的語音增強技術做了較為仔細的討論,我們先給出語音信號處理的基本理論,它是語音增強算法研究和實現的理論基礎,在此基礎總結了自適應信號處理技術的特點以及在語音增強方面的應用。選取工程領域最常用的自適應LMS濾波算法和RLS濾波算法作為研究對象,提出了利用最小均方誤差意義下自適應濾波器的輸出信號與主通道噪聲信號的等效關系,得到濾波器最佳自適應參數的方法,并分析了在平穩和非平穩噪聲環境下,L M S濾波器族和R L S濾波器在不同噪音輸入下的權系數收斂速度、權系數穩定性、跟蹤輸入信號的能力和信噪比的改善等特性。 研究了MATLAB語言程序設計和使用MALTLAB對語音算法進行仿真、并輸入了多種實際環境下的噪音進行濾波仿真并對仿真的結果進行比較和分析。總結出了LMS、NLMS、SIGN-ERROR-LMS、RLS自適應濾波器在語音濾波方面的特點 和應用情況。 最后在MATLAB仿真的基礎上,利用Altera公司的Cyclone2系列FPGA芯片和多種EDA工具,完成了L M S自適應濾波器的FPGA設計。 關鍵詞:語音增強,背景噪音,自適應濾波器,LMS,RLS,FPGA

    標簽: FPGA 語音增強 算法研究

    上傳時間: 2013-04-24

    上傳用戶:lijianyu172

  • Atmel產品的資料

    ■ High Performance, Low Power AVR? 8-Bit Microcontroller ■ Advanced RISC Architecture –120 Powerful Instructions – Most Single Clock Cycle Execution –32 x 8 General Purpose Working Registers –Fully Static Operation

    標簽: Atmel

    上傳時間: 2013-06-01

    上傳用戶:tccc

  • 74164 TTL八位串行入、并行輸出移位寄存器

    These 8-bit shift registers feature gated serial inputs andan asynchronous clear. A LOW logic le

    標簽: 74164 TTL 串行 并行

    上傳時間: 2013-06-12

    上傳用戶:qq521

  • 基于ARM的數據采集卡研制

    根據機械電子工程類專業測控實驗教學平臺數據采集的需要,在綜合考慮成本和性能基礎上,提出以為主處理芯片的數據采集卡設計方案。 該方案的主要特點是,使用基于ARM7TDMI內核的,工作主頻最高可達44MHz;內置高性能的ADC和DAC模塊,采樣速度最高可達1MSPS,采樣精度為12位;模擬信號輸入通道最多可達16路,模擬信號輸出通道最高可達4路;具有豐富的外設資源可以使用,GPIO口數目最高可達40個。 在設計中采用了模塊化思想,將系統分為四個功能模塊:主模塊的功能是控制ADC進行信號采集和DAC進行模擬信號輸出;模擬信號模塊的作用是對傳感器輸入信號和DAC輸出波形進行簡單的調理;數字信號模塊引出32路數字I/O口,可用于需要采集數字量的場合;JTAG模塊可進行程序的調試和下載,對于數據采集卡的二次開發有很大的作用。 在本數據采集卡上,嘗試進行了μC/OSⅡ操作系統的移植,成功實現了四個任務的管理。在實際應用中,工作數小時仍可保持正常的運行。 為檢驗數據采集卡的串口通訊能力,利用LabVIEW程序讀取下位機串口發送的已采集到的數據,進行波形圖繪制。 為檢驗本數據采集卡的ADC和DAC精度,設計實驗利用DAC輸出波形,并利用ADC將采集到的波形通過LabVIEW顯示,測量結果顯示兩者電壓值誤差均在可允許的3LSB(Least Significant Bit)范圍內,表明本數據采集卡已基本實現預期設計指標。

    標簽: ARM 數據采集卡

    上傳時間: 2013-04-24

    上傳用戶:bruce

  • matlab通信仿真psk誤碼分析

    MATLAB仿真通信PSK誤碼分析,主要用來測試SNR從0到10時的系統性能-MATLAB simulation PSK communication error analysis

    標簽: matlab psk 通信 仿真

    上傳時間: 2013-04-24

    上傳用戶:924484786

  • P15V330

    P15V330 in video picel-rate switch applications

    標簽: P15V330

    上傳時間: 2013-04-24

    上傳用戶:關外河山

  • 80c51芯片中文資料

    80C51 8-bit microcontroller family 4K/128 OTP/ROM/ROMless low voltage 2.7V.5.5V, low power, high speed 33 MHz

    標簽: 80c51 芯片

    上傳時間: 2013-04-24

    上傳用戶:qweqweqwe

  • 基于FPGA的高頻數字DCDC變換器研究

    在傳統的電力電子電路中,DC/DC變換器通常采用模擬電路實現電壓或電流的控制。數字控制與模擬控制相比,有著顯著的優點,數字控制可以實現復雜的控制策略,同時大大提高系統的可靠性和靈活性,并易于實現系統的智能化。但目前數字控制基本上限于電力傳動領域,DC/DC變換器由于其開關頻率較高,一般其外圍功能由DSP或微處理器完成,而控制的核心,如PWM發生等大多采用專用控制芯片實現。FPGA由于其快速性、靈活性及保密性等優點,近年來在數字控制領域受到越來越多的關注。基于FPGA的DC/DC變換器是電力電子領域重要的研究方向之一。本文研究了同步Buck變換器的建模、設計及仿真,采用Xinlix的VIRTEX-Ⅱ PRO FPGA開發板實現了Buck變換器的全數字控制。 論文首先從Buck變換器的理論分析入手,根據它的物理特性,研究了該變換器的狀態空間平均模型和小信號分析。為了獲得高性能的開關電源,提出并分析了混雜模型設計方案,然后進行了控制器設計。并采用MATLAB/SIMULINK建立了同步Buck電路的仿真模型,并進行仿真研究。浮點仿真的運算精度與溢出問題,影響了仿真的精度。為了克服這些不足,作者采用了定點仿真方法,得到了滿意的仿真結果。論文還著重論述了開關電源的數字控制器部分,數字控制器一般由三個主要功能模塊組成:模數轉換器、數字脈寬調制器(Digital PulseWidth Modulation:DPWM)和數字補償器。文中重點研究了DPWM和數字補償器,闡述了目前高頻數字控制變換器中存在的主要問題,特別是高頻狀態下DPWM分辨率較低,影響控制精度,甚至引起極限環(Limit Cycling)現象,對DPWM分辨率的提高與系統硬件工作頻率之間的矛盾、DPWM分辨率與A/D分辨率之間的關系等問題作了全面深入的分析。論文提出了一種新的提高DPWM分辨率的方法,該方法在不提高系統硬件頻率的前提下,采用軟件使DPWM的分辨率大大提高。作者還設計了兩種數字補償器,并進行了分析比較,選擇了合適的補償算法,達到了改善系統性能的目的。 設計完成后,作者使用ISE 9.1i軟件進行了FPGA實現的前、后仿真,驗證了所提出理論及控制算法的正確性。作者完成了Buck電路的硬件制作及基于FPGA的軟件設計,采用32MHz的硬件晶振實現了11-bit的DPWM分辨率,開關頻率達到1MHz,得到了滿意的系統性能,論文最后給出了仿真和實驗結果。

    標簽: FPGA DCDC 高頻 數字

    上傳時間: 2013-07-23

    上傳用戶:kristycreasy

  • 基于FPGA的頻率域MPEG2碼率轉換

    近年來,隨著網絡技術的發展和視頻編碼標準受到廣泛接受,視頻點播、視頻流和遠程教育等基于網絡的多媒體業務逐漸普及。為了對擁有不同終端資源,不同接入網絡以及不同興趣的用戶提供靈活的多媒體數據訪問服務,多媒體數據的內容需要根據應用環境動態調整,轉碼正是實現這一挑戰性任務的關鍵技術之一。 視頻轉碼對時間的要求非常苛刻,以至于用高速的通用微處理器芯片也無法在規定的時間內完成必要的運算。因此,必須為這樣的運算設計一個專用的高速硬線邏輯電路,在高速FPGA器件上實現或制成高速專用集成電路。用高密度的FPGA來構成完成轉碼算法所需的電路系統,實現專用集成電路的功能,因其成本低、設計周期短、功耗小、可靠性高、使用靈活等優點而成為適合本課題的最佳選擇。 本文根據MPEG-2中可變長編碼(VLC)理論,采用了兩級查找表減少了VLC存儲空間的使用,完成VLC編碼的實現。根據MPEG-2中關于System Packet的定義,針對FPGA可實現性,以空間換取復雜度的減少,實現了PES包的打包模塊。根據MPEG-2相應的轉碼理論,完成了對系統解碼模塊相應的連接和調試,對解碼模塊以真實的bit流進行了貼近板級的情況的仿真。根據MPEG-2中TM5的算法的局限性,分析得出只需要對P幀進行相應處理即可改進場景變換對視頻質量的影響,完成對TM5的算法的改進。通過性能估算和電路仿真,各模塊的吞吐率能夠滿足轉碼系統的要求。

    標簽: MPEG2 FPGA 頻率 碼率

    上傳時間: 2013-07-22

    上傳用戶:shinesyh

主站蜘蛛池模板: 诏安县| 县级市| 泸定县| 娱乐| 壤塘县| 巴青县| 灌云县| 新乡市| 南投县| 法库县| 高邮市| 富源县| 繁峙县| 峨眉山市| 丹凤县| 鲁山县| 朝阳县| 曲松县| 东平县| 同德县| 广德县| 沁阳市| 水富县| 古浪县| 五常市| 准格尔旗| 安福县| 石泉县| 随州市| 邵东县| 章丘市| 阿克苏市| 邯郸县| 阿城市| 西吉县| 延吉市| 鹿邑县| 庐江县| 晋江市| 桦川县| 阳春市|