微處理器及微型計(jì)算機(jī)的發(fā)展概況 第一代微處理器是以Intel公司1971年推出的4004,4040為代表的四位微處理機(jī)。 第二代微處理機(jī)(1973年~1977年),典型代表有:Intel 公司的8080、8085;Motorola公司的M6800以及Zlog公司的Z80。 第三代微處理機(jī) 第三代微機(jī)是以16位機(jī)為代表,基本上是在第二代微機(jī)的基礎(chǔ)上發(fā)展起來(lái)的。其中Intel公司的8088。8086是在8085的基礎(chǔ)發(fā)展起來(lái)的;M68000是Motorola公司在M6800 的基礎(chǔ)發(fā)展起來(lái)的; 第四代微處理機(jī) 以Intel公司1984年10月推出的80386CPU和1989年4月推出的80486CPU為代表, 第五代微處理機(jī)的發(fā)展更加迅猛,1993年3月被命名為PENTIUM的微處理機(jī)面世,98年P(guān)ENTIUM 2又被推向市場(chǎng)。 INTEL CPU 發(fā)展歷史Intel第一塊CPU 4004,4位主理器,主頻108kHz,運(yùn)算速度0.06MIPs(Million Instructions Per Second, 每秒百萬(wàn)條指令),集成晶體管2,300個(gè),10微米制造工藝,最大尋址內(nèi)存640 bytes,生產(chǎn)曰期1971年11月. 8085,8位主理器,主頻5M,運(yùn)算速度0.37MIPs,集成晶體管6,500個(gè),3微米制造工藝,最大尋址內(nèi)存64KB,生產(chǎn)曰期1976年 8086,16位主理器,主頻4.77/8/10MHZ,運(yùn)算速度0.75MIPs,集成晶體管29,000個(gè),3微米制造工藝,最大尋址內(nèi)存1MB,生產(chǎn)曰期1978年6月. 80486DX,DX2,DX4,32位主理器,主頻25/33/50/66/75/100MHZ,總線(xiàn)頻率33/50/66MHZ,運(yùn)算速度20~60MIPs,集成晶體管1.2M個(gè),1微米制造工藝,168針PGA,最大尋址內(nèi)存4GB,緩存8/16/32/64KB,生產(chǎn)曰期1989年4月 Celeron一代, 主頻266/300MHZ(266/300MHz w/o L2 cache, Covington芯心 (Klamath based),300A/333/366/400/433/466/500/533MHz w/128kB L2 cache, Mendocino核心 (Deschutes-based), 總線(xiàn)頻率66MHz,0.25微米制造工藝,生產(chǎn)曰期1998年4月) Pentium 4 (478針),至今分為三種核心:Willamette核心(主頻1.5G起,FSB400MHZ,0.18微米制造工藝),Northwood核心(主頻1.6G~3.0G,FSB533MHZ,0.13微米制造工藝, 二級(jí)緩存512K),Prescott核心(主頻2.8G起,FSB800MHZ,0.09微米制造工藝,1M二級(jí)緩存,13條全新指令集SSE3),生產(chǎn)曰期2001年7月. 更大的緩存、更高的頻率、 超級(jí)流水線(xiàn)、分支預(yù)測(cè)、亂序執(zhí)行超線(xiàn)程技術(shù) 微型計(jì)算機(jī)組成結(jié)構(gòu)單片機(jī)簡(jiǎn)介單片機(jī)即單片機(jī)微型計(jì)算機(jī),是將計(jì)算機(jī)主機(jī)(CPU、 內(nèi)存和I/O接口)集成在一小塊硅片上的微型機(jī)。 三、計(jì)算機(jī)編程語(yǔ)言的發(fā)展概況 機(jī)器語(yǔ)言 機(jī)器語(yǔ)言就是0,1碼語(yǔ)言,是計(jì)算機(jī)唯一能理解并直接執(zhí)行的語(yǔ)言。匯編語(yǔ)言 用一些助記符號(hào)代替用0,1碼描述的某種機(jī)器的指令系統(tǒng),匯編語(yǔ)言就是在此基礎(chǔ)上完善起來(lái)的。高級(jí)語(yǔ)言 BASIC,PASCAL,C語(yǔ)言等等。用高級(jí)語(yǔ)言編寫(xiě)的程序稱(chēng)源程序,它們必須通過(guò)編譯或解釋?zhuān)B接等步驟才能被計(jì)算機(jī)處理。 面向?qū)ο笳Z(yǔ)言 C++,Java等編程語(yǔ)言是面向?qū)ο蟮恼Z(yǔ)言。 1.3 微型計(jì)算機(jī)中信息的表示及運(yùn)算基礎(chǔ)(一) 十進(jìn)制ND有十個(gè)數(shù)碼:0~9,逢十進(jìn)一。 例 1234.5=1×103 +2×102 +3×101 +4×100 +5×10-1加權(quán)展開(kāi)式以10稱(chēng)為基數(shù),各位系數(shù)為0~9,10i為權(quán)。 一般表達(dá)式:ND= dn-1×10n-1+dn-2×10n-2 +…+d0×100 +d-1×10-1+… (二) 二進(jìn)制NB兩個(gè)數(shù)碼:0、1, 逢二進(jìn)一。 例 1101.101=1×23+1×22+0×21+1×20+1×2-1+1×2-3 加權(quán)展開(kāi)式以2為基數(shù),各位系數(shù)為0、1, 2i為權(quán)。 一般表達(dá)式: NB = bn-1×2n-1 + bn-2×2n-2 +…+b0×20 +b-1×2-1+… (三)十六進(jìn)制NH十六個(gè)數(shù)碼0~9、A~F,逢十六進(jìn)一。 例:DFC.8=13×162 +15×161 +12×160 +8×16-1 展開(kāi)式以十六為基數(shù),各位系數(shù)為0~9,A~F,16i為權(quán)。 一般表達(dá)式: NH= hn-1×16n-1+ hn-2×16n-2+…+ h0×160+ h-1×16-1+… 二、不同進(jìn)位計(jì)數(shù)制之間的轉(zhuǎn)換 (二)二進(jìn)制與十六進(jìn)制數(shù)之間的轉(zhuǎn)換 24=16 ,四位二進(jìn)制數(shù)對(duì)應(yīng)一位十六進(jìn)制數(shù)。舉例:(三)十進(jìn)制數(shù)轉(zhuǎn)換成二、十六進(jìn)制數(shù)整數(shù)、小數(shù)分別轉(zhuǎn)換 1.整數(shù)轉(zhuǎn)換法“除基取余”:十進(jìn)制整數(shù)不斷除以轉(zhuǎn)換進(jìn)制基數(shù),直至商為0。每除一次取一個(gè)余數(shù),從低位排向高位。舉例: 2. 小數(shù)轉(zhuǎn)換法“乘基取整”:用轉(zhuǎn)換進(jìn)制的基數(shù)乘以小數(shù)部分,直至小數(shù)為0或達(dá)到轉(zhuǎn)換精度要求的位數(shù)。每乘一次取一次整數(shù),從最高位排到最低位。舉例: 三、帶符號(hào)數(shù)的表示方法 機(jī)器數(shù):機(jī)器中數(shù)的表示形式。真值: 機(jī)器數(shù)所代表的實(shí)際數(shù)值。舉例:一個(gè)8位機(jī)器數(shù)與它的真值對(duì)應(yīng)關(guān)系如下: 真值: X1=+84=+1010100B X2=-84= -1010100B 機(jī)器數(shù):[X1]機(jī)= 01010100 [X2]機(jī)= 11010100(二)原碼、反碼、補(bǔ)碼最高位為符號(hào)位,0表示 “+”,1表示“-”。 數(shù)值位與真值數(shù)值位相同。 例 8位原碼機(jī)器數(shù): 真值: x1 = +1010100B x2 =- 1010100B 機(jī)器數(shù): [x1]原 = 01010100 [x2]原 = 11010100原碼表示簡(jiǎn)單直觀,但0的表示不唯一,加減運(yùn)算復(fù)雜。 正數(shù)的反碼與原碼表示相同。 負(fù)數(shù)反碼符號(hào)位為 1,數(shù)值位為原碼數(shù)值各位取反。 例 8位反碼機(jī)器數(shù): x= +4: [x]原= 00000100 [x]反= 00000100 x= -4: [x]原= 10000100 [x]反= 111110113、補(bǔ)碼(Two’s Complement)正數(shù)的補(bǔ)碼表示與原碼相同。 負(fù)數(shù)補(bǔ)碼等于2n-abs(x)8位機(jī)器數(shù)表示的真值四、 二進(jìn)制編碼例:求十進(jìn)制數(shù)876的BCD碼 876= 1000 0111 0110 BCD 876= 36CH = 1101101100B 2、字符編碼 美國(guó)標(biāo)準(zhǔn)信息交換碼ASCII碼,用于計(jì)算 機(jī)與計(jì)算機(jī)、計(jì)算機(jī)與外設(shè)之間傳遞信息。 3、漢字編碼 “國(guó)家標(biāo)準(zhǔn)信息交換用漢字編碼”(GB2312-80標(biāo)準(zhǔn)),簡(jiǎn)稱(chēng)國(guó)標(biāo)碼。 用兩個(gè)七位二進(jìn)制數(shù)編碼表示一個(gè)漢字 例如“巧”字的代碼是39H、41H漢字內(nèi)碼例如“巧”字的代碼是0B9H、0C1H1·4 運(yùn)算基礎(chǔ) 一、二進(jìn)制數(shù)的運(yùn)算加法規(guī)則:“逢2進(jìn)1” 減法規(guī)則:“借1當(dāng)2” 乘法規(guī)則:“逢0出0,全1出1”二、二—十進(jìn)制數(shù)的加、減運(yùn)算 BCD數(shù)的運(yùn)算規(guī)則 循十進(jìn)制數(shù)的運(yùn)算規(guī)則“逢10進(jìn)1”。但計(jì)算機(jī)在進(jìn)行這種運(yùn)算時(shí)會(huì)出現(xiàn)潛在的錯(cuò)誤。為了解決BCD數(shù)的運(yùn)算問(wèn)題,采取調(diào)整運(yùn)算結(jié)果的措施:即“加六修正”和“減六修正”例:10001000(BCD)+01101001(BCD) =000101010111(BCD) 1 0 0 0 1 0 0 0 + 0 1 1 0 1 0 0 1 1 1 1 1 0 0 0 1 + 0 1 1 0 0 1 1 0 ……調(diào)整 1 0 1 0 1 0 1 1 1 進(jìn)位 例: 10001000(BCD)- 01101001(BCD)= 00011001(BCD) 1 0 0 0 1 0 0 0 - 0 1 1 0 1 0 0 1 0 0 0 1 1 1 1 1 - 0 1 1 0 ……調(diào)整 0 0 0 1 1 0 0 1 三、 帶符號(hào)二進(jìn)制數(shù)的運(yùn)算 1.5 幾個(gè)重要的數(shù)字邏輯電路編碼器譯碼器計(jì)數(shù)器微機(jī)自動(dòng)工作的條件程序指令順序存放自動(dòng)跟蹤指令執(zhí)行1.6 微機(jī)基本結(jié)構(gòu)微機(jī)結(jié)構(gòu)各部分組成連接方式1、以CPU為中心的雙總線(xiàn)結(jié)構(gòu);2、以?xún)?nèi)存為中心的雙總線(xiàn)結(jié)構(gòu);3、單總線(xiàn)結(jié)構(gòu)CPU結(jié)構(gòu)管腳特點(diǎn) 1、多功能;2、分時(shí)復(fù)用內(nèi)部結(jié)構(gòu) 1、控制; 2、運(yùn)算; 3、寄存器; 4、地址程序計(jì)數(shù)器堆棧定義 1、定義;2、管理;3、堆棧形式
上傳時(shí)間: 2013-10-17
上傳用戶(hù):erkuizhang
Verilog_HDL的基本語(yǔ)法詳解(夏宇聞版):Verilog HDL是一種用于數(shù)字邏輯電路設(shè)計(jì)的語(yǔ)言。用Verilog HDL描述的電路設(shè)計(jì)就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語(yǔ)言也是一種結(jié)構(gòu)描述的語(yǔ)言。這也就是說(shuō),既可以用電路的功能描述也可以用元器件和它們之間的連接來(lái)建立所設(shè)計(jì)電路的Verilog HDL模型。Verilog模型可以是實(shí)際電路的不同級(jí)別的抽象。這些抽象的級(jí)別和它們對(duì)應(yīng)的模型類(lèi)型共有以下五種: 系統(tǒng)級(jí)(system):用高級(jí)語(yǔ)言結(jié)構(gòu)實(shí)現(xiàn)設(shè)計(jì)模塊的外部性能的模型。 算法級(jí)(algorithm):用高級(jí)語(yǔ)言結(jié)構(gòu)實(shí)現(xiàn)設(shè)計(jì)算法的模型。 RTL級(jí)(Register Transfer Level):描述數(shù)據(jù)在寄存器之間流動(dòng)和如何處理這些數(shù)據(jù)的模型。 門(mén)級(jí)(gate-level):描述邏輯門(mén)以及邏輯門(mén)之間的連接的模型。 開(kāi)關(guān)級(jí)(switch-level):描述器件中三極管和儲(chǔ)存節(jié)點(diǎn)以及它們之間連接的模型。 一個(gè)復(fù)雜電路系統(tǒng)的完整Verilog HDL模型是由若干個(gè)Verilog HDL模塊構(gòu)成的,每一個(gè)模塊又可以由若干個(gè)子模塊構(gòu)成。其中有些模塊需要綜合成具體電路,而有些模塊只是與用戶(hù)所設(shè)計(jì)的模塊交互的現(xiàn)存電路或激勵(lì)信號(hào)源。利用Verilog HDL語(yǔ)言結(jié)構(gòu)所提供的這種功能就可以構(gòu)造一個(gè)模塊間的清晰層次結(jié)構(gòu)來(lái)描述極其復(fù)雜的大型設(shè)計(jì),并對(duì)所作設(shè)計(jì)的邏輯電路進(jìn)行嚴(yán)格的驗(yàn)證。 Verilog HDL行為描述語(yǔ)言作為一種結(jié)構(gòu)化和過(guò)程性的語(yǔ)言,其語(yǔ)法結(jié)構(gòu)非常適合于算法級(jí)和RTL級(jí)的模型設(shè)計(jì)。這種行為描述語(yǔ)言具有以下功能: · 可描述順序執(zhí)行或并行執(zhí)行的程序結(jié)構(gòu)。 · 用延遲表達(dá)式或事件表達(dá)式來(lái)明確地控制過(guò)程的啟動(dòng)時(shí)間。 · 通過(guò)命名的事件來(lái)觸發(fā)其它過(guò)程里的激活行為或停止行為。 · 提供了條件、if-else、case、循環(huán)程序結(jié)構(gòu)。 · 提供了可帶參數(shù)且非零延續(xù)時(shí)間的任務(wù)(task)程序結(jié)構(gòu)。 · 提供了可定義新的操作符的函數(shù)結(jié)構(gòu)(function)。 · 提供了用于建立表達(dá)式的算術(shù)運(yùn)算符、邏輯運(yùn)算符、位運(yùn)算符。 · Verilog HDL語(yǔ)言作為一種結(jié)構(gòu)化的語(yǔ)言也非常適合于門(mén)級(jí)和開(kāi)關(guān)級(jí)的模型設(shè)計(jì)。因其結(jié)構(gòu)化的特點(diǎn)又使它具有以下功能: - 提供了完整的一套組合型原語(yǔ)(primitive); - 提供了雙向通路和電阻器件的原語(yǔ); - 可建立MOS器件的電荷分享和電荷衰減動(dòng)態(tài)模型。 Verilog HDL的構(gòu)造性語(yǔ)句可以精確地建立信號(hào)的模型。這是因?yàn)樵赩erilog HDL中,提供了延遲和輸出強(qiáng)度的原語(yǔ)來(lái)建立精確程度很高的信號(hào)模型。信號(hào)值可以有不同的的強(qiáng)度,可以通過(guò)設(shè)定寬范圍的模糊值來(lái)降低不確定條件的影響。 Verilog HDL作為一種高級(jí)的硬件描述編程語(yǔ)言,有著類(lèi)似C語(yǔ)言的風(fēng)格。其中有許多語(yǔ)句如:if語(yǔ)句、case語(yǔ)句等和C語(yǔ)言中的對(duì)應(yīng)語(yǔ)句十分相似。如果讀者已經(jīng)掌握C語(yǔ)言編程的基礎(chǔ),那么學(xué)習(xí)Verilog HDL并不困難,我們只要對(duì)Verilog HDL某些語(yǔ)句的特殊方面著重理解,并加強(qiáng)上機(jī)練習(xí)就能很好地掌握它,利用它的強(qiáng)大功能來(lái)設(shè)計(jì)復(fù)雜的數(shù)字邏輯電路。下面我們將對(duì)Verilog HDL中的基本語(yǔ)法逐一加以介紹。
標(biāo)簽: Verilog_HDL
上傳時(shí)間: 2013-11-23
上傳用戶(hù):青春給了作業(yè)95
摘要: 隨著微電子技術(shù)和計(jì)算機(jī)技術(shù)的迅速發(fā)展,PLC(即可編程控制器)在工業(yè)控制領(lǐng)域內(nèi)得到十分廣泛地應(yīng)用。PLC是一種基于數(shù)字計(jì)算機(jī)技術(shù)、專(zhuān)為在工業(yè)環(huán)境下應(yīng)用而設(shè)計(jì)的電子控制裝置,它采用可編程序的存儲(chǔ)器,用來(lái)存儲(chǔ)用戶(hù)指令,通過(guò)數(shù)字或模擬的輸入/輸出,完成一系列邏輯、順序、定時(shí)、記數(shù)、運(yùn)算等確定的功能,來(lái)控制各種類(lèi)型的機(jī)電一體化設(shè)備和生產(chǎn)過(guò)程。本文介紹了利用可編程控制器編寫(xiě)的一個(gè)五層電梯的控制系統(tǒng),檢驗(yàn)電梯PLC控制系統(tǒng)的運(yùn)行情況。實(shí)踐證明,PLC可遍程控制器和MCGS組態(tài)軟件結(jié)合有利于PLC控制系統(tǒng)的設(shè)計(jì)、檢測(cè),具有良好的應(yīng)用價(jià)值。 電梯是隨著高層建筑的興建而發(fā)展起來(lái)的一種垂直運(yùn)輸工具。多層廠房和多層倉(cāng)庫(kù)需要有貨梯;高層住宅需要有住宅梯;百貨大樓和賓館需要有客梯,自動(dòng)扶梯等。在現(xiàn)代社會(huì),電梯已像汽車(chē)、輪船一樣,成為人類(lèi)不可缺少的交通運(yùn)輸工具。據(jù)統(tǒng)計(jì),美國(guó)每天乘電梯的人次多于乘載其它交通工具的人數(shù)。當(dāng)今世界,電梯的使用量已成為衡量現(xiàn)代化程度的標(biāo)志之一。追溯電梯這種升降設(shè)備的歷史,據(jù)說(shuō)它起源于公元前236年的古希臘。當(dāng)時(shí)有個(gè)叫阿基米德的人設(shè)計(jì)出--人力驅(qū)動(dòng)的卷筒式卷?yè)P(yáng)機(jī)。1858年以蒸汽機(jī)為動(dòng)力的客梯,在美國(guó)出現(xiàn),繼而有在英國(guó)出現(xiàn)水壓梯。1889年美國(guó)的奧梯斯電梯公司首先使用電動(dòng)機(jī)作為電梯動(dòng)力,這才出現(xiàn)名副其實(shí)的電梯,并使電梯趨于實(shí)用化。1900年還出現(xiàn)了第一臺(tái)自動(dòng)扶梯。1949年出現(xiàn)了群控電梯,首批4~6臺(tái)群控電梯在紐約的聯(lián)合國(guó)大廈被使用。1955年出現(xiàn)了小型計(jì)算機(jī)(真空管)控制電梯。1962年美國(guó)出現(xiàn)了速度達(dá)8米/秒的超高速電梯。1963年一些先進(jìn)工業(yè)國(guó)只成了無(wú)觸點(diǎn)半導(dǎo)體邏輯控制電梯。1967年可控硅應(yīng)用于電梯,使電梯的拖動(dòng)系統(tǒng)筒化,性能提高。1971年集成電路被應(yīng)用于電梯。第二年又出現(xiàn)了數(shù)控電梯。1976年微處理機(jī)開(kāi)始用于電梯,使電梯的電氣控制進(jìn)入了一個(gè)新的發(fā)展時(shí)期。 1電梯簡(jiǎn)介 1.1電梯的基本分類(lèi) 1.1.1按用途分類(lèi) ⑴ 乘客電梯:為運(yùn)送乘客而設(shè)計(jì)的電梯。主用與賓館,飯店,辦公樓,大型商店等客流量大的場(chǎng)合。這類(lèi)電梯為了提高運(yùn)送效率,其運(yùn)行速度比較快,自動(dòng)化程度比較高。轎廂的尺寸和結(jié)構(gòu)形式多為寬度大于深度,使乘客能暢通地進(jìn)出。而且安全設(shè)施齊全,裝潢美觀。
標(biāo)簽: PLC 電梯控制系統(tǒng) 檢測(cè)
上傳時(shí)間: 2013-11-18
上傳用戶(hù):yuanyuan123
關(guān)于3g無(wú)線(xiàn)網(wǎng)優(yōu)的:WCDMA無(wú)線(xiàn)基本原理 課程目標(biāo): ? 掌握3G移動(dòng)通信的基本概念 ? 掌握3G的標(biāo)準(zhǔn)化過(guò)程 ? 掌握WCDMA的基本網(wǎng)絡(luò)結(jié)構(gòu)以及各網(wǎng)元功能 ? 掌握無(wú)線(xiàn)通信原理 ? 掌握WCDMA的關(guān)鍵技術(shù) 參考資料: ? 《3G概述與概況》 ? 《中興通訊WCDMA基本原理》 ? 《ZXWR RNC(V3.0)技術(shù)手冊(cè)》 ? 《ZXWR NB09技術(shù)手冊(cè)》 第1章 概述 1 1.1 移動(dòng)通信的發(fā)展歷程 1 1.1.1 移動(dòng)通信系統(tǒng)的發(fā)展 1 1.1.2 移動(dòng)通信用戶(hù)及業(yè)務(wù)的發(fā)展 1 1.2 3G移動(dòng)通信的概念 2 1.3 為什么要發(fā)展第三代移動(dòng)通信 2 1.4 3G的標(biāo)準(zhǔn)化過(guò)程 3 1.4.1 標(biāo)準(zhǔn)組織 3 1.4.2 3G技術(shù)標(biāo)準(zhǔn)化 3 1.4.3 第三代的核心網(wǎng)絡(luò) 4 1.4.4 IMT-2000的頻譜分配 6 1.4.5 2G向3G移動(dòng)通信系統(tǒng)演進(jìn) 7 1.4.6 WCDMA核心網(wǎng)絡(luò)結(jié)構(gòu)的演進(jìn) 11 第2章 WCDMA系統(tǒng)介紹 13 2.1 系統(tǒng)概述 13 2.2 R99網(wǎng)元和接口概述 14 2.2.1 移動(dòng)交換中心MSC 16 2.2.2 拜訪位置寄存器VLR 16 2.2.3 網(wǎng)關(guān)GMSC 16 2.2.4 GPRS業(yè)務(wù)支持節(jié)點(diǎn)SGSN 16 2.2.5 網(wǎng)關(guān)GPRS支持節(jié)點(diǎn)GGSN 17 2.2.6 歸屬位置寄存器與鑒權(quán)中心HLR/AuC 17 2.2.7 移動(dòng)設(shè)備識(shí)別寄存器EIR 17 2.3 R4網(wǎng)絡(luò)結(jié)構(gòu)概述 17 2.3.1 媒體網(wǎng)關(guān)MGW 19 2.3.2 傳輸信令網(wǎng)關(guān)T-SGW、漫游信令網(wǎng)關(guān)R-SGW 20 2.4 R5網(wǎng)絡(luò)結(jié)構(gòu)概述 20 2.4.1 媒體網(wǎng)關(guān)控制器MGCF 22 2.4.2 呼叫控制網(wǎng)關(guān)CSCF 22 2.4.3 會(huì)議電話(huà)橋分MRF 22 2.4.4 歸屬用戶(hù)服務(wù)器HSS 22 2.5 UTRAN的一般結(jié)構(gòu) 22 2.5.1 RNC子系統(tǒng) 23 2.5.2 Node B子系統(tǒng) 25 第3章 擴(kuò)頻通信原理 27 3.1 擴(kuò)頻通信簡(jiǎn)介 27 3.1.1 擴(kuò)頻技術(shù)簡(jiǎn)介 27 3.1.2 擴(kuò)頻技術(shù)的現(xiàn)狀 27 3.2 擴(kuò)頻通信原理 28 3.2.1 擴(kuò)頻通信的定義 29 3.2.2 擴(kuò)頻通信的理論基礎(chǔ) 29 3.2.3 擴(kuò)頻與解擴(kuò)頻過(guò)程 30 3.2.4 擴(kuò)頻增益和抗干擾容限 31 3.2.5 擴(kuò)頻通信的主要特點(diǎn) 32 第4章 無(wú)線(xiàn)通信基礎(chǔ) 35 4.1 移動(dòng)無(wú)線(xiàn)信道的特點(diǎn) 35 4.1.1 概述 35 4.1.2 電磁傳播的分析 37 4.2 編碼與交織 38 4.2.1 信道編碼 39 4.2.2 交織技術(shù) 42 4.3 擴(kuò)頻碼與擾碼 44 4.4 調(diào)制 47 第5章 WCDMA關(guān)鍵技術(shù) 49 5.1 WCDMA系統(tǒng)的技術(shù)特點(diǎn) 49 5.2 功率控制 51 5.2.1 開(kāi)環(huán)功率控制 51 5.2.2 閉環(huán)功率控制 52 5.2.3 HSDPA相關(guān)的功率控制 55 5.3 RAKE接收 57 5.4 多用戶(hù)檢測(cè) 60 5.5 智能天線(xiàn) 62 5.6 分集技術(shù) 64 第6章 WCDMA無(wú)線(xiàn)資源管理 67 6.1 切換 67 6.1.1 切換概述 67 6.1.2 切換算法 73 6.1.3 基于負(fù)荷控制原因觸發(fā)的切換 73 6.1.4 基于覆蓋原因觸發(fā)的切換 74 6.1.5 基于負(fù)荷均衡原因觸發(fā)的切換 77 6.1.6 基于移動(dòng)臺(tái)移動(dòng)速度的切換 79 6.2 碼資源管理 80 6.2.1 上行擾碼 80 6.2.2 上行信道化碼 83 6.2.3 下行擾碼 84 6.2.4 下行信道化碼 85 6.3 接納控制 89 6.4 負(fù)荷控制 95 第7章 信道 97 7.1 UTRAN的信道 97 7.1.1 邏輯信道 98 7.1.2 傳輸信道 99 7.1.3 物理信道 101 7.1.4 信道映射 110 7.2 初始接入過(guò)程 111 7.2.1 小區(qū)搜索過(guò)程 111 7.2.2 初始接入過(guò)程 112
標(biāo)簽: WCDMA 120 無(wú)線(xiàn)
上傳時(shí)間: 2013-11-21
上傳用戶(hù):tdyoung
過(guò)去幾年電機(jī)控制需求已經(jīng)發(fā)生顯著變化,越來(lái)越重視安全、環(huán)保、性能和成本縮減。本會(huì)議將介紹飛思卡爾MCU系列如何滿(mǎn)足永磁同步電機(jī)(PMSM)、無(wú)刷直流電機(jī)(BLDC)和交流感應(yīng)電機(jī))ACIM)不斷增長(zhǎng)的需求,還將回顧電機(jī)控制功能及對(duì)S08、DSC、Kinetis及PX系列MCU的定位。
標(biāo)簽: 電機(jī)控制 分 路線(xiàn)圖
上傳時(shí)間: 2013-11-17
上傳用戶(hù):zhangchu0807
產(chǎn)品說(shuō)明: 是 1000M自適應(yīng)以太網(wǎng)外置電源光纖收發(fā)器,可以將 10/100BASE-TX的雙絞線(xiàn)電信號(hào)和1000BASE-LX的光信號(hào)相互轉(zhuǎn)換。它將網(wǎng)絡(luò)的傳輸距離的極限從銅線(xiàn)的100 米擴(kuò)展到224/550m(多模光纖)、100公里(單模光纖)。可簡(jiǎn)便地實(shí)現(xiàn) HUB、SWITCH、服務(wù)器、終端機(jī)與遠(yuǎn)距離終端機(jī)之間的互連。HH-GE-200 系列以太網(wǎng)光纖收發(fā)器即插即用,即可單機(jī)使用,也可多機(jī)集成于同一機(jī)箱內(nèi)使用。
上傳時(shí)間: 2013-12-22
上傳用戶(hù):哈哈haha
ISIS 有一個(gè)很完善的圖形系統(tǒng)允許你自定義原理圖所包含項(xiàng)目的外觀比如線(xiàn)條格式,填充色,文本的字體,文本的效果等等… 這個(gè)系統(tǒng)非常強(qiáng)大并且允許你自己定義部分或者全部的原理圖的全部外觀,同時(shí)允許加載某些對(duì)象到你本地的外觀屬性. 在ISIS中所有的圖形對(duì)象都是根據(jù)圖形格式所畫(huà)出. 圖形格式(graphics style)是一個(gè)完整的描述,關(guān)于怎樣去畫(huà)出和填充一個(gè)圖形(比如一條線(xiàn)條,一個(gè)方框,圓或別的)并且包含線(xiàn)條的格式(實(shí)心線(xiàn),點(diǎn)線(xiàn),虛線(xiàn)等等),寬度,顏色,填充格式,填充的前臺(tái)色和背景色,等等..同樣,所有的標(biāo)號(hào)(label)和文字塊(cript blocks)在ISIS(終端標(biāo)號(hào),管腳名,等等)都是根據(jù)文本格式所畫(huà)出來(lái).文本格式(text style)是一個(gè)完整的描述,關(guān)于怎樣去畫(huà)出一些文本和包含字體的屬性(比如:亞洲字體,羅馬字體,等等),字符的高度,寬度,顏色,等等… 在ISIS 中,大多數(shù)的對(duì)象,例如2D圖形,線(xiàn)條,終端標(biāo)號(hào),等等…每一個(gè)都有屬于自己的格式以便他們能被定義,也就是說(shuō),比如,一條線(xiàn)條和另外一條線(xiàn)條有不同的外觀. 這些項(xiàng)目作為這個(gè)對(duì)象的格式被設(shè)定,別的對(duì)象比如管腳名,子電路體,等等 是早已經(jīng)被預(yù)先定義好的格式,因此這些對(duì)象只能定義要么全有要么全無(wú)的特性,也就是說(shuō),比如,子電路體可以有不同的你所想要的外觀,但是所有的子電路體必須有相同的外觀.
上傳時(shí)間: 2013-10-11
上傳用戶(hù):qwer0574
基于VHDL的FPGA和Nios II 實(shí)例精煉【作者:劉福奇;出版社:北京航空航天大學(xué)出版社】(本書(shū)優(yōu)酷視頻地址:http://www.youku.com/playlist_show/id_5882081.html) 內(nèi)容簡(jiǎn)介:本書(shū)分為4個(gè)部分:Quartus Ⅱ軟件的基本操作、VHDL語(yǔ)法介紹、FPGA設(shè)計(jì)實(shí)例和Nios Ⅱ設(shè)計(jì)實(shí)例;總結(jié)了編者幾年來(lái)的FPGA設(shè)計(jì)經(jīng)驗(yàn),力求給初學(xué)者或是想接觸這方面知識(shí)的讀者提供一種快速入門(mén)的方法;適合電子相關(guān)專(zhuān)業(yè)的大學(xué)生、FPGA的初學(xué)者以及對(duì)FPGA有興趣的電子工程師。初學(xué)者可以按照步驟學(xué)習(xí)。本書(shū)中提及到時(shí)間計(jì)算問(wèn)題,不光提出有時(shí)間戳的方法, 還介紹了一種通過(guò)讀取定時(shí)器的寄存器來(lái)計(jì)算時(shí)間的方法。其實(shí),有人認(rèn)為,本書(shū)最好的部分是:DMA的實(shí)現(xiàn)說(shuō)明(本書(shū)從3個(gè)方面講述了DMA的使用)。現(xiàn)在學(xué)習(xí)Verilog HDL的人或許比較多,但是用VHDL的人可以學(xué)習(xí)下,這本書(shū)還是很不錯(cuò)的。
上傳時(shí)間: 2014-07-10
上傳用戶(hù):米米陽(yáng)123
Verilog_HDL的基本語(yǔ)法詳解(夏宇聞版):Verilog HDL是一種用于數(shù)字邏輯電路設(shè)計(jì)的語(yǔ)言。用Verilog HDL描述的電路設(shè)計(jì)就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語(yǔ)言也是一種結(jié)構(gòu)描述的語(yǔ)言。這也就是說(shuō),既可以用電路的功能描述也可以用元器件和它們之間的連接來(lái)建立所設(shè)計(jì)電路的Verilog HDL模型。Verilog模型可以是實(shí)際電路的不同級(jí)別的抽象。這些抽象的級(jí)別和它們對(duì)應(yīng)的模型類(lèi)型共有以下五種: 系統(tǒng)級(jí)(system):用高級(jí)語(yǔ)言結(jié)構(gòu)實(shí)現(xiàn)設(shè)計(jì)模塊的外部性能的模型。 算法級(jí)(algorithm):用高級(jí)語(yǔ)言結(jié)構(gòu)實(shí)現(xiàn)設(shè)計(jì)算法的模型。 RTL級(jí)(Register Transfer Level):描述數(shù)據(jù)在寄存器之間流動(dòng)和如何處理這些數(shù)據(jù)的模型。 門(mén)級(jí)(gate-level):描述邏輯門(mén)以及邏輯門(mén)之間的連接的模型。 開(kāi)關(guān)級(jí)(switch-level):描述器件中三極管和儲(chǔ)存節(jié)點(diǎn)以及它們之間連接的模型。 一個(gè)復(fù)雜電路系統(tǒng)的完整Verilog HDL模型是由若干個(gè)Verilog HDL模塊構(gòu)成的,每一個(gè)模塊又可以由若干個(gè)子模塊構(gòu)成。其中有些模塊需要綜合成具體電路,而有些模塊只是與用戶(hù)所設(shè)計(jì)的模塊交互的現(xiàn)存電路或激勵(lì)信號(hào)源。利用Verilog HDL語(yǔ)言結(jié)構(gòu)所提供的這種功能就可以構(gòu)造一個(gè)模塊間的清晰層次結(jié)構(gòu)來(lái)描述極其復(fù)雜的大型設(shè)計(jì),并對(duì)所作設(shè)計(jì)的邏輯電路進(jìn)行嚴(yán)格的驗(yàn)證。 Verilog HDL行為描述語(yǔ)言作為一種結(jié)構(gòu)化和過(guò)程性的語(yǔ)言,其語(yǔ)法結(jié)構(gòu)非常適合于算法級(jí)和RTL級(jí)的模型設(shè)計(jì)。這種行為描述語(yǔ)言具有以下功能: · 可描述順序執(zhí)行或并行執(zhí)行的程序結(jié)構(gòu)。 · 用延遲表達(dá)式或事件表達(dá)式來(lái)明確地控制過(guò)程的啟動(dòng)時(shí)間。 · 通過(guò)命名的事件來(lái)觸發(fā)其它過(guò)程里的激活行為或停止行為。 · 提供了條件、if-else、case、循環(huán)程序結(jié)構(gòu)。 · 提供了可帶參數(shù)且非零延續(xù)時(shí)間的任務(wù)(task)程序結(jié)構(gòu)。 · 提供了可定義新的操作符的函數(shù)結(jié)構(gòu)(function)。 · 提供了用于建立表達(dá)式的算術(shù)運(yùn)算符、邏輯運(yùn)算符、位運(yùn)算符。 · Verilog HDL語(yǔ)言作為一種結(jié)構(gòu)化的語(yǔ)言也非常適合于門(mén)級(jí)和開(kāi)關(guān)級(jí)的模型設(shè)計(jì)。因其結(jié)構(gòu)化的特點(diǎn)又使它具有以下功能: - 提供了完整的一套組合型原語(yǔ)(primitive); - 提供了雙向通路和電阻器件的原語(yǔ); - 可建立MOS器件的電荷分享和電荷衰減動(dòng)態(tài)模型。 Verilog HDL的構(gòu)造性語(yǔ)句可以精確地建立信號(hào)的模型。這是因?yàn)樵赩erilog HDL中,提供了延遲和輸出強(qiáng)度的原語(yǔ)來(lái)建立精確程度很高的信號(hào)模型。信號(hào)值可以有不同的的強(qiáng)度,可以通過(guò)設(shè)定寬范圍的模糊值來(lái)降低不確定條件的影響。 Verilog HDL作為一種高級(jí)的硬件描述編程語(yǔ)言,有著類(lèi)似C語(yǔ)言的風(fēng)格。其中有許多語(yǔ)句如:if語(yǔ)句、case語(yǔ)句等和C語(yǔ)言中的對(duì)應(yīng)語(yǔ)句十分相似。如果讀者已經(jīng)掌握C語(yǔ)言編程的基礎(chǔ),那么學(xué)習(xí)Verilog HDL并不困難,我們只要對(duì)Verilog HDL某些語(yǔ)句的特殊方面著重理解,并加強(qiáng)上機(jī)練習(xí)就能很好地掌握它,利用它的強(qiáng)大功能來(lái)設(shè)計(jì)復(fù)雜的數(shù)字邏輯電路。下面我們將對(duì)Verilog HDL中的基本語(yǔ)法逐一加以介紹。
標(biāo)簽: Verilog_HDL
上傳時(shí)間: 2014-12-04
上傳用戶(hù):cppersonal
摘要: 隨著微電子技術(shù)和計(jì)算機(jī)技術(shù)的迅速發(fā)展,PLC(即可編程控制器)在工業(yè)控制領(lǐng)域內(nèi)得到十分廣泛地應(yīng)用。PLC是一種基于數(shù)字計(jì)算機(jī)技術(shù)、專(zhuān)為在工業(yè)環(huán)境下應(yīng)用而設(shè)計(jì)的電子控制裝置,它采用可編程序的存儲(chǔ)器,用來(lái)存儲(chǔ)用戶(hù)指令,通過(guò)數(shù)字或模擬的輸入/輸出,完成一系列邏輯、順序、定時(shí)、記數(shù)、運(yùn)算等確定的功能,來(lái)控制各種類(lèi)型的機(jī)電一體化設(shè)備和生產(chǎn)過(guò)程。本文介紹了利用可編程控制器編寫(xiě)的一個(gè)五層電梯的控制系統(tǒng),檢驗(yàn)電梯PLC控制系統(tǒng)的運(yùn)行情況。實(shí)踐證明,PLC可遍程控制器和MCGS組態(tài)軟件結(jié)合有利于PLC控制系統(tǒng)的設(shè)計(jì)、檢測(cè),具有良好的應(yīng)用價(jià)值。 電梯是隨著高層建筑的興建而發(fā)展起來(lái)的一種垂直運(yùn)輸工具。多層廠房和多層倉(cāng)庫(kù)需要有貨梯;高層住宅需要有住宅梯;百貨大樓和賓館需要有客梯,自動(dòng)扶梯等。在現(xiàn)代社會(huì),電梯已像汽車(chē)、輪船一樣,成為人類(lèi)不可缺少的交通運(yùn)輸工具。據(jù)統(tǒng)計(jì),美國(guó)每天乘電梯的人次多于乘載其它交通工具的人數(shù)。當(dāng)今世界,電梯的使用量已成為衡量現(xiàn)代化程度的標(biāo)志之一。追溯電梯這種升降設(shè)備的歷史,據(jù)說(shuō)它起源于公元前236年的古希臘。當(dāng)時(shí)有個(gè)叫阿基米德的人設(shè)計(jì)出--人力驅(qū)動(dòng)的卷筒式卷?yè)P(yáng)機(jī)。1858年以蒸汽機(jī)為動(dòng)力的客梯,在美國(guó)出現(xiàn),繼而有在英國(guó)出現(xiàn)水壓梯。1889年美國(guó)的奧梯斯電梯公司首先使用電動(dòng)機(jī)作為電梯動(dòng)力,這才出現(xiàn)名副其實(shí)的電梯,并使電梯趨于實(shí)用化。1900年還出現(xiàn)了第一臺(tái)自動(dòng)扶梯。1949年出現(xiàn)了群控電梯,首批4~6臺(tái)群控電梯在紐約的聯(lián)合國(guó)大廈被使用。1955年出現(xiàn)了小型計(jì)算機(jī)(真空管)控制電梯。1962年美國(guó)出現(xiàn)了速度達(dá)8米/秒的超高速電梯。1963年一些先進(jìn)工業(yè)國(guó)只成了無(wú)觸點(diǎn)半導(dǎo)體邏輯控制電梯。1967年可控硅應(yīng)用于電梯,使電梯的拖動(dòng)系統(tǒng)筒化,性能提高。1971年集成電路被應(yīng)用于電梯。第二年又出現(xiàn)了數(shù)控電梯。1976年微處理機(jī)開(kāi)始用于電梯,使電梯的電氣控制進(jìn)入了一個(gè)新的發(fā)展時(shí)期。 1電梯簡(jiǎn)介 1.1電梯的基本分類(lèi) 1.1.1按用途分類(lèi) ⑴ 乘客電梯:為運(yùn)送乘客而設(shè)計(jì)的電梯。主用與賓館,飯店,辦公樓,大型商店等客流量大的場(chǎng)合。這類(lèi)電梯為了提高運(yùn)送效率,其運(yùn)行速度比較快,自動(dòng)化程度比較高。轎廂的尺寸和結(jié)構(gòu)形式多為寬度大于深度,使乘客能暢通地進(jìn)出。而且安全設(shè)施齊全,裝潢美觀。
標(biāo)簽: PLC 電梯控制系統(tǒng) 檢測(cè)
上傳時(shí)間: 2013-10-16
上傳用戶(hù):lili123
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1