一組圖象與視頻處理C/C++代碼,該軟件包可用于Matlab。包括讀取AVI和CIF/QCIF視頻序列代碼,Canny算子,Harris角點(diǎn)檢測(cè),全局閾值算法,動(dòng)態(tài)閾值算法等等。
上傳時(shí)間: 2014-01-07
上傳用戶(hù):zhouli
Interfacing the ADSP-BF535 Blackfin Processor to Single-Chip CIF Digital Camera “OV6630” Over the External Memory Bus
標(biāo)簽: Interfacing Single-Chip the Processor
上傳時(shí)間: 2015-09-27
上傳用戶(hù):yiwen213
這程式是可以將 RGB的 BMP圖片轉(zhuǎn)換成 YUV格式的 CIF圖片
上傳時(shí)間: 2014-11-22
上傳用戶(hù):yulg
motorola MCF5249+IME6400的視頻采集系統(tǒng)的視頻驅(qū)動(dòng)程序,可實(shí)時(shí)采集4路CIF視頻
標(biāo)簽: motorola 5249 6400 MCF
上傳時(shí)間: 2013-12-26
上傳用戶(hù):xauthu
用3G上行帶寬上傳實(shí)時(shí)CIF圖象 ( MU350, 731E ) ZPAV (H265) 是 音視頻 壓縮解壓 協(xié)議,非常不同于H264/MPEG4, ZPAV (H265) 的基本算法 是 小波,多級(jí)樹(shù)集合群,廣義小波,數(shù)學(xué)形態(tài)小波,......
上傳時(shí)間: 2014-01-07
上傳用戶(hù):lxm
隨著人們安防意識(shí)的增強(qiáng),視頻監(jiān)控系統(tǒng)應(yīng)用越來(lái)廣泛,許多公共場(chǎng)所,如學(xué)校、工廠、政府、銀行都設(shè)有視頻監(jiān)控系統(tǒng)。網(wǎng)絡(luò)技術(shù)、圖像處理技術(shù)及嵌入式技術(shù)的快速發(fā)展,使得視頻監(jiān)控系統(tǒng)技術(shù)有了很大的進(jìn)步,功能也越來(lái)越豐富,單純的視頻畫(huà)面的監(jiān)控已經(jīng)不能滿足人們的要求。兼容豐富的通信協(xié)議、強(qiáng)大的系統(tǒng)控制管理功能和智能化的監(jiān)測(cè)能力的視頻監(jiān)控系統(tǒng)就成了當(dāng)今視頻監(jiān)控系統(tǒng)的研究開(kāi)發(fā)的熱點(diǎn)。 現(xiàn)在流行的視頻監(jiān)控的構(gòu)架大致分為兩類(lèi),一種基于數(shù)字信號(hào)處理器,一種基于通用微處理器。數(shù)字信號(hào)處理器擅長(zhǎng)復(fù)雜的計(jì)算、音視頻處理,而通用微處理器適用于系統(tǒng)控制、管理。兩種方案可以滿足簡(jiǎn)單的視頻監(jiān)控的要求,各自功能也相對(duì)單一。如果把兩種方案結(jié)合在一起,必定可以達(dá)到易于擴(kuò)展多種功能的滿意的效果。 本文分析了現(xiàn)有的數(shù)字視頻監(jiān)控系統(tǒng)的幾種方案,為了滿足視頻監(jiān)控系統(tǒng)功能越來(lái)越豐富全面的要求,設(shè)計(jì)了一款基于ARM和DSP的雙處理器的視頻監(jiān)控平臺(tái),該平臺(tái)易于進(jìn)行功能的擴(kuò)展和升級(jí)。系統(tǒng)采用三星公司的S3C2410 ARM9處理器和TI公司的TMS320DM642數(shù)字信號(hào)處理器,ARM負(fù)責(zé)視頻的傳輸和外圍控制,DSP負(fù)責(zé)視頻的采集和壓縮。本文主要著眼于平臺(tái)的軟件方面。硬件電路方面,主要介紹了視頻采集電路和ARM與DSP的通信電路。軟件方面,搭建了ARM嵌入式Linux操作系統(tǒng)平臺(tái),開(kāi)發(fā)了主機(jī)口(HPI)驅(qū)動(dòng)程序,以及基于實(shí)時(shí)傳輸協(xié)議RTP的服務(wù)器端和客戶(hù)端程序。DSP部分,基于DSP/BIOS實(shí)時(shí)操作系統(tǒng)和RF5參考框架,開(kāi)發(fā)了多任務(wù)的上層應(yīng)用程序。移植并優(yōu)化了MPEG-4編碼器,依據(jù)DSP/BIOS的類(lèi)/微驅(qū)動(dòng)開(kāi)發(fā)模型,開(kāi)發(fā)了SAA7111視頻編碼器的驅(qū)動(dòng)程序。 經(jīng)過(guò)實(shí)驗(yàn)測(cè)試,ARM端搭建的嵌入式Linux軟件平臺(tái)運(yùn)行良好。DSP端視頻采集效率基本達(dá)到了25幀/秒的采集要求,經(jīng)過(guò)優(yōu)化的MPEG-4編碼器對(duì)CIF格式的圖像的壓縮編碼率為13幀/秒,視頻服務(wù)器可滿足視頻傳輸?shù)膶?shí)時(shí)性需要。該設(shè)計(jì)的基于ARM和DSP雙處理器架構(gòu)視頻監(jiān)控平臺(tái)在視頻監(jiān)控領(lǐng)域?qū)?huì)有很好的應(yīng)用前景。關(guān)鍵詞:視頻監(jiān)控;嵌入式系統(tǒng);Linux;驅(qū)動(dòng)程序;視頻壓縮
標(biāo)簽: ARM DSP 視頻 監(jiān)控平臺(tái)
上傳時(shí)間: 2013-04-24
上傳用戶(hù):zmy123
隨著21世紀(jì)的到來(lái),計(jì)算機(jī)技術(shù),信息處理技術(shù),半導(dǎo)體技術(shù)和網(wǎng)絡(luò)技術(shù)不斷發(fā)展,人類(lèi)社會(huì)進(jìn)入了信息化時(shí)代。與此同時(shí),無(wú)線視頻傳感器網(wǎng)絡(luò)也得到了突飛猛進(jìn)的發(fā)展,成為當(dāng)今國(guó)際上備受關(guān)注的熱點(diǎn)研究領(lǐng)域。無(wú)線視頻傳感器網(wǎng)絡(luò)有著很多的優(yōu)點(diǎn)和十分廣泛的應(yīng)用前景。在軍事,工業(yè),城市管理和監(jiān)控系統(tǒng)等重要領(lǐng)域都有潛在的使用價(jià)值。 無(wú)線視頻傳感器網(wǎng)絡(luò)有著顯著的特征,例如:網(wǎng)絡(luò)節(jié)點(diǎn)能源有限;網(wǎng)絡(luò)帶寬有限;對(duì)處理速度要求較高等。由此可見(jiàn),傳統(tǒng)的視頻編碼標(biāo)準(zhǔn)無(wú)法應(yīng)用于無(wú)線視頻傳感器網(wǎng)絡(luò)。MPEG-4,H.263,H.264等視頻編碼標(biāo)準(zhǔn),全是基于運(yùn)動(dòng)估計(jì)補(bǔ)償實(shí)現(xiàn)的,計(jì)算量十分巨大,在能量,存儲(chǔ)空間和處理能力均有限的節(jié)點(diǎn)難以實(shí)現(xiàn)這類(lèi)高復(fù)雜度的編碼算法。 本文針對(duì)無(wú)線視頻傳感器網(wǎng)絡(luò)對(duì)視頻編碼算法的具體需求,提出一種基于運(yùn)動(dòng)檢測(cè)的低復(fù)雜度視頻編碼算法。該算法只對(duì)當(dāng)前編碼幀中的運(yùn)動(dòng)對(duì)象進(jìn)行編碼,并且以面向?qū)ο蟮慕Y(jié)構(gòu)輸出碼流。實(shí)驗(yàn)結(jié)果表明,與H.264全I(xiàn)幀編碼相比,本文提出的算法編碼速度提高了約3倍,編碼性能提高了約2dB。與H.264基本檔次相比,雖然編碼性能略有下降,但是編碼速度平均提高了8倍左右。因此,本文提出的算法可以在編碼效率和編碼速度之間獲得很好的折衷,在一定程度上可以滿足無(wú)線視頻傳感器網(wǎng)絡(luò)的需求。 本文選用ALDVK_270作為硬件實(shí)驗(yàn)平臺(tái)。在分析算法結(jié)構(gòu)的同時(shí),結(jié)合嵌入式系統(tǒng)的特點(diǎn),從算法,內(nèi)存,高級(jí)語(yǔ)言和匯編語(yǔ)言等幾個(gè)方面提出優(yōu)化方案,最終在ARM嵌入式平臺(tái)下實(shí)現(xiàn)了面向無(wú)線視頻傳感器網(wǎng)絡(luò)的低復(fù)雜度視頻編碼算法。測(cè)試結(jié)果表明,與優(yōu)化前相比,優(yōu)化后的編碼速度有了很大的提高,對(duì)于CIF格式的監(jiān)控視頻序列能夠滿足實(shí)時(shí)處理的要求。
標(biāo)簽: ARM 無(wú)線視頻 傳感器網(wǎng)絡(luò) 復(fù)雜度
上傳時(shí)間: 2013-07-26
上傳用戶(hù):小小小熊
隨著多媒體編碼技術(shù)的發(fā)展,視頻壓縮標(biāo)準(zhǔn)在很多領(lǐng)域都得到了成功應(yīng)用,如視頻會(huì)議(H.263)、DVD(MPEG-2)、機(jī)頂盒(MPEG-2)等等,而網(wǎng)絡(luò)帶寬的不斷提升和高效視頻壓縮技術(shù)的發(fā)展使人們逐漸把關(guān)注的焦點(diǎn)轉(zhuǎn)移到了寬帶網(wǎng)絡(luò)數(shù)字電視(IPTV)、流媒體等基于傳輸?shù)臉I(yè)務(wù)上來(lái)。帶寬的增加為流式媒體的發(fā)展鋪平了道路,而高效的視頻壓縮標(biāo)準(zhǔn)的出臺(tái)則是流媒體技術(shù)發(fā)展的關(guān)鍵。H.264/AVC是由國(guó)際電信聯(lián)合會(huì)和國(guó)際標(biāo)準(zhǔn)化組織共同發(fā)展的下一代視頻壓縮標(biāo)準(zhǔn)之一。新標(biāo)準(zhǔn)中采用了新的視頻壓縮技術(shù),如多模式幀間預(yù)測(cè)、1/4像素精度預(yù)測(cè)、整數(shù)DCT變換、變塊尺寸運(yùn)動(dòng)補(bǔ)償、基于上下文的二元算術(shù)編碼(CABAC)、基于上下文的變長(zhǎng)編碼(CAVLC)等等,這些技術(shù)的采用大大提高了視頻壓縮的效率,更有利于寬帶網(wǎng)絡(luò)數(shù)字電視(IPTV)、流媒體等基于傳輸?shù)臉I(yè)務(wù)的實(shí)現(xiàn)。 本文主要根據(jù)視頻會(huì)議應(yīng)用的需要對(duì)JM8.6代碼進(jìn)行優(yōu)化,目標(biāo)是實(shí)現(xiàn)基于Baseline的低復(fù)雜度的CIF編碼器,并對(duì)部分功能模塊進(jìn)行電路設(shè)計(jì)。在設(shè)計(jì)方法上采用自頂向下的設(shè)計(jì)方法,首先對(duì)H.264編碼器的C代碼和算法進(jìn)行優(yōu)化,并對(duì)優(yōu)化后的結(jié)果進(jìn)行測(cè)試比較,結(jié)果顯示在圖像質(zhì)量沒(méi)有明顯降低的情況下,H.264編碼器編碼CIF格式視頻每秒達(dá)到15幀以上,滿足了視頻會(huì)議應(yīng)用的實(shí)時(shí)性要求。然后,以C模型為參考對(duì)H.264編碼器的部分功能模塊電路進(jìn)行設(shè)計(jì)。采用Verilog HDL實(shí)現(xiàn)了這些模塊,并在Quartus Ⅱ中進(jìn)行了綜合、仿真、驗(yàn)證。主要完成了Zig-zag掃描和CAVLC模塊的設(shè)計(jì),詳細(xì)說(shuō)明模塊的工作原理和過(guò)程,然后進(jìn)行多組的仿真測(cè)試,結(jié)果與C模型相應(yīng)部分的結(jié)果一致,證明了設(shè)計(jì)的正確性。
上傳時(shí)間: 2013-06-11
上傳用戶(hù):kjgkadjg
提出了一種在TI公司高性能數(shù)字信號(hào)處理器TMS320DM3730上進(jìn)行H.264編碼器(即x264編碼器)移植與優(yōu)化的方法,詳細(xì)描述了在CCS4.2開(kāi)發(fā)平臺(tái)上進(jìn)行x264編碼器移植工作的基本原理和需要注意的問(wèn)題。為了提高編碼速度,針對(duì)DM3730處理器的結(jié)構(gòu)特點(diǎn),對(duì)x264編碼器進(jìn)行了優(yōu)化,主要方法包括編譯器優(yōu)化、內(nèi)存優(yōu)化、C語(yǔ)言代碼優(yōu)化及匯編代碼優(yōu)化。對(duì)x264編碼器進(jìn)行的CIF格式編碼測(cè)試結(jié)果表明,在均值信噪比略微降低的前提下,編碼速度得到了顯著提高,因此獲得了更優(yōu)的編碼效率。
上傳時(shí)間: 2013-10-30
上傳用戶(hù):evil
開(kāi)發(fā)環(huán)境是CCS,在DM642平臺(tái)上實(shí)現(xiàn)CIF格式的采集與播放.幫助使用者在了解CIF算法的同時(shí),更深入了解DSP/BIOS程序設(shè)計(jì)環(huán)境.
標(biāo)簽: CCS 開(kāi)發(fā)環(huán)境
上傳時(shí)間: 2015-10-18
上傳用戶(hù):xiaohuanhuan
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1