亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

CRC-16

  • Multisim應用教程-138頁-16.1M.pdf

    專輯類-EDA仿真相關專輯-56冊-2.30G Multisim應用教程-138頁-16.1M.pdf

    標簽: Multisim 16.1 138

    上傳時間: 2013-05-28

    上傳用戶:624971116

  • GB-3048-電線電纜電性能試驗方法-全套-16冊-2.5M.zip

    專輯類-國標類相關專輯-313冊-701M GB-3048-電線電纜電性能試驗方法-全套-16冊-2.5M.zip

    標簽: 3048 2.5 zip GB

    上傳時間: 2013-06-22

    上傳用戶:xcy122677

  • 16位漢字顯示屏的字庫軟件.rar

    單片機在顯示漢字的時候,需要提供漢字的字模,該軟件可以很方便的提供單片機字模的行列點陣

    標簽: 漢字 顯示屏 字庫

    上傳時間: 2013-04-24

    上傳用戶:zm7516678

  • MEGA16讀AD7705程序.rar

    MEGA16讀AD7705程序...AD7705精度在16位

    標簽: MEGA 7705 16

    上傳時間: 2013-04-24

    上傳用戶:1406054127

  • 51單片機驅動16×16LED點陣顯示動畫漢字匯編程序.rar

    51單片機驅動16×16LED點陣顯示動畫漢字匯編程序

    標簽: LED 16 51單片機

    上傳時間: 2013-05-25

    上傳用戶:lx9076

  • 一種16位音頻SigmaDelta模數轉換器的研究與設計.rar

    Sigma-Delta A/D轉換器利用過采樣,噪聲整形和數字濾波技術,有效衰減了輸出信號帶內的量化噪聲,提高了信噪比。與傳統的Nyquist轉換器相比,它降低了對模擬電路性能指標和元件精度的要求,簡化了模擬電路的設計,降低了生產成本。 本論文在對Sigma-Delta A/D轉換器原理研究的基礎上,基于TSMC0.18um工藝,采用1.8V工作電源,128倍的過采樣率,6.4MHz的采樣頻率,設計了一個主要應用于音頻信號處理的Sigma-Delta A/D轉換器,分辨率達到16位。在調制器的設計中,本文采用了多級噪聲整形MASH(2-1)級聯調制器結構,同時,考慮了各種非理想因素對系統性能的影響,在SDtoolbox工具的幫助下使用Simulink進行調制器系統設計。并使用Cadence Spectre對模塊電路進行設計仿真,包括運放,比較器,帶隙基準電壓源,CMOS開關,非交疊時鐘產生電路等。在數字抽取濾波器的設計中,采用了分級抽取技術,使用MATLAB軟件中的SPTool和FDATool工具對各級抽取濾波器進行優化設計。并在原有的濾波器算法的基礎上,采用了CIC濾波器和半帶濾波器,設計出了運算量和存儲量都相對少的三級抽取濾波器系統,大大降低了功耗和面積。 論文的仿真結果表明,所設計的Sigma-Delta A/D轉換器信噪比達到102.3dB,滿足系統需要的16位精度要求。 關鍵詞:Sigma-Ddta; 信噪比; 多級噪聲整形; 數字抽取濾波器

    標簽: SigmaDelta 音頻 模數轉換器

    上傳時間: 2013-06-27

    上傳用戶:songyuncen

  • 基于DSP的300MW同步發電機勵磁系統研究.rar

    勵磁系統是電力系統控制的重要組成部分,它直接影響著發電機的運行可靠性、經濟性和電力系統運行的穩定性。勵磁系統性能的優化與控制策略的研究,對發電機乃至整個電力系統的安全運行具有決定性的意義。 本文針對300MW同步發電機的技術特點,全面論述了勵磁系統主電路拓撲及輔助電路的工作原理。為提高勵磁系統的控制精度與實時性,本文以16位DSP為控制核心,對勵磁調節單元軟硬件的實現進行研究,以滿足發電機在不同運行工況下對勵磁系統控制性能的要求。 其次,本文在詳細闡述PID+PSS控制和線性最優勵磁控制理論的基礎上,客觀分析了兩種控制方式的優點與不足,綜合二者的優點引出了綜合勵磁控制的研究方法并在微機上成功實現。通過實驗發現,綜合勵磁控制器的性能更優越,其提高了勵磁系統的控制精度,改善了機組運行的穩定性。同時針對單參量PSS存在反調的不足,進行了算法改進,給出了加速功率型PSS的數學推理與軟件實現;根據機組的運行結果可知,該算法的改進不僅解決了傳統PSS的反調問題,而且優化了PSS抑制低頻振蕩的性能。 最后,本文利用發電機park微分方程,推導了發電機起勵與滅磁的數學方程。在Matlab/Simulink仿真環境下,建立了起勵與滅磁的仿真模型。給出了發電機自并起勵、他勵起勵和故障滅磁的仿真結果,并對結果進行客觀地分析,得出了有用的結論。

    標簽: DSP 300 MW

    上傳時間: 2013-04-24

    上傳用戶:SimonQQ

  • 基于USB和FPGA技術的高性能數據采集模塊的設計與實現.rar

    本文提出了一種基于USB和FPGA的高性能數據采集模塊USB12016(USB總線,A/D垂直分辨率為12位,存儲容量為16兆)的軟硬件設計與實現方法。該數據采集卡包括模擬輸入、A/D轉換、數據緩存、FPGA控制電路和USB總線接口等,在一張卡上實現了8通道模擬信號調理、采集、處理,并可實現多卡同步觸發采集,具有高精度,低噪聲,低失真和測試信號范圍寬的特點。USB12016配有系統驅動控制程序軟件,在Windows9X/2000版本的操作平臺下運行,控制面板完全是虛擬儀器軟面板,圖形化界面十分友好。USB12016是USB接口技術、FPGA技術和嵌入式技術融為一體的結晶,已成功應用于軍事測控領域。

    標簽: FPGA USB 性能

    上傳時間: 2013-06-12

    上傳用戶:CETM008

  • 基于FPGA的SATAⅡ協議研究與實現.rar

    現代的計算機追求的是更快的速度、更高的數據完整性和靈活性。無論從物理性能,還是從電氣性能來看,現今的并行總線都已出現了某些局限,無法提供更高的數據傳輸率。而SATA以其傳輸速率快、支持熱插拔、可靠的數據傳輸等特點,得到各行業越來越多的支持。 目前市場上的SATA IP CORE都是面向IC設計的,不利于在FPGA上集成,因此,本文在Xilinx公司的Virtex5系列FPGA上實現SATAⅡ協議,對SATA技術的推廣、國內邏輯IP核的發展都有一定的意義。 本文將SATAⅡ協議的FPGA實現劃分成物理層、鏈路層、傳輸層和應用層四個模塊。提出了物理層串行收/發器設計以及物理鏈路初始化方案。分析了鏈路層模塊結構,給出了作為SATAⅡ鏈路層核心的狀態機的設計。為滿足SATAⅡ協議3.0Gbps的速率,采用擴大數據處理位寬的方法,設計完成了鏈路層的16b/20b編碼模塊,同時為提高數據傳輸可靠性和信號的穩定性,分別實現了鏈路層CRC校驗模塊和并行擾碼模塊。在描述協議傳輸層的模塊結構的基礎上,給出了作為傳輸層核心的狀態機的設計,并以DMA DATA OUT命令的操作為例介紹了FIS在傳輸層中的處理過程。完成了命令層協議狀態機的設計,并實現了SATAⅡ新增功能NCQ技術,從而使得數據傳輸更加有效。最后為使本設計應用更加廣泛,設計了基于AHB總線的用戶接口。 本設計采用Verilog HDL語言對需要實現的電路進行描述,并使用Modelsim軟件仿真。仿真結果表明,本文設計的邏輯電路可靠穩定,與SATAⅡ協議定義功能一致。

    標簽: FPGA SATA 協議研究

    上傳時間: 2013-06-16

    上傳用戶:cccole0605

  • 基于FPGA的DDS信號源設計.rar

    作為電子類專業學生,實驗是提高學生對所學知識的印象以及發現問題和解決問題的能力,增加學生動手能力的必須環節。本設計的目的就是開發一套滿足學生實驗需求的信號源,基于此目的本信號源并不需要突出的性能,但經濟上要求低成本,同時要求操作簡單,能夠輸出多種波形,并且利于學生在此平臺上認識信號源原理,同時方便在此平臺上進行拓展開發。 設計中運用虛擬儀器技術將計算機屏幕作為儀器面板,采用EPP接口,同時在FPGA上開發控制電路,為后續開發留下了空間,同時節省了成本。本設計采用地址線16位,數據線12位的靜態RAM作為信號源的波形存儲器,后端采用兩種濾波類型對需要濾波的信號進行濾波。啟動信號時軟件需要先將波形數據預存在存儲器中便于調用,最后得到的結果基本滿足教學實驗的需求。 本文結構上首先介紹了直接采用DDS芯片制作信號源的利弊,及作者采用這種設計的初衷,然后介紹了信號源的整體結構,總體模塊。以下章節首先介紹FPGA內部設計,包括總體結構和幾大部分模塊,包括:時鐘產生電路,相位累加器,數據輸入控制電路,濾波器控制電路,信號源啟動控制電路。 然后介紹了其他模塊的設計,包括存儲器選擇,幅度控制電路的設計以及濾波器電路的設計,本設計的幅度控制采用兩級DA級聯,以及后端電阻分壓網絡調節的方式進行設計,提高了幅度調節的范圍。對于濾波器的設計,依據不同的信號頻率,分成了4個部分,對于500K以下的信號采用的是二階巴特沃斯有源低通濾波,對于500K以上至5M以下信號采用的五階RC低通濾波器。 在軟件設計部分,分成兩個部分,對于底層驅動程序采用以Labwindows/CVI為平臺進行開發,利用其編譯和執行速度快,并且和LabVIEW能夠很好連接的特性。對于上層控制軟件,采用以LabVIEW為平臺進行開發,充分利用其圖化設計,易于擴展。 論文最后對所做工作進行了總結,提出了進一步改進的方向。

    標簽: FPGA DDS 信號源

    上傳時間: 2013-04-24

    上傳用戶:afeiafei309

主站蜘蛛池模板: 息烽县| 常山县| 获嘉县| 潮安县| 湘潭市| 蒲城县| 长汀县| 四川省| 陆川县| 盐津县| 纳雍县| 凯里市| 霞浦县| 同江市| 衡东县| 塔城市| 广安市| 遵化市| 读书| 蒙城县| 贡觉县| 沐川县| 图木舒克市| 汾西县| 当雄县| 西丰县| 衡南县| 宜兴市| 且末县| 海晏县| 拜泉县| 措勤县| 桓仁| 当涂县| 乌拉特前旗| 高州市| 准格尔旗| 天等县| 于都县| 吴江市| 青冈县|