亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

CSD

  • 應用系統(tǒng)開發(fā)用戶可以快速地把SBS CSD卡集成到基于VxWorks的應用環(huán)境

    ,應用系統(tǒng)開發(fā)用戶可以快速地把SBS CSD卡集成到基于VxWorks的應用環(huán)境,屏蔽了實際的硬件系統(tǒng),通過驅動提供的API函數接口,用戶可以更方便、快捷地實現面對應用的開發(fā),也可使應用系統(tǒng)具有較好的可移植性。

    標簽: VxWorks SBS CSD 應用系統(tǒng)

    上傳時間: 2013-11-25

    上傳用戶:笨小孩

  • 應用系統(tǒng)開發(fā)用戶可以快速地把SBS CSD卡集成到基于VxWorks的應用環(huán)境

    ,應用系統(tǒng)開發(fā)用戶可以快速地把SBS CSD卡集成到基于VxWorks的應用環(huán)境,屏蔽了實際的硬件系統(tǒng),通過驅動提供的API函數接口,用戶可以更方便、快捷地實現面對應用的開發(fā),也可使應用系統(tǒng)具有較好的可移植性。

    標簽: VxWorks SBS CSD 應用系統(tǒng)

    上傳時間: 2015-09-11

    上傳用戶:shanml

  • CSD卡的dos驅動程序源碼

    CSD卡的dos驅動程序源碼,比較有參考價值。要多加分的哦

    標簽: CSD dos 驅動程序 源碼

    上傳時間: 2015-10-27

    上傳用戶:xzt

  • 給出了一種適用于PHS基帶系統(tǒng)中的高性能成形濾波器,對比兩種實現方法在基帶芯片中 的性能,利用最少的非零比特位來表示符號數的編碼技術即符號數(Canonic Sign Digit, CSD) 。

    給出了一種適用于PHS基帶系統(tǒng)中的高性能成形濾波器,對比兩種實現方法在基帶芯片中 的性能,利用最少的非零比特位來表示符號數的編碼技術即符號數(Canonic Sign Digit, CSD) 。

    標簽: Canonic Digit Sign PHS

    上傳時間: 2015-11-19

    上傳用戶:liglechongchong

  • FIR的優(yōu)化設計 基于CSD碼量化 提出了一種降低濾波器運算量的改進方法

    FIR的優(yōu)化設計 基于CSD碼量化 提出了一種降低濾波器運算量的改進方法

    標簽: FIR CSD 優(yōu)化設計 量化

    上傳時間: 2016-05-18

    上傳用戶:luke5347

  • sim100說明文檔,常用at指命,GPRS上網,CSD撥號

    sim100說明文檔,常用at指命,GPRS上網,CSD撥號

    標簽: GPRS sim 100 CSD

    上傳時間: 2014-01-22

    上傳用戶:weixiao99

  • FIR數字濾波器的FPGA最佳實現方法研究.rar

    在圖像處理、數據傳輸、雷達接收等現代信號處理領域,對信號處理的穩(wěn)定性、實時性和靈活性都有很高的要求。FIR數字濾波器因其線性相位特性滿足了現代信號處理領域對濾波器的高性能要求,成為應用最廣泛的數字濾波器之一。高密度的FPGA兼顧實時性和靈活性,為FIR數字濾波器的實現提供了強大的硬件支持。 現今FIR數字濾波器的FPGA實現方法中最常用的是基于DA的實現方法和基于CSD編碼的實現方法,本文對這兩種實現方法進行了深入的探討,并進行了一定的改進。本論文所做的主要工作和創(chuàng)新如下: 1、對FIR數字濾波器的硬件實現方法進行了理論研究,其中著重對并行FIR數字濾波器的實現方法進行了深入探討并提出了一個改進的實現方法:基于CSD-DA的改進實現方法。這個實現方法在一定情況下比單純的基于CSD編碼的實現方法和基于DA的實現方法都要節(jié)約芯片面積。 2、經過電路建模和數學推導提出了“CSD-DA擇優(yōu)比較法”。該比較法可以從基于CSD編碼的實現方法、基于DA的實現方法以及基于CSD-DA的改進實現方法中較精確的選擇出最佳實現方法。 3、用Cyclone EPEC6Q240C8芯片和音頻編解碼芯片TLV320AIC23B實現了一個可以濾除音頻信號中高頻噪聲的音頻FIR數字低通濾波器。

    標簽: FPGA FIR 數字濾波器

    上傳時間: 2013-06-07

    上傳用戶:zhangyi99104144

  • 地面數字電視廣播系統(tǒng)中SRRC濾波器及FFT處理器的設計與FPGA實現.rar

    隨著人們對數字電視和數字視頻信息的需求越來越大,數字電視廣播在中國迅速的發(fā)展起來。近幾年,數字電視傳輸系統(tǒng)技術逐漸成熟,數字電視地面廣播(DTTB)傳輸標準也于2006年8月30號正式出臺。此標準技術是由我國多家單位聯(lián)合研究的,具有自主知識產權的數字地面電視傳輸標準。DTTB系統(tǒng)標準的研究與仿真,具有巨大的實用價值和廣闊的市場前景。 @@ 本文首先研究了地面數字電視廣播標準中平方根升余弦(SRRC)濾波器(滾降系數為0.05)的結構設計,介紹了一種適合在FPGA中實現的高階高速FIR濾波器的并行流水線結構。在本設計中,以CSD數優(yōu)化濾波器系數,并運用簡化加法器圖(Reduced Adder Graph,RAG)算法進行改進,最后采用并行處理的轉置型流水線結構實現。 @@ 接著研究數字電視地面?zhèn)鬏敇藴什捎玫膫鬏敿夹g-OFDM的基本概念和技術特點,并研究了清華大學提出的DMB-T方案中TDS-OFDM信號幀的組成結構以及相關原理。 @@ 最后,本文針對OFDM調制所需要的3780點FFT處理器進行研究。為了保證OFDM信號的采樣率和時域導頻的采樣率相同,以達到較好的同步性能,采用了3780個正交子載波的設計方案。在實現過程中,分析比較了多種算法的計算復雜性,設計出在硬件實現復雜度上進行優(yōu)化的3780點FFT處理器的數據流流水線算法。之后,通過定點仿真比較各模塊輸出的動態(tài)范圍和概率分布,設計出定點字長的優(yōu)化方案,并分析計算了這一處理器的輸出信噪比與內部各模塊字長的關系,進一步降低了硬件實現復雜性。 @@關鍵字:數字電視地面廣播傳輸(DTTB);平方根升余弦濾波器(SRRC);正交頻分復用調制(OFDM);快速傅立葉變換(FFT); 3780

    標簽: SRRC FPGA FFT

    上傳時間: 2013-04-24

    上傳用戶:mdrd3080

  • 基于FPGA的數字濾波器實現技術研究

    隨著數字信號處理技術應用的不斷深入,數字信號處理系統(tǒng)的實現面臨著很多挑戰(zhàn),其中面臨的四個主要問題是:速度、設計規(guī)模、功耗和開發(fā)周期。因此許多數字信號處理的實現方法被提出,其中基于FPGA的實現技術就是其中的重要技術之一。 本文以數字信號處理系統(tǒng)的實現為應用背景,著重研究了基于FPGA的數字濾波器實現技術。本文分為兩個主要部分: 第一部分以Xilinx公司的FPGA為例,總結了FPGA設計的基本方法及設計流程,并在此基礎上介紹了一種用于產品快速開發(fā)的設計方式—基于SystemGenerator的設計方式,這種設計方式向數字信號處理系統(tǒng)的設計者提供了自上而下的FPGA解決方案。 第二部分系統(tǒng)地研究了基于FPGA的數字濾波器實現技術。該部分首先研究了三種適合于FPGA的FIR濾波器實現方法,直接結構、轉置結構及分布式算法。其次,討論了針對直接結構FIR濾波器的乘法器優(yōu)化技術,CSD編碼和系數分解,以及針對轉置結構FIR濾波器的乘法器優(yōu)化技術,簡化加法器圖,并結合實例給出了它們的優(yōu)化效果。再次,介紹了直接結構FIR濾波器中常用多操作數加法實現方法,二叉樹和Wallace樹,并在Wallace樹的基礎上提出了一種適合于FPGA的1比特多操作數加法結構,這種實現結構在實現采樣字長與系數字長均為l比特的FIR濾波器時,使FPGA的資源利用率得到明顯提高。最后還給出了三種FIR濾波器實現方法在FPGA中應用的優(yōu)缺點及其適用性,并給出了一個帶通濾波器的設計實例。 論文的研究成果已應用于“北斗一號”導航定位接收機中。

    標簽: FPGA 數字濾波器 實現技術

    上傳時間: 2013-08-01

    上傳用戶:Andy123456

  • 可重構24bit音頻過采樣DAC的FPGA

    基于過采樣和∑-△噪聲整形技術的DAC能夠可靠地把數字信號轉換為高精度的模擬信號(大于等于16位)。采用這一架構進行數模轉換具有諸多優(yōu)點,例如極低的失配噪聲和更高的可靠性,便于實現嵌入式集成等,最重要的是可以得到其他DAC結構所無法達到的精度和動態(tài)范圍。在高精度測量,音頻轉換,汽車電子等領域有著廣泛的應用價值。 本文采用∑-△結構以FPGA方式實現了一個具有高精度的數模轉換器,在24比特的輸入信號下,達到了約150dB的信噪比。作為一個靈活的音頻DAC實現方案。該DAC可以對CD/DVD/HDCD/SACD等多種制式下的音頻信號進行處理,接受并轉換采樣率為32/44.1/48/88.2/96/192kHz,字長為16/18/20/24比特的PCM數據,具備良好的兼容性和通用性。 由于非線性和不穩(wěn)定性的存在,高階∑-△調制器的設計與實現存在較大的難度。本文綜合大量文獻中的經驗原則和方法,闡述了穩(wěn)定的高階高精度調制器的設計流程;并據此設計了達到24bit精度和滿量程輸入范圍的的5階128倍調制器。本文創(chuàng)新性地提出了∑-△調制器的一種高效率流水線實現結構。分析表明,與其他常見的∑-△調制器實現結構相比,本方案具有結構簡單、運算單元少等優(yōu)點;此外在同樣信號采樣率下,調制器所需的時鐘頻率大大降低。 文中的過采樣濾波模塊采用三級半帶濾波器和一個可變CIC濾波器級聯(lián)組成,可以達到最高128倍的過采樣比,同時具有良好的通帶和阻帶特性。在半帶濾波器的設計中采用了CSD編碼,使結構得到了充分的簡化。 本文提出的過采樣DAC方案具有可重配置結構,讓使用者能夠方便地控制過采樣比和調制器階數。通過積分梳狀濾波器的配置,能夠獲得32/64/128倍的不同過采樣比,從而實現對于32~192kHz多種采樣率輸入的處理。在不同輸入字長情況下,通過調制器的重構,則可以將調制器由高精度的5階模式改變?yōu)楣母偷?階模式,滿足不同分辨率信號輸入時的不同精度要求。這是本文的另一創(chuàng)新之處。 目前,該過采樣DAC已經在XilinxVirtexⅡ系列FPGA器件下得到硬件實現和驗證。測試表明,對于從32kHz到192kHz的不同輸入信號,該DAC模塊輸出1比特碼流的帶內信噪比均能滿足24比特數據轉換應用的分辨率要求。

    標簽: FPGA bit DAC 24

    上傳時間: 2013-07-08

    上傳用戶:從此走出陰霾

主站蜘蛛池模板: 渭南市| 济源市| 九江市| 巴中市| 格尔木市| 从江县| 郓城县| 临沭县| 重庆市| 平顺县| 丘北县| 扶余县| 肥东县| 肇庆市| 葵青区| 滁州市| 穆棱市| 如皋市| 新平| 响水县| 肇州县| 晋宁县| 天峨县| 蕉岭县| 偃师市| 屏东市| 九龙县| 芜湖县| 修文县| 黎城县| 黄石市| 阳东县| 凤山市| 闻喜县| 滨海县| 神农架林区| 库尔勒市| 突泉县| 石林| 吕梁市| 皮山县|