亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

Cadence ALLEGRO

  • Cadence完全學(xué)習(xí)手冊(cè)(下)

    從網(wǎng)上收集的資料,感覺(jué)不錯(cuò)。

    標(biāo)簽: Cadence 學(xué)習(xí)手冊(cè)

    上傳時(shí)間: 2013-11-18

    上傳用戶(hù):my_cc

  • Cadence完全學(xué)習(xí)手冊(cè)(中)

    從網(wǎng)上收集的資料,感覺(jué)不錯(cuò)。

    標(biāo)簽: Cadence 學(xué)習(xí)手冊(cè)

    上傳時(shí)間: 2013-10-21

    上傳用戶(hù):jichenxi0730

  • Cadence完全學(xué)習(xí)手冊(cè)(上)

    我從網(wǎng)上找到的資料,感覺(jué)不錯(cuò)。

    標(biāo)簽: Cadence 學(xué)習(xí)手冊(cè)

    上傳時(shí)間: 2013-10-13

    上傳用戶(hù):fredguo

  • Allegro_SPB_16-3速成教材

    圖文并茂的allegro教程,新手快速上手工具,有一定經(jīng)驗(yàn)的工程師學(xué)習(xí)高級(jí)技巧

    標(biāo)簽: Allegro_SPB 16 教材

    上傳時(shí)間: 2014-01-21

    上傳用戶(hù):xja31415

  • candence工程文件

    于博士cadence allergro 配套資料

    標(biāo)簽: candence 工程

    上傳時(shí)間: 2013-12-03

    上傳用戶(hù):kinochen

  • 突破Allegro SPB 學(xué)習(xí)之第一難關(guān)------建立PCB封裝(修正版)

    很好的學(xué)習(xí)資料

    標(biāo)簽: Allegro SPB PCB 封裝

    上傳時(shí)間: 2013-10-28

    上傳用戶(hù):shizhanincc

  • 可編輯程邏輯及IC開(kāi)發(fā)領(lǐng)域的EDA工具介紹

    EDA (Electronic Design Automation)即“電子設(shè)計(jì)自動(dòng)化”,是指以計(jì)算機(jī)為工作平臺(tái),以EDA軟件為開(kāi)發(fā)環(huán)境,以硬件描述語(yǔ)言為設(shè)計(jì)語(yǔ)言,以可編程器件PLD為實(shí)驗(yàn)載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標(biāo)器件的電子產(chǎn)品自動(dòng)化設(shè)計(jì)過(guò)程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統(tǒng)設(shè)計(jì)中所占的份量越來(lái)越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設(shè)計(jì)開(kāi)發(fā)領(lǐng)域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個(gè)特殊的軟件包中的一個(gè)或多個(gè),因此這一領(lǐng)域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設(shè)計(jì)及電路仿真軟件。目前流行的EDA工具軟件有兩種分類(lèi)方法:一種是按公司類(lèi)別進(jìn)行分類(lèi),另一種是按功能進(jìn)行劃分。 若按公司類(lèi)別分,大體可分兩類(lèi):一類(lèi)是EDA 專(zhuān)業(yè)軟件公司,業(yè)內(nèi)最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類(lèi)是PLD器件廠商為了銷(xiāo)售其產(chǎn)品而開(kāi)發(fā)的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨(dú)立于半導(dǎo)體器件廠商,具有良好的標(biāo)準(zhǔn)化和兼容性,適合于學(xué)術(shù)研究單位使用,但系統(tǒng)復(fù)雜、難于掌握且價(jià)格昂貴;后者能針對(duì)自己器件的工藝特點(diǎn)作出優(yōu)化設(shè)計(jì),提高資源利用率,降低功耗,改善性能,比較適合產(chǎn)品開(kāi)發(fā)單位使用。 若按功能分,大體可以分為以下三類(lèi)。 (1) 集成的PLD/FPGA開(kāi)發(fā)環(huán)境 由半導(dǎo)體公司提供,基本上可以完成從設(shè)計(jì)輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開(kāi)發(fā)流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優(yōu)勢(shì)是功能全集成化,可以加快動(dòng)態(tài)調(diào)試,縮短開(kāi)發(fā)周期;缺點(diǎn)是在綜合和仿真環(huán)節(jié)與專(zhuān)業(yè)的軟件相比,都不是非常優(yōu)秀的。 (2) 綜合類(lèi) 這類(lèi)軟件的功能是對(duì)設(shè)計(jì)輸入進(jìn)行邏輯分析、綜合和優(yōu)化,將硬件描述語(yǔ)句(通常是系統(tǒng)級(jí)的行為描述語(yǔ)句)翻譯成最基本的與或非門(mén)的連接關(guān)系(網(wǎng)表),導(dǎo)出給PLD/FPGA廠家的軟件進(jìn)行布局和布線。為了優(yōu)化結(jié)果,在進(jìn)行較復(fù)雜的設(shè)計(jì)時(shí),基本上都使用這些專(zhuān)業(yè)的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開(kāi)發(fā)工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類(lèi) 這類(lèi)軟件的功能是對(duì)設(shè)計(jì)進(jìn)行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門(mén)延時(shí)、線延時(shí)等的“時(shí)序仿真”(也叫“后仿真”)。復(fù)雜一些的設(shè)計(jì),一般需要使用這些專(zhuān)業(yè)的仿真軟件。因?yàn)橥瑯拥脑O(shè)計(jì)輸入,專(zhuān)業(yè)軟件的仿真速度比集成環(huán)境的速度快得多。此類(lèi)軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們?cè)谛阅苌细饔兴L(zhǎng),有的綜合優(yōu)化能力突出,有的仿真模擬功能強(qiáng),好在多數(shù)工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開(kāi)發(fā)工具,就支持多種第三方的EDA軟件,用戶(hù)可以在QuartusII軟件中通過(guò)設(shè)置直接調(diào)用Modelsim和 Synplify進(jìn)行仿真和綜合。 如果設(shè)計(jì)的硬件系統(tǒng)不是很大,對(duì)綜合和仿真的要求不是很高,那么可以在一個(gè)集成的開(kāi)發(fā)環(huán)境中完成整個(gè)設(shè)計(jì)流程。如果要進(jìn)行復(fù)雜系統(tǒng)的設(shè)計(jì),則常規(guī)的方法是多種EDA工具協(xié)調(diào)工作,集各家之所長(zhǎng)來(lái)完成設(shè)計(jì)流程。

    標(biāo)簽: EDA 編輯 邏輯

    上傳時(shí)間: 2013-10-11

    上傳用戶(hù):1079836864

  • Cadence 應(yīng)用注意事項(xiàng)

    good good study ,day day up

    標(biāo)簽: Cadence 注意事項(xiàng)

    上傳時(shí)間: 2014-01-04

    上傳用戶(hù):waitingfy

  • CADENCE PCB設(shè)計(jì):布局與布線

    復(fù)雜的物理和電氣規(guī)則, 高密度的元器件布局, 以及更高的高速技術(shù)要求, 這一切都增加了當(dāng)今PCB設(shè)計(jì)的復(fù)雜性。 不管是在設(shè)計(jì)過(guò)程的哪一個(gè)階段, 設(shè)計(jì)師都需要能夠輕松地定義,管理和確認(rèn)簡(jiǎn)單的物理/間距規(guī)則, 以及至關(guān)重要的高速信號(hào);同時(shí), 他們還要確保最終的PCB滿足傳統(tǒng)制造以及測(cè)試規(guī)格所能達(dá)到的性能 目標(biāo)。

    標(biāo)簽: CADENCE PCB 布局 布線

    上傳時(shí)間: 2013-11-06

    上傳用戶(hù):鳳臨西北

  • Allegro SPB V15.2 版新增功能

    15.2 已經(jīng)加入了有關(guān)貫孔及銲點(diǎn)的Z軸延遲計(jì)算功能. 先開(kāi)啟 Setup - Constraints - Electrical constraint sets  下的 DRC 選項(xiàng).  點(diǎn)選 Electrical Constraints dialog box 下 Options 頁(yè)面 勾選 Z-Axis delay欄. 

    標(biāo)簽: Allegro 15.2 SPB

    上傳時(shí)間: 2013-11-12

    上傳用戶(hù):Late_Li

主站蜘蛛池模板: 柳河县| 阿拉善右旗| 莒南县| 四子王旗| 江西省| 托克逊县| 蕉岭县| 岐山县| 始兴县| 边坝县| 奎屯市| 田东县| 隆化县| 城步| 永善县| 淮安市| 洱源县| 阜新| 武胜县| 元谋县| 搜索| 阿尔山市| 北京市| 枣阳市| 灵宝市| 金秀| 大安市| 攀枝花市| 清原| 望都县| 乐亭县| 砀山县| 临西县| 漯河市| 五河县| 乌拉特后旗| 连南| 依安县| 屏东市| 大城县| 米林县|