亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

ComPactFlash接口可編輯邏輯器件數據采集系統(tǒng)

  • 8255A可編程并行接口

    并行接口電路:微處理器與I/O設備進行數據傳輸時均需經過接口電路實現系統與設備互連的匹配。并行接口電路中每個信息位有自己的傳輸線,一個數據字節各位可并行傳送,速度快,控制簡單。由于電氣特性的限制,傳輸距離不能太長。8255A是通用的可編程并行接口芯片,功能強,使用靈活。適合一些并行輸入/輸出設備的使用。8255A并行接口邏輯框圖三個獨立的8位I/O端口,口A、口B、口C??贏有輸入、輸出鎖存器及輸出緩沖器??贐與口C有輸入、輸出緩沖器及輸出鎖存器。在實現高級的傳輸協議時,口C的8條線分為兩組,每組4條線,分別作為口A與口B在傳輸時的控制信號線??贑的8條線可獨立進行置1/置0的操作。口A、口B、口C及控制字口共占4個設備號。8255A并行接口的控制字工作模式選擇控制字:口A有三種工作模式,口B有二種工作模式。口C獨立使用時只有一個工作模式,與口A、口B配合使用時,作為控制信號線。三種工作模式命名為:模式0、模式1及模式2。模式 0 為基本I/O端口,模式1為帶選通的I/O端口,模式 2 為帶選通的雙向I/O端口??贏可工作在三種模式下,口B可工作在模式 0與模式 1下,口C可工作在模式0下或作為控制線配合口A、口B工作。

    標簽: 8255A 可編程 并行接口

    上傳時間: 2013-11-07

    上傳用戶:xitai

  • 1.1可編程邏輯器件概述

    1.1可編程邏輯器件概述

    標簽: 1.1 可編程邏輯器件

    上傳時間: 2013-11-20

    上傳用戶:cuiyashuo

  • 可編程邏輯器件指南

    可編程邏輯器件入門指導

    標簽: 可編程邏輯器件

    上傳時間: 2013-10-23

    上傳用戶:yuzsu

  • 基于FPGA的高速串行傳輸接口研究與實現

    摘 要:介紹了FPGA最新一代器件Virtex25上的高速串行收發器RocketIO。基于ML505開發平臺構建了一個高速串行數據傳輸系統,重點說明了該系統采用RocketIO實現1. 25Gbp s高速串行傳輸的設計方案。實現并驗證了采用FPGA完成千兆串行傳輸的功能目標,為后續采用FPGA實現各種高速協議奠定了良好的基礎。關鍵詞: FPGA;高速串行傳輸; RocketIO; GTP 在數字系統互連設計中,高速串行I/O技術取代傳統的并行I/O技術成為當前發展的趨勢。與傳統并行I/O技術相比,串行方案提供了更大的帶寬、更遠的距離、更低的成本和更高的擴展能力,克服了并行I/O設計存在的缺陷。在實際設計應用中,采用現場可編程門陣列( FPGA)實現高速串行接口是一種性價比較高的技術途徑。

    標簽: FPGA 高速串行 傳輸接口

    上傳時間: 2013-11-22

    上傳用戶:lingzhichao

  • I2C及UART器件DEMO板簡介

    I2C器件開發資料1.1.1 PCA9545/48 PACK PCA9545將1路I2C總線擴展為4路,PCA9548將1路I2C總線擴展為8路; 具有隔離特性,擴展總線,將總線負載電容隔離,減輕每條總線的負擔; 輔助電路:I2C接口的溫度傳感器LM75A和鐵電存儲器FM24CL04; 可配套SmartARM2200工控學習開發板使用。

    標簽: DEMO UART I2C 器件

    上傳時間: 2013-11-01

    上傳用戶:894448095

  • 軟件無線電平臺可重配置接口的實現

    實現了一種用于上位機和FPGA處理板之間通信的可重配置接口,詳細介紹了該接口的包格式設計和FPGA邏輯設計。仿真結果表明,該可重配置接口能根據信令,實現準實時在線參數配置,滿足多種主流通信體制的不同速率要求。

    標簽: 軟件 無線電平臺 可重配置 接口

    上傳時間: 2013-10-22

    上傳用戶:herog3

  • 1.1可編程邏輯器件概述

    1.1可編程邏輯器件概述

    標簽: 1.1 可編程邏輯器件

    上傳時間: 2013-11-16

    上傳用戶:超凡大師

  • 可編程邏輯器件指南

    可編程邏輯器件入門指導

    標簽: 可編程邏輯器件

    上傳時間: 2013-11-20

    上傳用戶:JamesB

  • 基于FPGA的高速串行傳輸接口研究與實現

    摘 要:介紹了FPGA最新一代器件Virtex25上的高速串行收發器RocketIO。基于ML505開發平臺構建了一個高速串行數據傳輸系統,重點說明了該系統采用RocketIO實現1. 25Gbp s高速串行傳輸的設計方案。實現并驗證了采用FPGA完成千兆串行傳輸的功能目標,為后續采用FPGA實現各種高速協議奠定了良好的基礎。關鍵詞: FPGA;高速串行傳輸; RocketIO; GTP 在數字系統互連設計中,高速串行I/O技術取代傳統的并行I/O技術成為當前發展的趨勢。與傳統并行I/O技術相比,串行方案提供了更大的帶寬、更遠的距離、更低的成本和更高的擴展能力,克服了并行I/O設計存在的缺陷。在實際設計應用中,采用現場可編程門陣列( FPGA)實現高速串行接口是一種性價比較高的技術途徑。

    標簽: FPGA 高速串行 傳輸接口

    上傳時間: 2013-10-22

    上傳用戶:semi1981

  • 基于DSP/BIOS的ARINC429總線接口設計

    DEll016是一種可支持ARINCA-29總線協議的串行接收、發送器件。介紹了一種基于DEll016的ARINCA29通信接口的設計方法,設計了一種基于DSP處理器的429總線轉換接口電路,并給出了DEll016的數據收發過程;軟件方面采用嵌入式實時操作系統DSP/BIOS為平臺.重點介紹了軟件驅動程序的編寫。關鍵詞:DSP/BIOS;ARINC429總線;DEll016 航空電子綜合系統是將航空電子設備通過總線綜合成一個分布式通信系統,各個獨立的分系統都是由計算機來完成數據的采集、計算、處理和通信的。數據總線被稱為現代航空電子系統的“骨架”。ARlNc429是航空電子系統之間最常用的通信總線⋯之一。它符合航空電子設備數字數據傳輸標準。要在計算機上實現ARINC429總線數據的接收和發送,必須實現429總線與計算機總線之間的數據傳輸。本文提出了一種以DSP芯片TMS320F2812【2t51為控制核心,以嵌入式系統DsP/BIOS為平臺的ARINC 429總線接口的設計方案。 ARINC429是一種廣泛應用于民用和軍用飛機的串行數據總線結構,是一種單向廣播式數據總線,通訊介質采用的是雙絞屏蔽線,通信采用雙極性歸零制的三態碼調制方式,基本信息單元是由32位構成的一個數據字。數據傳輸采用廣播傳輸原理,按開環進行傳輸,傳輸速率有兩種:高速傳輸率為lOOkbps±1%,低速傳輸率為12~14.5kbps 4-l%。奇偶校驗位作為每個數字的一部分進行傳輸,允許接收器完成簡單的誤差校驗。該總線具有抗干擾能力強、連線簡單、可靠性高、數據資源豐富、數據精度高等優點。絕大多數的現役民用飛機,如波音系列飛機、歐洲空中客車等機種,其航空電子設備系統間的信息交換采用的就是ARINCA29串行總線標準。

    標簽: ARINC BIOS DSP 429

    上傳時間: 2013-11-17

    上傳用戶:瀟湘書客

主站蜘蛛池模板: 孝义市| 石嘴山市| 天祝| 阿拉善右旗| 舒兰市| 连城县| 定边县| 新田县| 河南省| 玉林市| 会东县| 盐源县| 仁寿县| 山东省| 邹城市| 玛纳斯县| 囊谦县| 牙克石市| 延安市| 阿拉善盟| 香格里拉县| 濮阳市| 汽车| 祁连县| 驻马店市| 马山县| 宁强县| 察雅县| 永丰县| 息烽县| 松潘县| 子洲县| 和林格尔县| 杨浦区| 垣曲县| 会昌县| 尉氏县| 土默特右旗| 嘉定区| 中牟县| 稷山县|