EP1C6Q240C6開發板原理圖,Altera公司的Cyclone系列FPGA—EP1C6Q240
上傳時間: 2013-12-18
上傳用戶:731140412
FSK調制與解調,整個設計基于ALTERA公司的QuartusⅡ開發平臺,并用Cyclone系列FPGA實現。所設計的調制解調器具有體積小、功耗低、集成度高、軟件可移植性強、擾干擾能力強的特點,符合未來通信技術設計的方向。
上傳時間: 2017-04-27
上傳用戶:181992417
This tutorial presents an introduction to Altera’s Nios R II processor, which is a soft processor that can be in- stantiated on an Altera FPGA device. It describes the basic architecture of Nios II and its instruction set. The NiosII processor and its associated memory and peripheral components are easily instantiated by using Altera’s SOPCBuilder in conjuction with the Quartus R II software.
標簽: processor introduction tutorial presents
上傳時間: 2014-12-08
上傳用戶:星仔
摘要:論述了利用FPGA的系統級設計工具DSP Builder開發DDS函數發生器的總體設計思路,討論了改變輸出信號頻率、幅度、相位的設計方法。系統基于Ahera公司的Cyclone系列FPGA,配合Silicon Labs公司高性能C8051F340單片機實現,給出了系統的軟件仿真結果并完成了整個系統的硬件驗證。結果證明了設計的正確性,同時表明采用DSPBuilder使DDS任意函數發生器的FPGA硬件實現更加簡單,速度更快。
上傳時間: 2022-07-11
上傳用戶:
VIP專區-嵌入式/單片機編程源碼精選合集系列(57)資源包含以下內容:1. 12864漢字液晶顯示驅動程序.2. LCD液晶程序.3. Scan image DSP process Sca n image DSP process Sca n image DSP process Sca n image DSP process.4. PIC16F946 底層驅動.5. PIC16F946 底層驅動.6. cpld簡單的教程.7. 針對嵌入式micro window系統.8. PPC下的文本編輯器源代碼.9. PDIUSBD12USB固件編程與驅動開發周立功D12Win98驅動源碼.10. C/C++嵌入式系統編程.11. 此文檔為adi公司arm7tdmi內核的aduc70XX系列各模塊的源代碼.12. 這是用CH375芯片做的u盤轉存的例子.13. 這是一個關于一個無線通訊芯片的無線的link的程序.14. msp430的iic通訊子程序.15. PADS2005中文教程.16. protel的常用器件庫 protel的常用器件庫 protel的常用器件庫.17. cnstl970一款經典一款經典 cnstl970一款經典.18. 1602a經典資料 1602a經典資料.19. 一個計時程序.20. LED程序.21. windriver公司的vxworks系統是專業的嵌入式實時操作系統.22. 提供FAT16文件系統在嵌入式操作系統U_COS中的方案.23. 傅立葉變換程序 傅立葉變換程序.24. 請先刪除編譯后的debug/release.25. 液晶資料 液晶資料 液晶資料.26. 液晶資料 液晶資料 液晶資料 液晶資料 液晶資料 液晶資料 液晶資料 液晶資料.27. 液晶資料 液晶資料 液晶資料 液晶資料 液晶資料 液晶資料 液晶資料 液晶資料.28. 液晶資料 液晶資料 液晶資料 液晶資料 液晶資料.29. PHILIPS LPC76X D/A 實例程序.30. 為SYT240160CZK液晶顯示的驅動.31. 該原碼主要介紹如何在DSP上實現視頻輸入與輸出的代碼,基于DSP6000系列的..32. LCD顯示測試程序.33. 基于雙NIOS II 的IP無線收發機 2006年嵌入式電子大賽獲獎作品.34. 2006altera大賽-基于軟核Nios的寬譜正弦信號發生器設計:摘要:本設計運用了基于 Nios II 嵌入式處理器的 SOPC 技術。系統以 ALTERA公司的 Cyclone 系列 FPGA.35. Zigbee document about system structure.36. Samsung KS0719 graphical LCD (SPI) This driver allows to draw points and to write characters on thi.37. C51 API 例子源碼.38. Api_for_usb_products 源碼..39. avr mega8 pwm 試驗帶 Proteus 仿真.40. Alterla官方版ep1c20 FPGA NOISII開發板原理圖.
上傳時間: 2013-04-15
上傳用戶:eeworm
VIP專區-嵌入式/單片機編程源碼精選合集系列(84)資源包含以下內容:1. 基于fpga和sopc的用VHDL語言編寫的EDA的PS/2鼠標與VGA控制模塊.2. 基于fpga和sopc的用VHDL語言編寫的EDA的VGA彩條信號顯示控制器.3. 基于fpga和sopc的用VHDL語言編寫的EDA的VGA圖像顯示控制器.4. 基于fpga和sopc的用VHDL語言編寫的EDA的PS/2和VGA控制顯示控制器.5. 基于fpga和sopc的用VHDL語言編寫的EDA的USB控制模塊程序.6. 基于fpga和sopc的用VHDL語言編寫的EDA的32位Nios CPU嵌入式系統軟硬件設計.7. 基于fpga和sopc的用VHDL語言編寫的EDA的32位Nios CPU嵌入式系統及其DMA設計俄羅斯方塊游戲機.8. 北京革新公司的2410的看門狗測試程序.9. 基于PHILIPS ARM7的I2C驅動程序.10. rf cc2420開發的PROTEL原理圖 處理器mega128 公司內部資料.11. MP4 AVI CODE AND TFT LCD CODE.12. 鼠標驅動范例.13. 采用CPLD來培植ALTERA公司的CYCLONE系列FPGA.14. DVB系統的SDI數據數據傳輸接口.15. VHDL數字鐘 數字電子鐘 此數字電子鐘具有的功能包括: 1. 計時.16. 這十篇論文主要講述了VXWORKS對外設的控制和通訊.17. 這是語音芯片ISD4004的操作代碼.18. 這是芯片PMC6388的硬件初始化程序.19. 優先級算法以及調度算法中其他的算法。想要下載的朋友可以看看.20. 基于DAM6416開發板的PCI下載程序.21. 基于DAM6416的通過PCI的主機和視頻口的通信程序.22. 基于DAM6416的通過PCI的視頻口和主機的通信程序.23. 自己編制的加法器的verilog程序 希望對大家有所幫助.24. 在win(2000/2003)下面制作CRAMFS映像文件 專門用于嵌入式Linux開發 由于網絡上沒有類似的軟件 索性自己寫了一個 經過測試OK 全部源代碼.25. 51按鍵典型程序 51按鍵典型程序.26. 液晶顯示控制模塊T6963的完整C函數,包括圖形文本方式顯示.27. arm開發板資料CPLD源代碼armcore9.28. G729編碼和解碼的Matlab源程序 調用方法: 1.需要編碼時.29. 我編的遺傳算法matlab程序.30. MPS430ZIGBB PPT文檔 相關介紹 對了解有一定作用.31. 該程序用來測試89C51與IDE硬盤的接口.32. 一個使用PROTEL99設計的一款程控濾波器.33. 2410開發板底板原理圖.34. 大學當中跟別人做的一個東西.35. C8051F350的抗干擾數據采集程序.36. 完整的在Windows下 PCI CAN卡的驅動程序及測試程序.37. 功能:雙字節十六進制小數轉換成雙字節BCD碼小數 入口條件:待轉換的雙字節十六進制小數在R2、R3中。 出口信息:轉換后的雙字節BCD碼小數仍在R2、R3中。 影響資源:PSW、A、B、R2.38. 浮點數代數值比較(不影響待比較操作數) 入口條件:待比較操作數分別在[R0]和[R1]中。 出口信息:若CY=1.39. 功能:浮點取整函數 入口條件:操作數在[R0]中。 出口信息:結果仍在[R0]中。 影響資源:PSW、A、R2、R3、R4、位PFA 堆棧需求: 6字節.40. 功能:浮點倒數函數 入口條件:操作數在[R0]中。 出口信息:OV=0時.
標簽: 顯微
上傳時間: 2013-04-15
上傳用戶:eeworm
隨著語音技術應用的發展,語音信號數字處理的實時性要求越來越突出。這就要求在系統設計中,對系統的硬件環境要求更高。隨著語音處理算法的日益復雜,用普通處理器對語音信號進行實時處理,已經不能滿足需要。專用語音信號處理芯片能解決實時性的要求,同時對器件的資源要求也是最低的。 論文利用Altera公司的新一代可編程邏輯器件在數字信號處理領域的優勢,對語音信號的常用參數—LPC(線性預測編碼,Linear Predictive Coding)參數提取的FPGA(現場可編程門陣列,Field Programmable Gate Array)實現進行了深入研究。論文首先對語音的離散數學模型和短時平穩特性進行了分析,深入討論了語音線性預測技術。第二,對解線性預測方程組的自相關法和協方差斜格法進行了比較,提出了一種基于協方差斜格法的LPC參數提取系統的總體設計方案。第三,對Altera公司的Cyclon系列可編程器件的內部結構進行了研究,分析了在QuartusⅡ開發平臺上進行FPGA設計的流程。第四,對系統的各個功能模塊進行了設計,所有算法通過Verilog硬件描述語言實現,并對其工作過程進行了詳細的分析。最后,在Altera FPGA目標芯片EP1C6Q240C8上,對LPC參數提取系統進行了仿真驗證。 系統具有靈活的輸入輸出接口,能方便地同其它語音處理模塊相連,構成一個完整的語音處理專用芯片,可以應用于語音編解碼、語音識別等系統。
上傳時間: 2013-04-24
上傳用戶:TI初學者
講解到位,工程例子很全,適合下載學習。
上傳時間: 2013-10-21
上傳用戶:lhll918
跑馬燈設計,主要基于altera FPGA平臺設計。解壓無需密碼。
標簽: 跑馬燈
上傳時間: 2015-07-05
上傳用戶:邶刖
this a pack include source code for quartus 2. It is an implementation of the LC2. The LC-2 computer is described in Introduction to Computing Systems from Bits & Gates to C & Beyond by Yale Patt and Sanjay Patel, McGraw Hill, 2001. The LC2 model can be run as a simulation or downloaded to the UP3 in a larger model, TOP_LC2 that adds video output. Push buttons reset and single step the processor and a video output display of registers is generated. This state machine VHDL-based model of the LC-2 includes all source files. Currently compiled for a Cyclone EP1C6Q240 FPGA.
標簽: implementation include quartus source
上傳時間: 2013-12-25
上傳用戶:壞壞的華仔