本資料是關(guān)于Nexys3板卡的培訓(xùn)資料。Nexys 開發(fā)板是基于最新技術(shù)Spartan-6 FPGA的數(shù)字系統(tǒng)開發(fā)平臺(tái)。它擁有48M字節(jié)的外部存儲(chǔ)器(包括2個(gè)非易失性的相變存儲(chǔ)器),以及豐富的I/O器件和接口,可以適用于各式各樣的數(shù)字系統(tǒng)。 板上自帶AdeptTM高速USB2接口可以為開發(fā)板提供電源,也可以燒錄程序到FPGA,用戶數(shù)據(jù)的傳輸速率可以達(dá)到38M字節(jié)/秒。 Nexys3開發(fā)板可以通過添加一些低成本的外設(shè)Pmods (可以多達(dá)30幾個(gè))和Vmods (最新型外設(shè))來實(shí)現(xiàn)額外的功能,例如A/D和D/A轉(zhuǎn)換器,線路板,電機(jī)驅(qū)動(dòng)裝置,和實(shí)現(xiàn)裝置等等。另外,Nexys3完全兼容所有的賽靈思工具,包括免費(fèi)的WebPackTM,ChipscopeTM,EDKTM(嵌入式處理器設(shè)計(jì)套件),以及其他工具。 圖 Nexys3板卡介紹
標(biāo)簽: Nexys3 板卡 培訓(xùn)資料
上傳時(shí)間: 2013-10-09
上傳用戶:thing20
文中針對(duì)某型聲納維修訓(xùn)練系統(tǒng)的通信需求,結(jié)合聲納信號(hào)發(fā)生器的特點(diǎn),提出了基于C/S模式的通信控制模塊設(shè)計(jì)方案。模塊采用Winsock網(wǎng)絡(luò)編程技術(shù)實(shí)現(xiàn)了客戶機(jī)與服務(wù)器間高速局域網(wǎng)通信,服務(wù)器響應(yīng)客戶機(jī)的請(qǐng)求后,輸出數(shù)字控制量并利用PCI-1711的12位D/A轉(zhuǎn)換功能,將數(shù)字控制量轉(zhuǎn)換為模擬信號(hào),從而實(shí)現(xiàn)聲納信號(hào)發(fā)生器任意波形產(chǎn)生。該信號(hào)發(fā)生器輸出信號(hào)的幅度、頻率、脈寬、持續(xù)時(shí)間等參數(shù)均可通過網(wǎng)絡(luò)通信方式設(shè)置,并易于調(diào)節(jié)。本系統(tǒng)控制靈活,具有較高的實(shí)用價(jià)值。
標(biāo)簽: 聲納 信號(hào)發(fā)生器 通信控制 模塊
上傳時(shí)間: 2013-10-10
上傳用戶:hanbeidang
為了滿足工業(yè)控制系統(tǒng)多功能和數(shù)據(jù)處理能力的需求,設(shè)計(jì)了基于CPCI總線的一體化數(shù)據(jù)處理中心。系統(tǒng)以FPGA芯片為硬件控制核心,利用硬件描述語言Verilog進(jìn)行編程,采用自頂向下和模塊化的設(shè)計(jì)方法,實(shí)現(xiàn)了在同一嵌入式產(chǎn)品上集成光纖通信、A/D、D/A、CPCI總線、SDRAM存儲(chǔ)等功能,實(shí)現(xiàn)了系統(tǒng)的一體化、小型化。實(shí)際應(yīng)用表明本系統(tǒng)穩(wěn)定可靠、易于維護(hù),滿足工業(yè)控制領(lǐng)域的需求。
標(biāo)簽: CPCI 總線 數(shù)據(jù)處理中心
上傳時(shí)間: 2013-10-18
上傳用戶:xmsmh
頻率特征測(cè)試儀是用來測(cè)量電路傳輸特性和阻抗特性的儀器,簡(jiǎn)稱掃頻儀。掃頻信號(hào)源是掃頻儀的主要功能部件,作用是產(chǎn)生測(cè)量用的正弦掃頻信號(hào),其 掃頻范圍可調(diào),輸出信號(hào)幅度等幅。本設(shè)計(jì)采用DDS(數(shù)字頻率合成技術(shù))產(chǎn)生掃頻信號(hào),以Xilinx FPGA為控制核心,通過A/D和D/A等接口電路,實(shí)現(xiàn)掃頻信號(hào)頻率的步進(jìn)調(diào)整、幅度與相位的測(cè)量,創(chuàng)新的使用了計(jì)算機(jī)軟件作為儀器面板來顯示被測(cè)網(wǎng)絡(luò) 幅頻特性與相頻特性,并且測(cè)試結(jié)果可保存到各種存儲(chǔ)介質(zhì)中。
標(biāo)簽: FPGA PCB 數(shù)字存儲(chǔ) 掃頻儀
上傳時(shí)間: 2013-11-03
上傳用戶:w50403
上傳時(shí)間: 2013-10-24
上傳用戶:caiqinlin
以LM3S1138芯片作為控制核心,設(shè)計(jì)了一個(gè)晶體管參數(shù)測(cè)試系統(tǒng)。該系統(tǒng)主要功能模塊包括:恒流源階梯信號(hào)、電壓掃描信號(hào)、升壓電路、保護(hù)電路等。利用8位D/A轉(zhuǎn)換器產(chǎn)生穩(wěn)定的控制電壓,通過集成在LM3S1138芯片中的10位A/D模塊完成電壓的測(cè)量。通過RS232接口將測(cè)量數(shù)據(jù)傳送到PC機(jī),利用Matlab軟件實(shí)現(xiàn)對(duì)測(cè)量數(shù)據(jù)的處理和顯示。測(cè)試結(jié)果表明:該晶體管參數(shù)測(cè)試儀工作良好,測(cè)量結(jié)果都在數(shù)據(jù)手冊(cè)給的參數(shù)范圍之內(nèi)。
標(biāo)簽: 晶體管參數(shù) 儀的設(shè)計(jì) 測(cè)試
上傳時(shí)間: 2013-10-23
上傳用戶:ZOULIN58
1、 利用FLEX10的片內(nèi)RAM資源,根據(jù)DDS原理,設(shè)計(jì)產(chǎn)生正弦信號(hào)的各功能模塊和頂層原理圖; 2、 利用實(shí)驗(yàn)板上的TLC7259轉(zhuǎn)換器,將1中得到的正弦信號(hào),通過D/A轉(zhuǎn)換,通過ME5534濾波后在示波器上觀察; 3、 輸出波形要求: 在輸入時(shí)鐘頻率為16KHz時(shí),輸出正弦波分辨率達(dá)到1Hz; 在輸入時(shí)鐘頻率為4MHz時(shí),輸出正弦波分辨率達(dá)到256Hz; 4、 通過RS232C通信,實(shí)現(xiàn)FPGA和PC機(jī)之間串行通信,從而實(shí)現(xiàn)用PC機(jī)改變頻率控制字,實(shí)現(xiàn)對(duì)輸出正弦波頻率的控制。
標(biāo)簽: FLEX RAM 10 資源
上傳時(shí)間: 2013-12-23
上傳用戶:hn891122
一個(gè)很棒的網(wǎng)絡(luò)控制系統(tǒng)仿真軟件,Truetime工具箱包括TrueTime Computer與Truetime Network 兩個(gè)接口模塊。計(jì)算機(jī)模塊具有靈活的實(shí)時(shí)內(nèi)核,A/D和D/A轉(zhuǎn)換器,網(wǎng)絡(luò)接口和外部通道。計(jì)算機(jī)模塊按照用戶定義的任務(wù)執(zhí)行,代碼采用Matlab或C++編寫。
標(biāo)簽: 網(wǎng)絡(luò)控制系統(tǒng) 仿真軟件
上傳時(shí)間: 2015-03-14
上傳用戶:qweqweqwe
是一個(gè)5615芯片的驅(qū)動(dòng)程序,5615是一個(gè)8位的D/A芯片,用它與51單片機(jī)組成的控制系統(tǒng)具有結(jié)構(gòu)簡(jiǎn)單,性能穩(wěn)定的特點(diǎn)。
標(biāo)簽: 5615 芯片 驅(qū)動(dòng)程序
上傳時(shí)間: 2015-03-15
上傳用戶:xlcky
Huffman 這個(gè)名字,程序員們至少會(huì)聯(lián)想到二叉樹和二進(jìn)制編碼。的確,我們總以 Huffman 編碼來概括 D.A.Huffman 個(gè)人對(duì)計(jì)算機(jī)領(lǐng)域特別是數(shù)據(jù)壓縮領(lǐng)域的杰出貢獻(xiàn)。我們知道,壓縮 = 模型 + 編碼,作為一種壓縮方法,我們必須全面考慮其模型和編碼兩個(gè)模塊的功效;但同時(shí),模型和編碼兩個(gè)模塊又相互具有獨(dú)立性。
標(biāo)簽: Huffman
上傳時(shí)間: 2013-11-25
上傳用戶:cx111111
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1