傳奇的SQL版本的數(shù)據(jù)文件非DBC的文件使用SQL版本的可以用的到
標(biāo)簽: SQL DBC 版本 數(shù)據(jù)文件
上傳時(shí)間: 2014-02-22
上傳用戶:xiaohuanhuan
魔獸解壓DBC的一些功能代碼,專門用來分解魔獸客戶端所使用的代碼
上傳時(shí)間: 2017-03-25
上傳用戶:ikemada
為了滿足寬頻段、細(xì)步進(jìn)頻率綜合器的工程需求,對基于多環(huán)鎖相的頻率合成器進(jìn)行了分析和研究。在對比傳統(tǒng)單環(huán)鎖相技術(shù)基礎(chǔ)上,介紹了采用DDS+PLL多環(huán)技術(shù)實(shí)現(xiàn)寬帶細(xì)步進(jìn)頻綜,輸出頻段10~13 GHz,頻率步進(jìn)10 kHz,相位噪聲達(dá)到-92 DBC/Hz@1 kHz,雜散抑制達(dá)到-68 DBC,滿足實(shí)際工程應(yīng)用需求。
上傳時(shí)間: 2013-10-12
上傳用戶:Late_Li
在非相參雷達(dá)測試系統(tǒng)中,頻率合成技術(shù)是其中的關(guān)鍵技術(shù).針對雷達(dá)測試系統(tǒng)的要求,介紹了一種用DDS激勵(lì)PLL的X波段頻率合成器的設(shè)計(jì)方案。文中給出了主要的硬件選擇及具體電路設(shè)計(jì),通過對該頻率合成器的相位噪聲和捕獲時(shí)間的分析,及對樣機(jī)性能的測試,結(jié)果表明該X波段頻率合成器帶寬為800 MHz、輸出相位噪聲優(yōu)于-80 DBC/Hz@10 kHz、頻率分辨率達(dá)0.1 MHz, 可滿足雷達(dá)測試系統(tǒng)系統(tǒng)的要求。測試表明,該頻率合成器能產(chǎn)生低相噪、高分辨率、高穩(wěn)定度的X波段信號,具有較好的工程應(yīng)用價(jià)值。
標(biāo)簽: X波段 頻率合成器 設(shè)計(jì)方案
上傳時(shí)間: 2013-10-21
上傳用戶:pkkkkp
利用鎖相環(huán)(PLL)和YTO相結(jié)合,設(shè)計(jì)出一種頻率合成器。實(shí)現(xiàn)了3~7 GHz的頻率覆蓋和低于0.2 Hz的頻率分辨率。全頻段相噪均在-108 DBC/Hz@10 kHz以下,具有較高的實(shí)用價(jià)值。
上傳時(shí)間: 2013-10-31
上傳用戶:258彼岸
利用負(fù)阻原理設(shè)計(jì)了5.9 GHz介質(zhì)振蕩器(DRO),采用HFSS軟件對介質(zhì)諧振塊(DR)進(jìn)行三維仿真,應(yīng)用Agilent公司的ADS軟件對DRO進(jìn)行了優(yōu)化設(shè)計(jì)和非線性分析,用該方法制作的并聯(lián)反饋式DRO性能良好,輸出功率為10 dBm,相位噪聲達(dá)到-100 DBC/Hz@10 kHz,-124 DBC/Hz@100 kHz。
標(biāo)簽: C波段 介質(zhì)振蕩器
上傳時(shí)間: 2013-10-10
上傳用戶:urgdil
FEATURES400 MSPS internal clock speedIntegrated 10-bit DAC32-bit tuning wordPhase noise ≤ –120 DBC/Hz @ 1 kHz offset (DAC output)Excellent dynamic performance>75 dB SFDR @ 160 MHz (±100 kHz offset) AOUTSerial I/O control1.8 V power supplySoftware and hardware controlled power-down48-lead TQFP/EP packageSupport for 5 V input levels on most digital inputsPLL REFCLK multiplier (4× to 20×)Internal oscillator; can be driven by a single crystalPhase modulation capabilityMultichip synchronization
上傳時(shí)間: 2014-12-04
上傳用戶:axin881314
在一些需要高頻分辨率、設(shè)置轉(zhuǎn)換度的應(yīng)用場合,直接數(shù)字頻率合成器(DDS)技術(shù)具有其他頻率合成方法無法比擬的優(yōu)勢。在介紹DDS的基本原理及其典型器件AD9858的結(jié)構(gòu)和功能的基礎(chǔ)上,詳細(xì)論述了采用單片機(jī)+CPLD來控制AD9858實(shí)現(xiàn)寬帶雷達(dá)信號源的設(shè)計(jì)過程。實(shí)際應(yīng)用證明,該系統(tǒng)設(shè)計(jì)分辨率高,轉(zhuǎn)換速度快,在窄帶時(shí)無雜散動態(tài)范圍SFDR優(yōu)于75 DBC,寬帶無雜散動態(tài)范圍SFDR優(yōu)于55 DBC。
標(biāo)簽: 9858 AD 寬帶雷達(dá) 信號源
上傳時(shí)間: 2014-12-27
上傳用戶:ming52900
設(shè)計(jì)了一種由直接數(shù)字頻率合成(DDS)、倍頻鏈構(gòu)成的三次變頻直接頻率合成方案,實(shí)現(xiàn)了低相噪捷變頻高分辨率毫米波雷達(dá)頻率合成器設(shè)計(jì)。利用直接頻率合成器的倍頻輸出取代傳統(tǒng)三次變頻毫米波頻率源的鎖相環(huán)(PLL),同時(shí)提供線性調(diào)頻(LFM)信號,優(yōu)化DDS和變頻方案的頻率配置關(guān)系。利用FPGA電路進(jìn)行高速控制,較好地解決了毫米波頻率合成器各技術(shù)指標(biāo)之間的矛盾。實(shí)測結(jié)果表明,采用該方案的毫米波頻率合成器在本振跳頻帶寬為160 MHz時(shí),線性調(diào)頻頻率分辨率可達(dá)0.931 Hz,最大頻率轉(zhuǎn)換時(shí)間小于2 ?滋s,最大雜散低于-60 DBC,相位噪聲優(yōu)于-90 DBC/Hz。
上傳時(shí)間: 2014-01-06
上傳用戶:brain kung
為了研制一種鎖定時(shí)間短、相位噪聲低、雜散抑制度高的頻率合成技術(shù),采用了直接數(shù)字式頻率合成器(DDS)驅(qū)動鎖相環(huán)(PLL)的結(jié)構(gòu)。該頻率合成器綜合了DDS頻率轉(zhuǎn)換速度快、頻率分辨率高和PLL輸出頻帶寬、輸出雜散低的優(yōu)點(diǎn)。基于該結(jié)構(gòu)研制實(shí)現(xiàn)了輸出頻率范圍為700~800 MHz的寬帶頻率合成器,實(shí)驗(yàn)結(jié)果表明該頻率合成器掃描模式Δf=1 MHz鎖定時(shí)間不超過20 μs,跳頻模式Δf=50 MHz的定時(shí)間不超過30 μs,近端雜散抑制度優(yōu)于-50 DBC。
標(biāo)簽: 軟件無線電 認(rèn)知引擎 接口 實(shí)現(xiàn)方法
上傳時(shí)間: 2014-12-28
上傳用戶:assef
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1