直接數(shù)字頻率合成(Direct Digital Fraquency Synthesis,即DDFS,一般簡(jiǎn)稱DDS)是從相位概念出發(fā)直接合成所需要波形的一種新的頻率合成技術(shù)。
標(biāo)簽: Fraquency Synthesis Digital Direct
上傳時(shí)間: 2013-08-27
上傳用戶:wpt
文中介紹一種基于DDFS(直接頻率合成)技術(shù)的可編程音頻儀器測(cè)試信號(hào)源設(shè)計(jì)。該系統(tǒng)采用單片機(jī)作為控制器,以FPGA(現(xiàn)場(chǎng)可編程門陣列)作為信號(hào)源的主要平臺(tái),利用DDFS技術(shù)產(chǎn)生一個(gè)按指數(shù)衰減的頻率可調(diào)正弦衰減信號(hào)。測(cè)試結(jié)果表明,該系統(tǒng)產(chǎn)生的信號(hào)其幅度可以按指數(shù)規(guī)律衰減;其頻率可以在1~4 KHz頻率范圍內(nèi)按1 Hz步長(zhǎng)步進(jìn)。可以方便的用于測(cè)試音頻儀器設(shè)備的放大和濾波性能。
標(biāo)簽: DDFS 程控 測(cè)試信號(hào)源 音頻儀器
上傳時(shí)間: 2013-11-20
上傳用戶:909000580
主要介紹DDFS的主要結(jié)構(gòu),和它的實(shí)現(xiàn)方法還有源代碼(VHDL)
標(biāo)簽: DDFS
上傳時(shí)間: 2015-05-27
上傳用戶:LIKE
直接數(shù)字頻率合成(Direct Digital Fraquency Synthesis,即DDFS,一般簡(jiǎn)稱DDS)是從相位概念出發(fā)直接合成所需要波形的一種新的頻率合成技術(shù)。
標(biāo)簽: Fraquency Synthesis Digital Direct
上傳時(shí)間: 2016-01-28
上傳用戶:aa54
使用單片機(jī)控制FPGA完成直接數(shù)字頻率合成(DDFS),采用Keil C51
上傳時(shí)間: 2014-01-26
上傳用戶:waitingfy
隨著國(guó)民經(jīng)濟(jì)的發(fā)展和社會(huì)的進(jìn)步,人們?cè)絹?lái)越需要便捷的交通工具,從而促進(jìn)了汽車工業(yè)的發(fā)展,同時(shí)汽車發(fā)動(dòng)機(jī)檢測(cè)維修等相關(guān)行業(yè)也發(fā)展起來(lái)。在汽車發(fā)動(dòng)機(jī)檢測(cè)維修中,發(fā)動(dòng)機(jī)電腦(Electronic Control.Unit-ECU)檢測(cè)維修是其中最關(guān)鍵的部分。發(fā)動(dòng)機(jī)電腦根據(jù)發(fā)動(dòng)機(jī)的曲軸或凸輪軸傳感器信號(hào)控制發(fā)動(dòng)機(jī)的噴油、點(diǎn)火和排氣。所以,維修發(fā)動(dòng)機(jī)電腦時(shí),必須對(duì)其施加正確的信號(hào)。目前,許多發(fā)動(dòng)機(jī)的曲軸和凸輪軸傳感器信號(hào)已不再是正弦波和方波等傳統(tǒng)信號(hào),而是多種復(fù)雜波形信號(hào)。為了能夠提供這種信號(hào),本文研究并設(shè)計(jì)了一種能夠產(chǎn)生復(fù)雜波形的低成本任意波形發(fā)生器(Arbitrary Waveform Generator-AWG)。 本文提出的任意波形發(fā)生器依據(jù)直接數(shù)字頻率合成(Direct Digial FrequencySynthesis-DDFS)原理,采用自行設(shè)計(jì)現(xiàn)場(chǎng)可編程門陣列(FPGA)的方案實(shí)現(xiàn)頻率合成,擴(kuò)展數(shù)據(jù)存儲(chǔ)器存儲(chǔ)波形的量化幅值(波形數(shù)據(jù)),在微控制單元(MCU)的控制與協(xié)調(diào)下輸出頻率和相位均可調(diào)的信號(hào)。 任意波形發(fā)生器主要由用戶控制界面、DDFS模塊、放大及濾波、微控制器系統(tǒng)和電源模塊五部分組成。在設(shè)計(jì)中采用FPGA芯片EPF10K10QC208-4實(shí)現(xiàn)DDFS的硬件算法。波形調(diào)整及濾波由兩級(jí)放大電路來(lái)完成:第一級(jí)對(duì)D/A輸出信號(hào)進(jìn)行調(diào)整;第二級(jí)完成信號(hào)濾波及信號(hào)幅值和偏移量的調(diào)節(jié)。電源模塊利用三端集成穩(wěn)壓器進(jìn)行電壓值變換,利用極性轉(zhuǎn)換芯片ICL7660實(shí)現(xiàn)正負(fù)極性轉(zhuǎn)換。 該任意波形發(fā)生器與通用模擬信號(hào)源相比具有:輸出頻率誤差小,分辨率高,可產(chǎn)生任意波形,成本低,體積小,使用方便,工作穩(wěn)定等優(yōu)點(diǎn),十分適合汽車維修行業(yè)使用,具有較好的市場(chǎng)前景。
標(biāo)簽: FPGA 任意波形發(fā)生器
上傳時(shí)間: 2013-05-28
上傳用戶:cylnpy
隨著國(guó)民經(jīng)濟(jì)的發(fā)展和社會(huì)的進(jìn)步,人們?cè)絹?lái)越需要便捷的交通工具,從而促進(jìn)了汽車工業(yè)的發(fā)展,同時(shí)汽車發(fā)動(dòng)機(jī)檢測(cè)維修等相關(guān)行業(yè)也發(fā)展起來(lái)。在汽車發(fā)動(dòng)機(jī)檢測(cè)維修中,發(fā)動(dòng)機(jī)電腦(Electronic Control.Unit-ECU)檢測(cè)維修是其中最關(guān)鍵的部分。發(fā)動(dòng)機(jī)電腦根據(jù)發(fā)動(dòng)機(jī)的曲軸或凸輪軸傳感器信號(hào)控制發(fā)動(dòng)機(jī)的噴油、點(diǎn)火和排氣。所以,維修發(fā)動(dòng)機(jī)電腦時(shí),必須對(duì)其施加正確的信號(hào)。目前,許多發(fā)動(dòng)機(jī)的曲軸和凸輪軸傳感器信號(hào)已不再是正弦波和方波等傳統(tǒng)信號(hào),而是多種復(fù)雜波形信號(hào)。為了能夠提供這種信號(hào),本文研究并設(shè)計(jì)了一種能夠產(chǎn)生復(fù)雜波形的低成本任意波形發(fā)生器(Arbitrary Waveform Generator-AWG)。 本文提出的任意波形發(fā)生器依據(jù)直接數(shù)字頻率合成(Direct Digial FrequencySynthesis-DDFS)原理,采用自行設(shè)計(jì)現(xiàn)場(chǎng)可編程門陣列(FPGA)的方案實(shí)現(xiàn)頻率合成,擴(kuò)展數(shù)據(jù)存儲(chǔ)器存儲(chǔ)波形的量化幅值(波形數(shù)據(jù)),在微控制單元(MCU)的控制與協(xié)調(diào)下輸出頻率和相位均可調(diào)的信號(hào)。 任意波形發(fā)生器主要由用戶控制界面、DDFS模塊、放大及濾波、微控制器系統(tǒng)和電源模塊五部分組成。在設(shè)計(jì)中采用FPGA芯片EPF10K10QC208-4實(shí)現(xiàn)DDFS的硬件算法。波形調(diào)整及濾波由兩級(jí)放大電路來(lái)完成:第一級(jí)對(duì)D/A輸出信號(hào)進(jìn)行調(diào)整;第二級(jí)完成信號(hào)濾波及信號(hào)幅值和偏移量的調(diào)節(jié)。電源模塊利用三端集成穩(wěn)壓器進(jìn)行電壓值變換,利用極性轉(zhuǎn)換芯片ICL7660實(shí)現(xiàn)正負(fù)極性轉(zhuǎn)換。 該任意波形發(fā)生器與通用模擬信號(hào)源相比具有:輸出頻率誤差小,分辨率高,可產(chǎn)生任意波形,成本低,體積小,使用方便,工作穩(wěn)定等優(yōu)點(diǎn),十分適合汽車維修行業(yè)使用,具有較好的市場(chǎng)前景。
標(biāo)簽: FPGA 任意波形發(fā)生器
上傳時(shí)間: 2013-04-24
上傳用戶:KIM66
軟件無(wú)線電是無(wú)線通信領(lǐng)域繼固定到移動(dòng)、模擬到數(shù)字之后的第三次革命,是目前乃至未來(lái)的無(wú)線電領(lǐng)域的技術(shù)發(fā)展方向,它在提高系統(tǒng)靈活性上有無(wú)可比擬的優(yōu)勢(shì),是實(shí)現(xiàn)未來(lái)無(wú)線通信系統(tǒng)的有效手段。擴(kuò)頻通信具有卓越的抗干擾和保密性能。擴(kuò)頻通信相對(duì)于傳統(tǒng)的窄帶通信,在頻譜利用率上也有明顯的優(yōu)勢(shì),是未來(lái)無(wú)線通信系統(tǒng)中的關(guān)鍵技術(shù),直接序列擴(kuò)頻則是其中在民用領(lǐng)域使用最多的一種擴(kuò)頻技術(shù)。FPGA在分布式計(jì)算、并行處理、流水線結(jié)構(gòu)上有獨(dú)特的優(yōu)勢(shì),自然成為設(shè)計(jì)擴(kuò)頻軟件無(wú)線電系統(tǒng)的首選技術(shù)之一。 首先介紹了軟件無(wú)線電的理論基礎(chǔ),并分析了它的硬件結(jié)構(gòu)和技術(shù)關(guān)鍵。軟件無(wú)線電的關(guān)鍵思路在于構(gòu)建一個(gè)通用的強(qiáng)大的硬件平臺(tái),這也正是本課題的主要工作之一。而后,重點(diǎn)介紹了直序擴(kuò)頻的理論基礎(chǔ)。對(duì)于發(fā)射機(jī),其中最關(guān)鍵的是尋找一種相關(guān)特性卓越的偽隨機(jī)序列,本課題主要對(duì)m序列、OVSF碼和Gold碼進(jìn)行了深入研究。最后,詳述了基于DDFS的數(shù)字調(diào)制技術(shù)和FPGA技術(shù)。 基于以上理論基礎(chǔ)研究,根據(jù)軟件無(wú)線電硬件結(jié)構(gòu),開發(fā)了基于Altera公司Cyclone系列FPGA的硬件平臺(tái)。該平臺(tái)具有210Mbps的高速DAC,并配有串口、USB接口、音頻CODEC輸入輸出通道、以及LVDS擴(kuò)展口和SDRAM,考慮到通用性,設(shè)計(jì)中加入了足以開發(fā)出接收機(jī)的兩路40Mbps的高速ADC。FPGA的代碼開發(fā)也是核心內(nèi)容,本課題編寫了大量相應(yīng)的代碼,包括加擴(kuò)模塊(含偽隨機(jī)序列發(fā)生器)、基于DDFS的數(shù)字調(diào)制模塊以及串口通信模塊、LCD驅(qū)動(dòng)模塊,SDRAM Controller、ADC驅(qū)動(dòng)模塊,并編寫了相應(yīng)的測(cè)試代碼。整個(gè)系統(tǒng)測(cè)試通過(guò)。關(guān)于硬件平臺(tái)設(shè)計(jì)和代碼開發(fā),在本文第三章和第四章詳細(xì)介紹。 總體說(shuō)來(lái),本課題基于現(xiàn)有的理論發(fā)展,在充分理解相關(guān)理論的前提下,將主要經(jīng)歷集中于具體應(yīng)用的研究與開發(fā),并取得了一定的成果。
標(biāo)簽: 直序擴(kuò)頻 發(fā)射機(jī) 軟件無(wú)線電
上傳時(shí)間: 2013-06-27
上傳用戶:xauthu
DDFS信號(hào)發(fā)生器模塊適用與AD9850,具有產(chǎn)生良好的正弦波功能
標(biāo)簽: DDS 信號(hào)發(fā)生器
上傳時(shí)間: 2013-06-07
上傳用戶:eddy77
本系統(tǒng)分電壓測(cè)量和信號(hào)產(chǎn)生輸出兩大部分,電壓測(cè)量部分以模擬電路為主,配合放大模塊、A/D轉(zhuǎn)化模塊、顯示模塊;通過(guò)凌陽(yáng)單片機(jī)進(jìn)行數(shù)據(jù)處理,在誤差允許范圍內(nèi)顯示測(cè)量電壓值。信號(hào)產(chǎn)生以直接數(shù)字式頻率合成器(Direct Digital Frequency Synthesis,簡(jiǎn)稱DDS或DDFS)為核心,經(jīng)過(guò)AT89S52對(duì)DDS芯片內(nèi)部進(jìn)行控制,使之輸出標(biāo)準(zhǔn)正弦波形,利用編程實(shí)現(xiàn)頻率預(yù)置、步進(jìn),達(dá)到電壓輸出頻率的可調(diào)節(jié)步進(jìn)。通過(guò)調(diào)試與測(cè)量完成了題目的基本部分和全部發(fā)揮部分的要求并有自己的創(chuàng)新
標(biāo)簽: 分 信號(hào)產(chǎn)生 電壓測(cè)量
上傳時(shí)間: 2017-08-08
上傳用戶:comua
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1