專輯類----單片機(jī)專輯 面向新手的AVR開發(fā)工具及基本知識-11頁-0.7M-PDF版.rar
上傳時(shí)間: 2013-05-27
上傳用戶:sdfsdfs
專輯類-單片機(jī)專輯-258冊-4.20G 面向新手的AVR開發(fā)工具及基本知識-11頁-0.7M-PDF版.pdf
上傳時(shí)間: 2013-04-24
上傳用戶:kaixinxin196
隨著微電子技術(shù)的發(fā)展,可編程邏輯器件取得了迅速的發(fā)展,其功能日益強(qiáng)大,F(xiàn)PGA內(nèi)部可用邏輯資源飛速增長,近來推出的FPGA都針對數(shù)字信號處理的特點(diǎn)做了特定設(shè)計(jì),集成了存儲(chǔ)器、鎖相環(huán)(PLL)、硬件乘法器、DSP模塊等,通過使用各個(gè)公司提供的FPGA開發(fā)軟件使用硬件描述語言,可以實(shí)現(xiàn)特定的信號處理算法,如FFT、FIR等算法,為電子設(shè)計(jì)工程師提供了新的選擇。實(shí)時(shí)圖像處理系統(tǒng)采用FPGA+DSP的結(jié)構(gòu)來完成整個(gè)復(fù)雜的圖像處理算法。將圖像處理算法進(jìn)行分類,F(xiàn)PGA和DSP份協(xié)作發(fā)揮各自的長處,對于算法實(shí)現(xiàn)簡單、運(yùn)算量大、實(shí)時(shí)性高的這類處理過程由大容量高性能的FPGA實(shí)現(xiàn),DSP則用來處理經(jīng)過預(yù)處理后的圖像數(shù)據(jù),來運(yùn)行算法結(jié)構(gòu)復(fù)雜,乘加運(yùn)算多的算法。整個(gè)系統(tǒng)主要包括FPGA處理單元、DSP處理單元以及PCI接口通訊三個(gè)部分。主要取得的了以下的研究成果:(1)研究了FPGA的工作原理及應(yīng)用,完成了Stratix芯片的選型。設(shè)計(jì)了數(shù)字圖像處理板的電路原理圖和PCB設(shè)計(jì)圖。并對電路板進(jìn)行調(diào)試,工作正常。(2)完成了FPGA程序下載電纜的PCB電路設(shè)計(jì),并調(diào)試成功,應(yīng)用到FPGA的調(diào)試下載配置中,取得了良好的實(shí)驗(yàn)與經(jīng)濟(jì)效果。(3)充分利用FPGA的設(shè)計(jì)開發(fā)軟件與工具,完成了中值濾波、形態(tài)學(xué)濾波和自適應(yīng)閾值的FPGA實(shí)現(xiàn),并給出了詳細(xì)的實(shí)現(xiàn)過程。將算法下載到FPGA芯片,經(jīng)過試驗(yàn)調(diào)試,達(dá)到要求。(4)研究了PCI接口通訊的實(shí)現(xiàn)方式,選用PCI9054芯片實(shí)現(xiàn)通訊,完成PCI接口電路設(shè)計(jì),經(jīng)過調(diào)試,實(shí)現(xiàn)了中斷、DMA等方式,滿足了數(shù)據(jù)傳輸?shù)囊蟆#?)學(xué)習(xí)了C6701DSP芯片的工作特性以及內(nèi)部功能結(jié)構(gòu),完成了DSP外圍存儲(chǔ)器的擴(kuò)展、時(shí)鐘信號發(fā)生以及電源模塊等外圍電路的設(shè)計(jì)。
標(biāo)簽: FPGA DSP 紅外 圖像預(yù)處理
上傳時(shí)間: 2013-07-16
上傳用戶:xiaowei314
永磁無刷直流電動(dòng)機(jī)是一種性能優(yōu)越、應(yīng)用前景廣闊的電動(dòng)機(jī),傳統(tǒng)的理論分析及設(shè)計(jì)方法已比較成熟,它的進(jìn)一步推廣應(yīng)用,在很大程度上有賴于對控制策略的研究.該文提出了一套基于DSP的全數(shù)字無刷直流電動(dòng)機(jī)模糊神經(jīng)網(wǎng)絡(luò)雙模控制系統(tǒng),將模糊控制和神經(jīng)網(wǎng)絡(luò)分別引入到無刷直流電動(dòng)機(jī)的控制中來.充分利用模糊控制對參數(shù)變化不敏感,能夠提高系統(tǒng)的快速性的特點(diǎn),構(gòu)造適用于調(diào)節(jié)較大速度偏差的模糊調(diào)節(jié)器,加快系統(tǒng)的調(diào)節(jié)速度;由于神經(jīng)網(wǎng)絡(luò)既具有非線性映射的能力,可逼近任何線性和非線性模型,又具有自學(xué)習(xí)、自收斂性,對被控對象無須精確建模,對參數(shù)變化有較強(qiáng)的魯棒性的特點(diǎn),構(gòu)造三層BP神經(jīng)網(wǎng)絡(luò)調(diào)節(jié)器,來實(shí)現(xiàn)消除穩(wěn)態(tài)偏差的精確控制.以速度偏差率為判斷依據(jù),實(shí)現(xiàn)模糊和神經(jīng)網(wǎng)絡(luò)兩種控制模式的切換,使系統(tǒng)在不同速度偏差段快速調(diào)整、平滑運(yùn)行.此外充分利用系統(tǒng)硬件構(gòu)成的特點(diǎn),采用適當(dāng)?shù)腜WM輸出切換策略,最大限度的抑制逆變橋換相死區(qū);通過換相瞬時(shí)轉(zhuǎn)矩公式推導(dǎo)和分析,得出在換相過程中保持導(dǎo)通相功率器件為恒通,即令PWM輸出占空比D=1,來抑制定子電感對換相電流影響的控制策略.上述抑制換相死區(qū)和采用恒通電壓的控制方法,減小了換相引起的轉(zhuǎn)矩波動(dòng),使系統(tǒng)電流保持平滑、轉(zhuǎn)矩脈動(dòng)大幅度減小、系統(tǒng)響應(yīng)更快、并具有較強(qiáng)的魯棒性和實(shí)時(shí)性.在這種設(shè)計(jì)下,系統(tǒng)不僅能實(shí)現(xiàn)更精確的定位和更準(zhǔn)確的速度調(diào)節(jié),而且可以使無刷直流電動(dòng)機(jī)長期工作在低速、大轉(zhuǎn)矩、頻繁起動(dòng)的狀態(tài)下.該文選用TMS320LF2407作為微控制器,將系統(tǒng)的參數(shù)自調(diào)整模糊控制算法,BP神經(jīng)網(wǎng)絡(luò)控制算法以及PWM輸出,轉(zhuǎn)子位置、速度、相電流檢測計(jì)算等功能模塊編程存儲(chǔ)于DSP的E2PROM,實(shí)現(xiàn)了對無刷直流電動(dòng)機(jī)的全數(shù)字實(shí)時(shí)控制,并得到了良好的實(shí)驗(yàn)結(jié)果的結(jié)果.
標(biāo)簽: DSP 無刷直流電動(dòng)機(jī) 雙模控制 轉(zhuǎn)矩
上傳時(shí)間: 2013-06-01
上傳用戶:zl123!@#
隨著微電子技術(shù)的發(fā)展,可編程邏輯器件取得了迅速的發(fā)展,其功能日益強(qiáng)大,F(xiàn)PGA內(nèi)部可用邏輯資源飛速增長,近來推出的FPGA都針對數(shù)字信號處理的特點(diǎn)做了特定設(shè)計(jì),集成了存儲(chǔ)器、鎖相環(huán)(PLL)、硬件乘法器、DSP模塊等,通過使用各個(gè)公司提供的FPGA開發(fā)軟件使用硬件描述語言,可以實(shí)現(xiàn)特定的信號處理算法,如FFT、FIR等算法,為電子設(shè)計(jì)工程師提供了新的選擇。實(shí)時(shí)圖像處理系統(tǒng)采用FPGA+DSP的結(jié)構(gòu)來完成整個(gè)復(fù)雜的圖像處理算法。將圖像處理算法進(jìn)行分類,F(xiàn)PGA和DSP份協(xié)作發(fā)揮各自的長處,對于算法實(shí)現(xiàn)簡單、運(yùn)算量大、實(shí)時(shí)性高的這類處理過程由大容量高性能的FPGA實(shí)現(xiàn),DSP則用來處理經(jīng)過預(yù)處理后的圖像數(shù)據(jù),來運(yùn)行算法結(jié)構(gòu)復(fù)雜,乘加運(yùn)算多的算法。整個(gè)系統(tǒng)主要包括FPGA處理單元、DSP處理單元以及PCI接口通訊三個(gè)部分。主要取得的了以下的研究成果:(1)研究了FPGA的工作原理及應(yīng)用,完成了Stratix芯片的選型。設(shè)計(jì)了數(shù)字圖像處理板的電路原理圖和PCB設(shè)計(jì)圖。并對電路板進(jìn)行調(diào)試,工作正常。(2)完成了FPGA程序下載電纜的PCB電路設(shè)計(jì),并調(diào)試成功,應(yīng)用到FPGA的調(diào)試下載配置中,取得了良好的實(shí)驗(yàn)與經(jīng)濟(jì)效果。(3)充分利用FPGA的設(shè)計(jì)開發(fā)軟件與工具,完成了中值濾波、形態(tài)學(xué)濾波和自適應(yīng)閾值的FPGA實(shí)現(xiàn),并給出了詳細(xì)的實(shí)現(xiàn)過程。將算法下載到FPGA芯片,經(jīng)過試驗(yàn)調(diào)試,達(dá)到要求。(4)研究了PCI接口通訊的實(shí)現(xiàn)方式,選用PCI9054芯片實(shí)現(xiàn)通訊,完成PCI接口電路設(shè)計(jì),經(jīng)過調(diào)試,實(shí)現(xiàn)了中斷、DMA等方式,滿足了數(shù)據(jù)傳輸?shù)囊蟆#?)學(xué)習(xí)了C6701DSP芯片的工作特性以及內(nèi)部功能結(jié)構(gòu),完成了DSP外圍存儲(chǔ)器的擴(kuò)展、時(shí)鐘信號發(fā)生以及電源模塊等外圍電路的設(shè)計(jì)。
標(biāo)簽: FPGA DSP 紅外 圖像預(yù)處理
上傳時(shí)間: 2013-07-22
上傳用戶:Divine
·《DSP集成開發(fā)環(huán)境-CCS及DSP/BIOS的原理與應(yīng)用》目錄名 對應(yīng)的例子volume1 §2.1小節(jié)中有關(guān)CCS的基本操作的例子maxminmath §2.2小節(jié)中有關(guān)工程的高級管理的例子d
標(biāo)簽: DSP BIOS CCS 集成開發(fā)環(huán)境
上傳時(shí)間: 2013-04-24
上傳用戶:tyler
·基于DSP—TMS320C5402的FIR數(shù)字濾波器設(shè)計(jì)及實(shí)現(xiàn)
上傳時(shí)間: 2013-04-24
上傳用戶:xc216
·卷積編碼及基于DSP的Viterbi譯碼器設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶:Jason1990
·《DSP集成開發(fā)環(huán)境:CCS及DSP/BIOS的原理與應(yīng)用》--源程序---書中例題源程序 目錄名 對應(yīng)的例子volume1 §2.1小節(jié)中有關(guān)CCS的基本操作的例子maxminmath §2.2
標(biāo)簽: DSP BIOS CCS 集成開發(fā)環(huán)境
上傳時(shí)間: 2013-04-24
上傳用戶:dianxin61
FPGA和DSP的設(shè)計(jì)可靠性及可維護(hù)性對比.pdf
上傳時(shí)間: 2013-08-28
上傳用戶:pei5
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1